• Title/Summary/Keyword: 디스플레이 칩

Search Result 69, Processing Time 0.025 seconds

Development of a Digital TV Receiver for Korean Market (한국형 디지털 TV 수신기 개발)

  • 김익환;이승진;김주원;이재천
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 1999.11b
    • /
    • pp.71-75
    • /
    • 1999
  • 본 논문은 한국형 디지털 TV 방송 규격/sup [1]/을 따르는 디지털 지상파 방송 신호를 수신할 수 있는 DTV 수신기의 구조에 관한 것이다. 국내 방송은 99년 10월 실험 방송이 시작될 예정이며 현재 제한된 지역에서 일부 방송을 하고 있는 상태다. 본 셋트는 8 VSB로 전송되는 디지털 방송신호를 수신할 수 있으며, ATSC 표준/sup [2]/에서 규정한 18가지 영상 포맷을 디코딩하여 화면에 디스플레이 할 수 있다. 특히 고화질 변환기능을 채용해 디지털 방송 활성화 이전에도 아날로그 TV방송, DVD, VCR 등 프로그램을 고화질로 즐길 수 있다. 또한 본 시스템을 구현하기 위해 자사가 개발한 DTV용 칩 셋을 사용하였다.

  • PDF

A study on the surface roughness of ED copper foil by changing the treatment process (전해동박 후처리 공정변화가 미치는 표면조도 변화에 관한 연구)

  • 조차제;김상겸;김정익
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2003.03a
    • /
    • pp.23-23
    • /
    • 2003
  • PCB 회로기판용 전해동박은 드럼형태의 음극 표면에 연속적으로 전기 도금한 후 벗겨내어 권취하는 원박 제조공정과 접착성, 내열성, 내화학성, 방청성을 부여하기 위한 후처리 공정으로 나눈다. 이 후처리 공정 중 동박과 수지와의 접착성을 부여하기 위해 일반적으로 전기도금을 통해 조화(Nodule)처리를 실시하는데, 최근 LCD, PDP 등의 평판 디스플레이 장치의 구동칩이 실장되는 TCP용 동박의 경우 2$\mu\textrm{m}$이하의 낮은 조도(Rz)와 함께 높은 접착강도(Peel Strength)가 요구되고 있다. 그러나, Reel to Reel 형태의 연속도금공정으로 진행되는 조화처리에 있어 일반 비이커 실험결과는 실제 양산공정과의 재현성에 있어서 상당한 제한성이 노출된 바 있다. 이에 본 연구에서는 Reel to Reel 형태의 연속도금공정을 모사 할 수 있는 실험장치를 설계, 제작하여 동박표면의 노듈형성에 있어 주요인자를 정량적으로 분석하였다.

  • PDF

Thermal Behavior and Fabrication of Pb-free Glass Frit for PDP and Electrical Application (PDP 및 전자부품용 Pb-free 저융점 유리 프릿의 제조 및 열적 거동 관찰)

  • 황명익;정경원;강민수;최범진;신현규;이희수;박신서
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2003.11a
    • /
    • pp.195-195
    • /
    • 2003
  • PDP, FED 등의 디스플레이와 각종 IC 칩부품에 적용 가능한 저융점 유리 프릿 중에서 환경규제가 이루어지고 있는 납성분이 포함되어 있지 않은, Bi계 유리 프릿의 열적 거동 연구를 행하였다. 열처리 온도에 따른 열거동에 따라 프릿의 소성온도 및 미세구조가 결정되므로, 열처리 온도에 따른 유리 프릿의 젖음각을 측정하였고, DTA와 TMA를 통해 유리전이온도, 연화점, 열팽창계수 변화 경향성을 관찰하였다. 본 연구에서 제조된 유리는 조성에 따라 전이온도가 390-50$0^{\circ}C$, 연화점이 400-55$0^{\circ}C$, 열팽창계수가 65-120$\times$10-7/$^{\circ}C$ 범위를 나타내었으며, 고온현미경 측정 결과 Pb-계 유리와 비교시 유사한 열거동을 나타내었다.

  • PDF

Automation of Supervision Device by the Data Logger in Distribution System (배전계통에서 Data Logger에 의한 감시장치의 자동화)

  • 문학룡;김진상;김수곤;전희종
    • The Proceedings of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.10 no.3
    • /
    • pp.64-70
    • /
    • 1996
  • In this paper, we designed a low cost data logger system using single chip microcontroller. It detects the normal and abnormal current in distribution system. A sampled analog signals are stored on RAM card(4Mbit) after digitalized by internal A/D converter. Stored data can be transmitted to the personal computer either by internal serial communication port or by external parallel communication port. The transmitted data are analyzed and displayed on personal computer.

  • PDF

The design and implementation of wireless video door phone with embedded RTOS using Blutooth (블루투스를 이용한 RTOS 내장형 무선 도어폰 설계 및 구현)

  • Cho, Myong-Hun;Kang, Myong-Goo;Kim, Dae-Jin
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2003.05b
    • /
    • pp.1097-1100
    • /
    • 2003
  • 본 논문에서는 최근 유선을 대치하기 위해 등장한 여러 가지 근거리 무선통신 방식 중 블루투스 기술과 시스템의 안정성 및 리소스의 효율적 사용을 위한 멀티태스킹이 가능한 RTOS(uC/OS)를 이용하여 투선 비디오 도어폰을 설계 및 구현해 본다. 송신기는 카메라, 비디오 디코더, 영상 압축칩 프로세서(ARM7TDMI), 메모리, 블루투스 모듈 등을 이용하여 임베디드 시스템을 구성하였고, 수신기는 블루투스 모듈을 통해 수신된 영상 데이터를 모니터에 디스플레이 할 수 있다.

  • PDF

Implementation of Efficient Effect of CMOS Image Sensor (CMOS 이미지 센서용 효과적인 Effect 구현)

  • Song, Hyung-Don;Lee, Dong-Hun;Sonh, Seung-Il
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • v.9 no.1
    • /
    • pp.999-1003
    • /
    • 2005
  • 본 논문에서는 영상 입력 장치 또는 카메라 이미지 센서로부터 얻은 이미지 데이터에 대하여 Bayer입력 포맷을 우리가 디스플레이 장치로 보는 영상으로 출력하기 위해 전처리 작업을 수행한 후 이미지 이펙트를 수행한다. 본 논문에서는 연산량과 레지스터의 수를 줄이고 칩의 성능을 향상시키기 위해 이미지 이펙트를 RGB에 적용하지 하지 않고 YCbCr을 이용하여 이미지 이펙트를 수행한다. 이를 구현하기위해 원본 이미지 사이즈를 640${\times}$480으로 입력 데이터를 사용하고, 소프트웨어로 전처리하여 이미지 결과를 확인한 후, 최적화된 알고리즘를 적용하여 VHDL설계언어를 이용한 하드웨어 설계 후, ModelSim 6.0a를 이용하여 데이터를 검증한다.

  • PDF

Implementation of an Efficient Interpolation for CMOS Image Sensor (CMOS 이미지 센서용 효과적인 인터폴레이션 구현)

  • Lee, Dong-Hun;Sonh, Seung-Il
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • v.9 no.1
    • /
    • pp.353-357
    • /
    • 2005
  • 본 논문에서는 영상 입력 장치 또는 카메라 이미지 센서로부터 얻은 Bayer Data입력 포맷을 우리가 디스플레이 장치로 보는 영상으로 출력하기 위해 전처리 작업을 수행한다. 먼저 들어오는 Bayer Data Format은 인터폴레이션을 수행하여 컬러영상을 표현하기위한 한 픽셀 표현 R, G, B값을 구한다. 본 논문에서는 연산량과 필요한 레지스터의 수를 줄이고 칩의 성능을 향상시키기 위해 기존 3${\times}$3라인 쓰지 않고 2${\times}$2라인을 이용한 인터폴레이션을 수행한다. 또한 Bayer Data입력에 대한 이미지 스케일링 작업과 인터폴레이션 수행 작업을 동시에 수행한다. 이를 구현하기위해 원본 이미지 사이즈를 640${\times}$480으로 입력 데이터를 사용하고, 소프트웨어로 전처리하여 이미지 결과를 확인한 후, 최적화된 알고리즘를 적용하여 VHDL설계언어를 이용한 하드웨어 설계후, ModelSim 6.0a를 이용하여 데이터를 검증한다.

  • PDF

A Study on the Logic Design of Multi-Display Driver (멀티 디스플레이 구동 드라이버 로직 설계에 관한 연구)

  • Jin K.C.;Chun K.J.;Kim S.H.
    • Proceedings of the Korean Society of Precision Engineering Conference
    • /
    • 2005.10a
    • /
    • pp.212-215
    • /
    • 2005
  • The needs of larger screen in mobile device would be increased as the time of ubiquitous and convergence is coming. And, the type of mobile device has been evolved from bar, slide to row. Recently, the study on the multi-display screen which has seamless gap between two display panel has been published, and moreover the System On Chip(SOC) design strategy of core chip has been the most promising Field-Programmable Gate Array(FPGA) technology in the display system. Therefore, in this paper, we proposed the design technique of SOC and evaluated the effectiveness with Very high speed Hardware Description Language(VHDL) Intellectual Property (IP) for the operation of multi display device driver. Also, This IP design would be to allow any kind of user interface in control system.

  • PDF

Design of a Spread Spectrum Clock Generator for DisplayPort (DisplayPort적용을 위한 대역 확산 클록 발생기 설계)

  • Lee, Hyun-Chul;Kim, Tae-Ho;Lee, Seung-Won;Kang, Jin-Ku
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.46 no.7
    • /
    • pp.68-73
    • /
    • 2009
  • This paper describes design and implementation of a spread spectrum clock generator (SSCG) for the DisplayPort. The proposed architecture generates the spread spectrum clock using a sigma-delta fractional-N PLL. The SSCG uses a digital End order MASH 1-1 sigma-delta modulator and a 9bit Up/Dn counter. By using MASH 1-1 sigma-delta modulator, complexity of circuit and chip area can be reduced. The advantage of sigma-delta modulator is the better control over modulation frequency and spread ratio. The SSCG generates dual clock rates which are 270MHz and 162MHz with 0.25% down-spreading and triangular waveform frequency modulation of 33kHz. The peak power reduction is 11.1dBm at 270MHz. The circuit has been designed and fabricated using in 0.18$\mu$m CMOS technology. The chip occupies 0.620mm$\times$0.780mm. The measurement results show that the fabricated chip satisfies the DispalyPort standard.

A Integrated Circuit Design of DC-DC Converter for Flat Panel Display (플랫 판넬표시장치용 DC-DC 컨버터 집적회로의 설계)

  • Lee, Jun-Sung
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.50 no.10
    • /
    • pp.231-238
    • /
    • 2013
  • This paper describes a DC-DC converter IC for Flat Panel Displays. In case of operate LCD devices various type of DC supply voltage is needed. This device can convert DC voltage from 6~14[V] single supply to -5[V], 15[V], 23[V], and 3.3[V] DC supplies. In order to meet current and voltage specification considered different type of DC-DC converter circuits. In this work a negative charge pump DC-DC converter(-5V), a positive charge pump DC-DC converter(15V), a switching Type Boost DC-DC converter(23V) and a buck DC-DC converter(3.3V). And a oscillator, a thermal shut down circuit, level shift circuits, a bandgap reference circuits are designed. This device has been designed in a 0.35[${\mu}m$] triple-well, double poly, double metal 30[V] CMOS process. The designed circuit is simulated and this one chip product could be applicable for flat panel displays.