• Title/Summary/Keyword: 동작 합성

Search Result 642, Processing Time 0.024 seconds

Design and Implementation of a C-to-SystemC Synthesizer (C-to-SystemC 합성기의 설계 및 구현)

  • You, Myoung-Keun;Song, Gi-Yong
    • Journal of the Institute of Convergence Signal Processing
    • /
    • v.10 no.2
    • /
    • pp.141-145
    • /
    • 2009
  • A C-to-SystemC synthesizer which processes the input behavior according to high-level synthesis, and then transforms the synthesis result into SystemC module code is implemented in this paper. In the synthesis process, the input behavioral description in C source code is scheduled using list scheduling algorithm and register allocation is performed using left-edge algorithm on the result of scheduling. In the SystemC process, the output from high-level synthesis process is transformed into SystemC module code by combining it with SystemC features such as channels and ports. The operation of the implemented C-to-SystemC synthesizer is validated through simulating the synthesis of elliptic wave filter in SystemC code. C-to-SystemC synthesizer can be used as a part of tool-chain which helps to implement SystemC design methodology covering from modeling to synthesis.

  • PDF

Automatic Synthesis of Dancing Motions Matching to Ad-lib Musical Performances (즉흥 음악 연주에 따른 춤 동작 자동 생성)

  • Kang, Kyung-Kyu;Choung, Yu-Jean;Kim, Jung-A;Li, Xianji;Kim, Dong-Ho
    • 한국HCI학회:학술대회논문집
    • /
    • 2007.02c
    • /
    • pp.176-182
    • /
    • 2007
  • 본 연구에서는 사용자가 즉석에서 연주한 곡에 대응하는 춤 동작을 자동으로 생성하는 기술을 제안한다. 본 기법은 먼저 댄서로부터 모션 캡쳐 받은 춤 시퀀스를 분절화한 후 사용자가 신디사이저를 통해 직접 연주하여 얻은 MIDI 데이터를 분석해 음악에서의 특징점을 추출한다. 그리고 분절화 한 모션의 세그먼트들을 음악에 맞춰 다시 배열하여 새로운 춤 시퀀스를 생성함으로써 사용자가 연주한 음악과 어울리는 춤 동작을 자동으로 생성한다. 이를 위해 세 단계의 작업을 수행하게 되는데, 첫 번째 단계에서 모션 캡쳐를 통해 얻게 된 데이터에서 캐릭터의 위치와 자세를 기준으로 하여 긴 시퀀스를 의미 있는 작은 춤 동작으로 분절화한다. 두 번째 단계에서는 사용자의 연주를 통해 획득한 MIDI를 분석하여 특징점을 추출하고, 마지막 단계에서는 이를 바탕으로 음악에 기반한 음악과 동작을 합성한다. 본 연구는 음악과 댄스의 리듬감이 파괴되지 않도록 합성함으로써 우리의 연구는 기존 연구에 비해서 훨씬 자연스러운 춤 시퀀스를 결과물로 만들어 낸다.

  • PDF

The enhancement of depth resolution for acoustic image using variation of the frequency (동작주파스 변화에 의한 초음파 영상의 깊이분해능 개선)

  • Oh Dong-In;Kim Hyun;Jun Kye-Suk
    • Proceedings of the Acoustical Society of Korea Conference
    • /
    • spring
    • /
    • pp.395-398
    • /
    • 1999
  • 본 연구에서는 초음파현미경에서 다중의 동작주파스를 사용하여 얻어진 영상을 합성하여 깊이분해능이 개선된 초음파영상을 복원하는 방법을 연구하였다. 실험을 위하여 중심주파수가 5MHz이고 비대역폭이 $35\%$인 초음파변환기를 사용하여 초음파현미경을 구성하였다. 시편은 알루미늄을 이용하여 표면에 깊이가 $100{\mu}m$이고 지름이 2mm인 원형결함을 제작하였다. 실험결과, 동작주파수가 5MHz인 단일 주파수를 사용하여 얻어진 영상에서 결함이 존재하는 면과 그렇지 않은 면에 대한 콘트라스트가 0.098로 나타났다. 반면에 동작주파수를 $4.4MHz\~5.6MHz$ 범위에서 200kHz씩 변화시키면서 획득한 데이터를 합성하여 얻어진 영상에서 결함이 존재하는 면과 그러하지 않은 면에 대한 영상 콘트라스트가 0.398로 나타났다. 따라서 초음파현미경에서 다중의 동작주파수를 사용한 경우, 피사체의 깊이 변화에 대한 영상의 콘트라스트가 단일주파수를 사용한 경우에 비하여 개선되어 나타났으며 깊이분해능이 향상되었다. 앞으로의 과제는 초음파현미경에서 음향렌즈의 집속도 변화에 대한 적절한 동작주파수의 동작범위와 영상의 분해능과의 관계에 대한 연구가 계속되어져야 한다고 본다.

  • PDF

Improvement of Phase Noise in Frequency Synthesizer with Dual PLL (이중 PLL 구조 주파수 합성기의 위상 잡음 개선)

  • Kim, Jung-Hoon;Park, Beom-Jun;Kim, Jee-Heung;Lee, Kyu-Song
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.25 no.9
    • /
    • pp.903-911
    • /
    • 2014
  • This paper proposes a high speed frequency synthesizer with dual phase-locked loop(PLL) structure to improve phase noise level and shape in a wideband receiver. To reduce phase noise and fractional spur, a output frequency of $1^{st}$ PLL used as reference frequency of $2^{nd}$ PLL is changed. The frequency synthesizer has been designed with 1 Hz frequency resolution using digital NCO in 6.5~8.5 GHz wide spectrum. The measured results of the fabricated frequency synthesizer show that the output power is about -3 dBm, the maximum lock-in time and phase noise are within 60 us and -95 dBc/Hz at 10 kHz offset, respectively.

Fat Graph: Constructing characters with continuous controls (집합 간선 그래프를 이용한 상호 작용적 연속 제어 캐릭터 생성)

  • Shin, Hyun-Joon;Oh, Hyun-Seok
    • Journal of the Korea Computer Graphics Society
    • /
    • v.12 no.2
    • /
    • pp.27-34
    • /
    • 2006
  • 본 연구는 실행 시(run-time)에 사용자의 연속적인 입력에 따라 움직이는 고품질의 애니메이션을 적은 계산 량으로 합성하는 방법을 제안한다. 본 연구의 목적은 Gleicher 등 [5]의 연구에 기반하여 집합 간선 그래프(fat graphs)를 반 자동으로 생성하는 것이다. 여기서 집합 간선 그래프는 동작 데이터를 구성하는 프레임 중 특정한 자세를 노드로 하고 노드의 자세로부터 시작하거나 끝나는 동작 절편의 집합들(motion segments)을 간선으로 하는 그래프를 일컫는다. 입력 동작에 대하여 이러한 집합 간선 그래프를 생성하고 동작 합성 및 변환 기법을 통해 가공한 후, 실행 시에 사용자가 마우스, 키보드, 조이스틱과 같은 입력 장치를 통해 캐릭터를 원하는 대로 움직일 수 있도록 한다. 몇 가지 제약 조건이 존재하지만 비디오 게임을 비롯한 여러 응용 소프트웨어에서 본 연구의 결과를 사용할 수 있을 것으로 기대한다.

  • PDF

Operating Characteristics of 30mA Residual Current Protective Device under Harmonic Load (고조파 부하에서의 30mA 누전차단기 동작특성)

  • Chay, Jeon-Joeng;Lee, Sang-Ick;Yoo, Jae-Geun
    • Proceedings of the KAIS Fall Conference
    • /
    • 2006.05a
    • /
    • pp.244-247
    • /
    • 2006
  • 본 논문에서는 누전차단기에 대한 고조파 영향을 규명하기 위해 고조파 합성장치를 이용하여 누전차단기 동작특성을 시험하였다. 시험결과 3차 고조파가 기본파에 합성되었을 때 기본파보다 작은 값의 누설전류에서 누전차단기가 동작되어 오동작 될 수 있는 가능성이 있었고 기본파에 더해진 고조파 차수가 증가할 수 록 누전차단기 동작전류는 증가하였다. 따라서 사무용 빌딩 등과 같이 3차 고조파가 존재하는 장소에서는 누전차단기가 오동작 될 수 있으므로 사용에 주의가 필요한 것으로 나타났다.

  • PDF

Effect of Harmonics on Residual Current Protective Devices (고조파가 누전차단기에 미치는 영향)

  • Jeon, Jeong-Chay;Lee, Sang-Ick;Yoo, Jae-Geun
    • Journal of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.20 no.3
    • /
    • pp.84-89
    • /
    • 2006
  • Tripping of residual current protective devices(RCPDs) caused by harmonics has been continuously reported, but no literature is available on the behavior of RCPDs caused by harmonics. This paper, in order to find out the effects of harmonics on RCPDs, investigated the present condition on malfunction of RCPDs and measured harmonics at buildings where nuisance tripping of RCPDs was often occurred. Also, the operational characteristics of RCPDs were tested by the harmonics synthesizer that can generate distorted waveform. Results of experiment detected that there was minimum tripping current of RCPDs when third harmonic added to the fundamental frequency. And it was found that the leakage current to cause tripping of RCPDs increased with more higher order harmonics added to the fundamental frequency.

가상 인물의 동작 제어

  • 신현준;이제희;윤여천;신성용
    • Broadcasting and Media Magazine
    • /
    • v.3 no.2
    • /
    • pp.31-43
    • /
    • 1998
  • 가상 인물은 컴퓨터에 의해 합성된 가상적인 연기자로 최근 많은 영상물에 사용되어 대중에게 큰 호응을 얻고 있고 점차 그 활용 범위가 확대될 전망이다. 가상인물의 동작은 가상 인물의 사실성을 좌우하기 때문에 자연스러운 동작을 보다 적은 노력으로 빠르게 만들기 위해 다양한 방법들이 연구되었다. 가상 인물의 동작의 기본이 되는 자세를 제어하기 위해 다관절체와 인체변형 기법들이 제안되었다. 키프레임 보간법은 소수의 자세로 동작을 생성하고 역운동학을 이용하여 편리하게 동작을 제어할 수 있지만 사용자의 많은 노력과 시간을 요구한다. 대안으로 제시된 동력학 기반 동작 생성은 자연스러운 동작을 자동으로 생성할 수 있는 반면 사용자의 제어가 어렵다. 최근에 각광 받고 있는 연기 기반 방법은 실제 연기자의 동작을 가상 인물에 대입하여 빠르고 자연스러운 동작 생성을 가능하게 한다. 생성된 동작은 동작 혼합이나 전이의 방법으로 재 사용된다. 가상 인물 스스로가 충돌을 검사하여 충돌을 피할 수 있는 경로를 계획하여 동작을 생성하게 하는 연구, 더 나아가서 가상 인물이 주변 상황을 파악하고 능동적으로 대처할 수 있게 하는 연구를 통해 가상 인물은 보다 실제 인간에 가까운 모습으로 발전하고 있다.

  • PDF

A DLL-Based Frequency Synthesizer for Generation of Various Clocks (가변 클록 발생을 위한 DLL 주파수 합성기)

  • 이지현;송윤귀;최영식;최혁환;류지구
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.8 no.6
    • /
    • pp.1153-1157
    • /
    • 2004
  • This paper describes a new programmable DLL_based frequency synthesizer. Generally, PLLs have been used for frequency synthesis. Inherent fast locking DLLs are also used for frequency synthesis. However, DLL needs a frequency multiplier for various frequencies. A conventional frequency multiplier used in DLL has a restriction in which a multiple is fixed. However, the proposed DLL can generate clocks which are from 6 times to 10 times of the reference clock. Frequency range of the proposed DLL is from 600MHz to 1GHz. The idea has been confirmed by HSPICE simulations in a $0.35-\mu\textrm{m}$ CMOS process.

Gated Clock-based Low-Power Technique based on RTL Synthesis (RTL 수준에서의 합성을 이용한 Gated Clock 기반의 Low-Power 기법)

  • Seo, Young-Ho;Park, Sung-Ho;Choi, Hyun-Joon;Kim, Dong-Wook
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.12 no.3
    • /
    • pp.555-562
    • /
    • 2008
  • In this paper we proposed a practical low-power design technique using clock-gating in RTL. An efficient low-power methodology is that a high-level designer analyzes a generic system and designs a controller for clock-gating. Also the desirable flow is to derive clock-gating in normal synthesis process by synthesis tool than to insert directly gate to clock line. If low-power is considered in coding process, clock is gated in coding process. If not considered, after analyzing entire operation. clock is Bated in periods of holding data. After analyzing operation for clock-gating, a controller was designed for it, and then a low-power circuit was generated by synthesis tool. From result, we identified that the consumed power of register decreased from 922mW to 543mW, that is the decrease rate is 42%. In case of synthesizing the test circuit using synthesizer of Power Theater, it decreased from 322mW to 208mW (36.5% decrease).