• Title/Summary/Keyword: 데이터신호처리

Search Result 1,456, Processing Time 0.029 seconds

Efficient FPGA Logic Design for Rotatory Vibration Data Acquisition (회전체 진동 데이터 획득을 위한 효율적인 FPGA 로직 설계)

  • Lee, Jung-Sik;Ryu, Deung-Ryeol
    • 전자공학회논문지 IE
    • /
    • v.47 no.4
    • /
    • pp.18-27
    • /
    • 2010
  • This paper is designed the efficient Data Acquisition System for an vibration of rotatory machines. The Data Acquisition System is consist of the analog logic having signal filer and amplifier, and digital logic with ADC, DSP, FPGA and FIFO memory. The vibration signal of rotatory machines acquired from sensors is controlled by the FPGA device through the analog logic and is saved to FIFO memory being converted analog to digital signal. The digital signal process is performed by the DSP using the vibration data in FIFO memory. The vibration factor of the rotatory machinery analysis and diagnosis is defined the RMS, Peak to Peak, average, GAP, FFT of vibration data and digital filtering by DSP, and is need to follow as being happened the event of vibration and make an application to an warning system. It takes time to process the several analysis step of all vibration data and the event follow, also special event. It should be continuously performed the data acquisition and the process, however during processing the input signal the DSP can not be performed to the acquisited data after then, also it will be lose the data at several channel. Therefore it is that the system uses efficiently the DSP and FPGA devices for reducing the data lose, it design to process a part of the signal data to FPGA from DSP in order to minimize the process time, and a process to parallel process system, as a result of design system it propose to method of faster process and more efficient data acquisition system by using DSP and FPGA than signal DSP system.

Implementation of the Digital Signal Processing Simulator for Optical Data Storage Systems (광 기록 저장 시스템에 대한 디지털 신호처리 시뮬레이터 구현)

  • 김민철;이재진
    • Proceedings of the IEEK Conference
    • /
    • 2000.09a
    • /
    • pp.947-950
    • /
    • 2000
  • 디지털 데이터 처리 및 전송과 함께 방대한 양의 디지털 데이터에 대한 저장 시스템의 용량 증가를 위한 신호처리 기법에 대해 관심이 날로 증가하고 있는 가운데, 다양한 기록 시스템에 대하여 고안된 여러 가지 채널 코딩 및 신호 검출 알고리즘을 분석, 검증하기 위한 시뮬레이터를 하드웨어적으로 구현하였다. 본 시뮬레이터는 광 기록 저장 채널에 대한 신호처리 시뮬레이션프로그램을 토대로 디지털 신호처리 프로세서(DSP)를 이용하여 RLL 변조 코드에 대한 인코더/디코더 및 채널을 통과한 데이터에 대해 심볼간 간섭을 제거하기 위한 등화기와 등화된 채널 출력 신호로부터 전송된 데이터를 결정하기 위한 여러 가지 신호 검출기를 설계하여 채널을 통과하기 전의 원본 데이터와 통과후의 출력 값에 대한 에러율을 분석, 검증하였다.

  • PDF

X-선 검출기의 신호처리회로 설계

  • 남욱원;최철성;문신행
    • Bulletin of the Korean Space Science Society
    • /
    • 1993.10a
    • /
    • pp.23-23
    • /
    • 1993
  • 과학로케트에 탑재되는 x-선 검출기에서 검출되는 2 kev 에서 10 kev 사이의 x-선 신호를 분석하여 데이터를 얻고, 전송하기 위한 피로를 설계하고 제작하였다. 신호처리회로의 전체적인 구성은 2 - 10 key의 x-선 에너지 및 event time을 측정하는 회로 및8-선 계수율을 측정하기 위한 카운터회로를 위주로 설계하였으며, x-선 event의 에너지가 측정에너지를 벗어나거나 상승시간이 긴 신호는 anti-coincidence 회로를 통하여 제거되고, 그 계수율이 기록되도록 설계 제작되었다. 또한 신호처리회로에서 얻은 데이터는 telemetry를 통하여 serial 형태로 전송되어야 하므로 8086 microprocessor를 이용하여 데이터를 획득하고 전송하도록 하였다. 따라서 본 실험에서 제작된 신호처리회로의 기능 및 특성에 대해 논하고자 한다.

  • PDF

design of High speed Digital Signal Processor for PRML Read Channels (PRML Read Channel용 고속 디지털 신호 처리부의 설계)

  • 기훈재;이천수
    • Proceedings of the IEEK Conference
    • /
    • 1998.10a
    • /
    • pp.775-778
    • /
    • 1998
  • 근래에 들어 컴퓨터 기술은 멀티미디어 기수의 발달과 더불어 그에 따른 데이터량의 증가로 인해 데이터를 처리, 전송, 저장하는 모든 부문에서의 고속, 대용량화를 요구하고 있다. 이 중에서 특히 저장장치 부문은 응용 프로그램이 대형화되고 멀티미디어화에 따른 데이터량이 크게 증가하는 추세에 있기 때문에 지속적인 용량 증가가 요구되고 있다. 이런 상황에서 주목을 받고 있는 것이 신호처리 방식을 개선하여 저장장치의 기록 밀도를 향상시키는 기술의 하나인 partial response maximum likelihood (PRML) 기술이다. PRML 방식은 HDD 나 광 디스크로부터 데이터를 읽어낼때의 신호처리 기술 중의 ㅎ나로 신호간 간섭을 허용하여 데이터 속도를 증가시키고, 신호를 재생할 때 신호간 간섭을 보상하여 원래 신호를 복원해 내는 기술이다. 이를 이용하면 기존의 기록방식에 비해 기록밀도를 20-50% 정도 높일 수 있다.〔1〕〔2〕

  • PDF

Reducing Computational Operations Using Difference Signal in Denoising of Image Signals by Soft-Threshold (Soft Threshold 기법에 의한 영상신호 잡음제거에서 차신호를 이용한 계산량 감소)

  • 우창용;박남천;주창복;권기룡
    • Proceedings of the Korea Institute of Convergence Signal Processing
    • /
    • 2003.06a
    • /
    • pp.14-17
    • /
    • 2003
  • 웨이블릿 변환 영역에서 잡음제거 방법 중 Visushrink 추정에 사용되는 경계값은 측정 데이터 수와 잡음편차에 비례하는 것으로 알려져 있으나 잡음편차가 알려지지 않은 경우 Donoho는 웨이블릿 변환 영역의 최고대역에서 잡음편차 추정 방법을 제시하였다. 본 논문에서는 분산이 데이터 수에 반비례함을 이용하여 threshold 기법을 이용하여 잡음제거 시 계산량을 감소를 목적으로 차 신호를 이용하여 측정데이터 수를 줄인 후 영상신호의 가우시안 잡음을 soft threshold 기법을 적용하고 이 기법의 실용성을 밝혔다.

  • PDF

Inspection of guided missiles applied with parallel processing algorithm (병렬처리 알고리즘 적용 유도탄 점검)

  • Jung, Eui-Jae;Koh, Sang-Hoon;Lee, You-Sang;Kim, Young-Sung
    • Journal of Advanced Navigation Technology
    • /
    • v.25 no.4
    • /
    • pp.293-298
    • /
    • 2021
  • In general, the guided weapon seeker and the guided control device process the target, search, recognition, and capture information to indicate the state of the guided missile, and play a role in controlling the operation and control of the guided weapon. The signals required for guided weapons are gaze change rate, visual signal, and end-stage fuselage orientation signal. In order to process the complex and difficult-to-process missile signals of recent missiles in real time, it is necessary to increase the data processing speed of the missiles. This study showed the processing speed after applying the stop and go and inverse enumeration algorithm among the parallel algorithm methods of PINQ and comparing the processing speed of the signal data required for the guided missile in real time using the guided missile inspection program. Based on the derived data processing results, we propose an effective method for processing missile data when applying a parallel processing algorithm by comparing the processing speed of the multi-core processing method and the single-core processing method, and the CPU core utilization rate.

A Biosignal Data Representation and Storage Method using HL7 aECG (HL7 aECG를 이용한 생체신호 데이터 표현 및 저장 방법)

  • Kim, Tae-Sik;Koo, Heung-Seo;Kim, Dong-Jun
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2005.11a
    • /
    • pp.71-74
    • /
    • 2005
  • 유비쿼터스 헬스케어는 생체신호 측정기술과 생체신호 측정기의 소형화 경량화로 인해 의료분야의 획기적인 변화를 가져올 것으로 기대된다. 그러나 생체신호 측정 기술의 발전에 비해서 대부분의 생체신호 데이터는 각 시스템 고유의 데이터 포맷을 사용하기 때문에 사용범위가 제한되고 데이터 공유 및 호환에 어려움이 있어 구조적이며 시스템 독립적인 XML을 사용하여 생체신호 데이터를 표현하는 방법이 필요하다. 본 논문에서는 XML 기반의 HL7 Annotated ECG(HL7 aECG) 표준을 이용해서 생체신호 데이터를 표현하고 저장하는 방법을 제시한다. 제시된 방법은 ECG, 심음의 두채널 파형 정보를 포함한 바이너리 포맷을 HL7 aECG 문서로 표현하며, HL7 aECG 문서의 특성을 고려하여 비분할 저장 방식을 사용하고 효율적인 검색을 위해 메타데이터를 추출하여 관계형 테이블에 저장하는 분할 저장 방식을 병행하여 사용한다. 또한 저장된 메타데이터를 효율적으로 검색 및 관리하는 메타데이터 시스템을 설계하며 설계된 구조는 향후 다른 시스템과 연계의 가능성을 제공한다.

  • PDF

An Implementation of the Multichannel Digital Audio Signal Processing System (다채널 디지털 오디오 신호처리기 구현)

  • 이규하
    • Proceedings of the Acoustical Society of Korea Conference
    • /
    • 1998.06e
    • /
    • pp.39-42
    • /
    • 1998
  • 본 논문에서는 방송용 오디오 기기가 갖는 다채널의 특성과 각 채널에 대한 다양한 신호처리 기능의 특성을 고려하여 다채널 디지털 오디오 신호 처리기의 구조를 제안하고 범용 DSP를 이용하여 실시간 병렬 처리 시스템을 구현하였다. 구현된 시스템은 32비트 부동수소점 DSP를 이용하였으며 스테레오 채널의 48KHz 표본화 주파수를 지원하고 20비트 해상도를 갖는 시스템이다. 다채널 디지털 오디오 신호 처리 시스템의 구조는 디지털 신호 처리 과정을 수행하는 디지털 오디오 데이터 처리 부분과 시스템을 제어하기 위한 제어 정보 처리 부분으로 제안하였다. 이러한 구조에 적합한 실시간 시스템을 구현하기 위해 전체 시스템은 4부분의 모듈로 구성된다.

  • PDF

Realization of the Pulse Doppler Radar Signal Processor with an Expandable Feature using the Multi-DSP Based Morocco-2 Board (다중 DSP 구조의 Morocco-2 보드를 이용한 확장성을 갖는 펄스 도플러 레이다 신호처리기 구현)

  • 조명제;임중수
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.12 no.7
    • /
    • pp.1147-1156
    • /
    • 2001
  • In this paper, a new design architecture of radar signal processor in real time is proposed. It has been designed and implemented under the consideration to minimize the inter-processor communication overhead and to maintain the coherence in Doppler pulse domain and in range domain. Its structure can be easily reconfigured and reprogrammed in accordance with an addition of function algorithm or a modification of operational scenario. As we designed a task configuration for parallel processing from measures of computation time for function algorithms and transmission time for results by signal processing, data exchange between processors for performing of function algorithms could be fully removed. Morocco-2 board equipped ADSP-21060 processor of Analog Devices inc. and APEX-3.2 developed for SHARC DSP were used to construct the radar signal processor.

  • PDF

Sensor Module Architecture and Data Processing Framework for Energy Efficient Seamless Signal Processing in WSN (무선 센서네트워크에서의 저전력 연속 신호처리를 위한 센서모듈 아키텍처 및 데이터처리 프레임워크)

  • Hong, Sang-Gi;Kim, Nae-Soo;Kim, Whan-Woo
    • Journal of the Institute of Electronics Engineers of Korea CI
    • /
    • v.48 no.6
    • /
    • pp.9-16
    • /
    • 2011
  • Due to the development and proliferation of ubiquitous technologies and services, various sensor network applications are being appeared on the stage. The needs for algorithms requiring sensor data fusion and complex signal processing with a high-performance processor such as a digital signal processor are also increased. However, it is difficult to use such processor for the low-power sensor network operating with a battery because of power consumption. This paper proposes a hybrid-type sensor module architecture supporting wakeup/sleep software framework for the wireless sensor node and shows the implemented sensor node platform and performances focused on the energy consumption and wakeup time.