• Title/Summary/Keyword: 데드도

Search Result 276, Processing Time 0.025 seconds

A Study on Current Ripple Reduction Due to Offset Error and Dead-time Effect of Single-phase Grid-connected Inverters Based on PR Controller (비례공진 제어기를 이용한 단상 계통연계형 인버터의 데드타임 영향과 옵셋 오차로 인한 전류맥동 저감에 관한 연구)

  • Seong, Ui-Seok;Hwang, Seon-Hwan
    • Proceedings of the KIPE Conference
    • /
    • 2014.11a
    • /
    • pp.157-158
    • /
    • 2014
  • 단상 계통연계형 인버터에서 전류센서를 통한 상전류 측정시 옵셋 오차는 전류센서와 측정 경로상에 위치한 아날로그 소자의 전압 불균형 및 비선형성으로 인하여 발생하게 된다. 또한 데드타임은 전력용 반도체 스위치를 제어하기 위한 PWM 신호 출력시 필연적으로 발생된다. 본 논문에서는 데드타임으로 인하여 왜곡된 상전류에 포함된 옵셋 오차에 의한 영향을 분석하고 동기좌표계 dq축 전류에 포함된 특정 고조파 성분을 제거하기 위하여 PR 제어기를 사용한 알고리즘이 제안되었다. 데드타임 및 옵셋 오차로 인해 발생된 전류맥동 보상을 위한 기준신호로는 동기좌표계 dq축 전류를 사용하였다. 제안된 알고리즘의 타당성을 시뮬레이션과 실험을 통하여 증명하였다.

  • PDF

Analysis of the Errors on the Output voltage of Inverter Caused by Switching Dead Time (스위칭 데드타임에 의한 인버터 출력 전압의 오차 해석)

  • Cho, Kyu-Min
    • Journal of the Korean Institute of Telematics and Electronics S
    • /
    • v.36S no.11
    • /
    • pp.120-127
    • /
    • 1999
  • The dead time which is inserted in switching signals of PWM voltage source inverters distorts its output. As a result, the deviations of real fundamental voltage and phase compared with the reference are occurred. And also the harmonics on its output are increased. In this paper, numerical analysis of the distorted voltage on the output of inverter caused by switching dead time is performed. With the calculation results, the fundamental voltage gain and phase deviations according to the modulation index, load displacement factor and dead time are presented.

  • PDF

Dead-time compensation algorithm on synchronous frame for 3-phase inverter (3상 인버터를 위한 동기좌표계에서의 위치기반 데드타임 보상알고리즘)

  • Lim, Jeongwoo;Cho, Younghoon
    • Proceedings of the KIPE Conference
    • /
    • 2018.07a
    • /
    • pp.27-29
    • /
    • 2018
  • 본 논문은 상 전류의 위치(전기각)를 기반으로 보상전압을 결정하는 새로운 데드타임 보상알고리즘을 제안한다. 제안하는 알고리즘은 보상전압을 결정하는데 있어, 전류의 극성대신 제어하는 상 전류의 위치(전기각)를 이용하기 때문에 추가적인 알고리즘 없이 간단하게 보상전압을 정의할 수 있다. 또한 제안하는 데드타임 보상알고리즘은 동기좌표계에 바로 적용가능하기 때문에 3상 전압형 인버터(VSIs; Voltage Source Inverters)에 일반적으로 사용되는 동기좌표기반 제어기에 적용이 용이하고 추가적인 변환과정 없이 동기좌표에서의 인버터 출력전압을 추정할 수 있다. 제안하는 데드타임 보상알고리즘의 효과와 성능을 검증하기 위하여 전압형 3상 인버터를 이용한 L-R부하 실험이 진행되었으며, 상 전류파형의 FFT(Fast Fourier Transfrom)와 THD(Total Harmonic Distortion)를 산정하여 정량적 분석을 병행하였다.

  • PDF

Simulation of Security Protocol for Real Time Group Communication System (실시간 그룹 통신 시스템을 위한 보안 프로토콜의 시뮬레이션)

  • 노진홍;김태규;홍영식
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2001.04a
    • /
    • pp.460-462
    • /
    • 2001
  • 실시간 시스템에서 데드라인을 보장하는 것은 가장 중요한 문제이다. 그러나 많은 신뢰성 있는 그룹 통신 시스템의 경우 여러 환경에 따라 다양한 부가적인 메시지 및 시스템 부하가 발생하기 때문에 적합하지 못한 경우가 많이 있다. 또한 메시지가 아무런 보호 없이 네트워크 상에 노출되는 것을 방지하기 위해 암호화된 메시지 전송을 하는 경우 그룹 키 관리 등의 부하로 인하여 처리 시간의 편차가 더욱 커지게 된다. 실시간 시스템 상에서는 시스템 전체의 효율성도 중요한 문제이지만 주어진 데드라인을 보장하기 위해 시간 분석이 가능하도록 균일한 전송시간을 갖는 것이 필요하다. 그러므로 본 논문에서는 메시지의 데드라인을 보장하는 실시간 그룹 통신 시스템을 위한 보안 프로토콜을 제안하고, 기존의 멀티캐스트 프로토콜을 확장하여 데드라인을 어기지 않고도 그룹 멤버간의 통신을 보호하고 안전한 멀티캐스트를 제공할 수 있는 프로토콜 설계를 위해서 실험한다.

Dead Time Compensation Algorithm for the 3-Phase Inverter using SVPWM (SVPWM 방식의 3상 인버터에 대한 간단한 데드타임 보상 알고리즘)

  • Kim, Hong-Min;Choo, Young-Bae;Lee, Dong-Hee
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.16 no.6
    • /
    • pp.610-617
    • /
    • 2011
  • This paper proposes a novel and direct dead-time compensation method of the 3-phase inverter using space vector pulse width modulation(SVPWM) topology. The proposed dead-time compensation method directly compensates the dead-time to the turn-on time of the effective voltage vector according to the current direction of the medium voltage reference. Each phase voltages are determined by the switching times of the effective voltage vectors, and the practical switching times have loss according to the current direction by the dead-time effect in the 3-phase inverter. The proposed method adds the dead-time to the switching time of the effective voltage vector according to the current direction, so it does not require complex d-q transform and controller to compensate the voltage error. The proposed dead-time compensation scheme is verified by the computer simulation and experiments of 3-phase R-L load.

Two-level Scheduling for Soft Real-Time Systems (소프트 실시간 시스템을 위한 두 단계 스케쥴링 알고리즘)

  • Kim, Jae-Hun
    • The Transactions of the Korea Information Processing Society
    • /
    • v.6 no.2
    • /
    • pp.467-475
    • /
    • 1999
  • This paper presents an algorithm for scheduling jobs in soft real-time systems. To simplify the scheduling for soft real-time systems, we introduce two-level deadline scheme. Each job in the system has two deadlines, which we call first-level and second-level deadlines, respectively. The first-level deadline is the same as the deadline in traditional real-time systems. The second-level deadline is later than the first-level deadline, and defines the latest point in time when the result is still acceptable. Partial-credit is given for jobs meeting the second-level deadline but missing the first-level deadline, whereas jobs meeting the latter are given full credit. We heuristically compute priorities of jobs in a dynamic way by combining the first-level adn second-level deadlines with the partial-credit. Simulation results indicate that our two-level scheduling algorithm is a viable approach for dealing with both soft real-time systems and temporary overloaded hard real-time systems.

  • PDF

On-Line Feed-Forward Dead-Time Compensation Method (온라인 전향 데드타임 보상기법)

  • 김현수;윤명중
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.9 no.3
    • /
    • pp.267-274
    • /
    • 2004
  • In this paper, a new on-line dead-time compensation method is proposed. The output voltage errors due to the dead-time effect is considered as disturbance voltages. The magnitude of the disturbance voltages is estimated using a time delay control technique and the disturbance voltages are calculated using the estimated values, measured currents, and position information. The calculated disturbance voltages are fed to voltage references in order to compensate the dead-time effect. The proposed method is applied to a PM synchronous motor drive system and implemented in a digital manner using a digital signal processor (DSP) TMS320C31. The experiments are carried out for this system to show the effectiveness of the proposed method and the results show the validity of the proposed method.

Dead Time Compensation of Grid-connected Inverter Using Resonant Controller (공진 제어기를 이용한 계통 연계형 인버터의 데드타임 보상)

  • Han, Sang-Hyup;Park, Jong-Hyoung;Kim, Heung-Geun;Cha, Honn-Yong;Chun, Tea-Won;Nho, Eui-Cheol
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.16 no.6
    • /
    • pp.569-576
    • /
    • 2011
  • This paper proposes a new dead time compensation method for a PWM inverter. Recently, PWM inverters are extensively used for industry applications, such as ac motor drives, distributed grid-connected systems and a static synchronous compensator (STATCOM). Nonlinear characteristics of the switch and the inverter dead time cause a current distortion and deterioration of power quality. The dominant harmonics in the output current are the $5^{th}$ and $7^{th}$ harmonics in the stationary frame, and the $6^{th}$ harmonics in the synchronous rotating frame. In this paper, a resonant controller which compensates the $6^{th}$ harmonics in the synchronous rotating frame is proposed. This method does not require any off-line experimental measurements, additional hardware and complicated mathematical computations. Furthermore, the proposed method is easy to implement and does not cause any stability problem.

An Advanced Dead-Time Compensation Method for Dual Inverter with a Floating Capacitor (플로팅 커패시터를 갖는 이중 인버터를 위한 향상된 데드 타임 보상 기법)

  • Kang, Ho Hyun;Jang, Sung-Jin;Lee, Hyung-Woo;Hwang, Jun-Ho;Lee, Kyo-Beum
    • Journal of IKEEE
    • /
    • v.26 no.2
    • /
    • pp.271-279
    • /
    • 2022
  • This paper proposes an advanced dead-time compensation method for dual inverter with a floating capacitor. The dual inverter with floating capacitor is composed of double two-level inverters and a bulk electrolytic capacitor. The output voltage of the dual inverter is dropped by the conduction voltage of the power semiconductors. The voltage drop and dead-time cause the fundamental and harmonic distortions of output currents. When supplied power for OEW-load is low, the dual inverter operates as single inverter for effective operation. The dead-time compensation method for the dual inverter operated as single inverter is needed for reliability. The proposed method using band pass filter in this paper compensates dead-time, dead-time error and changed voltage drop error of power semiconductors for the dual inverter and dual inverter operated as single inverter. The effectiveness of the proposed method is verified by simulation results.

Real-Time Restricted Protocol for Distributed Shared Memory Systems (분산 공유메모리 시스템을 위한 실시간 제한 프로토콜)

  • Jeon, Sang-Jun;Kim, Jae-Hun;Kim, Seong-Su
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.27 no.9
    • /
    • pp.793-802
    • /
    • 2000
  • 본 논문에서는 분산 공유 메모리(distributed shared memory) 시스템에서 데이터의 일치성(consistency)을 마감시간(deadline) 이내에 완료하기 위해서 새로운 실시간 프로토콜을 제안한다. 분산 공유 메모리 시스템에서 사용되는 공유 데이터는 여러 시스템에 복제를 할 수 있기 때문에 이들간 일치성을 효과적으로 유지시키기 위한 여러 방법이 연구되어 왔다. 기존의 방법들은 평균 액세스 비용을 단축시키기 위한 것이고 프로토콜에 따라 서로 다른 복사본의 개수를 갖게 되며 일치성 유지를 위한 비용은 시스템이 갖고 있는 복사본의 개수에 따라 증가한다. 각 노드가 서로 다른 데드라인을 갖는 실시간 분산시스템에서는 일치성 유지를 주어진 데드라인이내에 완료하기 위해서는 일치성 유지를 위한 비용을 줄이는 것도 요구되지만 데드라인이 상대적으로 급한 노드에 대한 우선적인 처리가 요구된다. 실시간 프로토콜에서는 각 분산 시스템에서 데드라인이 상대적으로 급한 노드가 항시 복사본을 갖게 하고 전체 복사본의 개수를 제한한다. 시뮬레이션을 통해서 실시간 프로토콜의 성능향상을 확인하였다.

  • PDF