• 제목/요약/키워드: 단일 플래쉬 시스템

검색결과 7건 처리시간 0.023초

저전력 내장형 시스템에서 플래쉬 메모리를 위한 효과적인 파일 시스템 설계 (An Efficient File System Design for Flash Memories In Low-Power Embedded Systems)

  • 김중헌;한상우
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.377-378
    • /
    • 2007
  • 본 논문에서는 저전력 임베디드 시스템을 위한 효율적인 다중 NAND 플래쉬 파일 시스템을 제안한다. 기존에 제안되었던 하드디스크를 비롯한 저장 장치들과는 달리 NAND 플래쉬 메모리는 특정 블록에 쓰기 연산을 하기 전에 해당 블록은 이미 소거된 상태이어야 한다. 또한 이러한 소거의 횟수는 각 블록마다 제한적이다. 이러한 문제를 해결하기 위해서 소거 횟수 평준화 기법이 많이 사용되고 있고 관련하여 많은 연구가 진행되고 있다. 본 논문에서는 소거 횟수에 임계치를 설정하여 연산하는 방법을 제안한다. 또한 기존에는 단일 플래쉬 메모리만을 고려하고 있으나 본 논문에서는 다중 플래쉬 메모리 구조를 고려한다.

  • PDF

플래쉬 시스템에 의한 지열 발전 성능해석 (A Study of Geothermal Power Production with Flashed Steam System)

  • 이세균;우정선
    • 한국태양에너지학회 논문집
    • /
    • 제28권5호
    • /
    • pp.1-7
    • /
    • 2008
  • Flashed steam system is one of the important geothermal power production methods. In this paper, optimum operations and performances of single and double flash systems are presented. It is shown that double flash system can produce about 26.5% more power than single flash system. Temperature of geothermal water($T_R$) is the most important parameter in the geothermal system. Optimum single and double flash temperatures and net power produced with these optimum conditions are expressed as a function of $T_R$ in this study. Thus net power output from geothermal resources can be estimated with the results of this work. Condenser Temperature($T_{con}$) is also important and the net power production can be shown as a function of ($T_R-T_{con}$. Volume flow rate per unit power is also to be considered as the condenser temperature decreases.

플래쉬 중각냉각기와 플래쉬 가스 바이패스를 이용한 이단압축 이산화탄소 사이클의 냉방성능에 관한 해석적 연구 (Simulation Study on the Cooling Performance of the Two-Stage Compression CO2 Cycle with the a Flash Intercooler and Flash Gas Bypass)

  • 곽명석;조홍현
    • 대한기계학회논문집B
    • /
    • 제36권1호
    • /
    • pp.17-24
    • /
    • 2012
  • 본 연구에서는 효율적인 냉방시스템의 성능특성을 연구하기 위하여 2단압축을 이용한 이산화탄소 냉방사이클의 성능에 대하여 해석적 연구를 진행하였다. 2단압축을 이용한 플래쉬 중간냉각(flash intercooler)과 플래쉬 가스 바이패스(flash gas bypass) 사이클에 대한 해석적 모델을 개발하였으며 실내온도, 실외온도, 그리고 1단 및 2단 EEV 개도를 변화시켰다. 그 결과 FI와 FGB 사이클의 성능계수는 실외온도를 변화시켰을 경우 각각 28.5%, 22.1% 정도 감소하였으며, 실내온도 변화에 따른 이단압축 사이클의 성능변화는 단단압축 사이클에 비하여 적은 것으로 나타났다. 또한 저단 및 고단 EEV 개도를 변경하였을 경우 성능은 각각 13.5%, 6.9% 그리고 0.9%, 2.6% 정도 증가하는 것으로 나타나 고단 EEV 개도보다 저단의 EEV 개도의 변화가 시스템의 성능에 미치는 영향이 큰 것으로 확인되었다. FI 사이클은 다양한 운전조건에서 시스템의 성능이 가장 높게 나타나는 것을 확인할 수 있었다.

단순화된 S-R 래치를 이용한 6비트 CMOS 플래쉬 A/D 변환기 설계 (Design of 6bit CMOS A/D Converter with Simplified S-R latch)

  • 손영준;김원;윤광섭
    • 한국통신학회논문지
    • /
    • 제33권11C호
    • /
    • pp.963-969
    • /
    • 2008
  • 본 논문에서는 무선통신시스템의 수신단에 적용될 수 있는 6비트 100MHz 플래쉬 A/D 변환기를 설계하였다. 제안하는 플래쉬 A/D 변환기는 해상도가 1비트씩 증가함에 따라 2배수로 증가하는 S-R 래치 회로를 단순화하여 집적화 하였다. 기존 NAND 기반의 S-R 래치 회로에 사용되던 8개의 MOS 트랜지스터 숫자를 6개로 줄였으며, 비교단의 동적 소비전력을 최대 12.5%까지 감소되도록 설계하였다. 설계된 A/D 변환기는 $0.18{\mu}m$ CMOS n-well 1-poly 6-metal 공정을 사용하여 제작되었고, 전원 전압 1.8V, 샘플링 주파수 100MHz에서의 전력소모는 282mW이다. 입력 주파수 1.6MHz, 30MHz에서의 SFDR은 각각 35.027dBc, 31.253dBc이며, 4.8비트, 4.2비트의 ENOB를 나타내었다.

입력전압범위 감지회로를 이용한 6비트 250MS/s CMOS A/D 변환기 설계 (Design of a 6bit 250MS/s CMOS A/D Converter using Input Voltage Range Detector)

  • 김원;선종국;정학진;박리민;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제47권5호
    • /
    • pp.16-23
    • /
    • 2010
  • 본 논문에서는 무선통신시스템의 수신단에 적용될 수 있는 6비트 250MS/s 플래쉬 A/D 변환기를 설계하였다. 제안하는 플래쉬 A/D 변환기는 기준 저항열에 입력전압범위 감지회로를 사용하여 비교기에서 소모하는 동적소비전력을 최소화 되게 설계하였다. 기존 플래시 A/D 변환기보다 아날로그단 소비전력은 4.3% 증가한 반면에, 디지털단 소비전력은 1/7로 감소하여 전체 소비전력은 1/2 정도로 감소하였다. 설계된 A/D 변환기는$0.18{\mu}m$ CMOS 1-poly 6-metal 공정으로 제작되었으며 측정 결과 입력 범위 0.8Vpp, 1.8V의 전원 전압에서 106mW의 전력소모를 나타내었다. 250MS/s의 변환속도와 30.27MHz의 입력주파수에서 4.1비트의 유효비트수를 나타내었다.

동기화 기능을 가지는 오차보정회로를 이용한 6비트 800MS/s CMOS A/D 변환기 설계 (Design of a 6bit 800MS/s CMOS A/D Converter Using Synchronizable Error Correction Circuit)

  • 김원;선종국;윤광섭
    • 한국통신학회논문지
    • /
    • 제35권5A호
    • /
    • pp.504-512
    • /
    • 2010
  • 본 논문에서는 무선 USB 칩-셋 내 무선통신시스템단에 적용될 수 있는 6비트 800MS/s 플래쉬 A/D 변환기를 설계하였다. 기존의 A/D 변환기에서 서로 독립적으로 사용되던 오차보정회로단과 동기화단을 하나의 회로로 간소화 시켜서, 하드웨어에 대한 부담을 감소시켰다. 제안한 오차보정회로는 기존의 오차보정회로보다 MOS 트랜지스터의 수를 5개 감소시킬 수 있으며, 오차보정회로 한 개당 면적은 9% 정도 감소하게 된다. 설계된 A/D 변환기는 $0.18{\mu}m$ CMOS 1-poly 6-metal 공정으로 제작되었으며 측정 결과 입력 범위 0.8Vpp, 1.8V의 전원 전압에서 182mW의 전력 소모를 나타내었다. 800MS/s의 변환속도와 128.1MHz의 입력주파수에서 4.0비트의 ENOB을 나타내었다.

3단 병렬 충.방전 방식을 적용한 고반복 펄스형 Nd:YAG 레이저 출력거울 반사율의 최적화 (The optimization of output coupler reflectivity of high repetitive pulsed Nd:YAG laser system adopted 3-mesh parallel sequential charge and discharge method)

  • 김휘영;홍수열;김동수
    • 한국컴퓨터산업학회논문지
    • /
    • 제2권3호
    • /
    • pp.369-376
    • /
    • 2001
  • 펄스형 YAG 레이저 시스템의 효율개선을 위해서는 공진기 및 레이저 전원장치의 최적화가 필수적이다. 따라서, 본 연구에서는 공진기 출력거울의 반사율 최적화 및 기존의 전원보다 훨씬 컴팩하고, 경제적이며 가공목적에 따라 출력을 정밀하게 제어할 수 있는 새로운 방식의 레이저시스템을 설계 및 제작하였다. 그 결과 50[W]급의 펄스형 Nd:YAG 레이저 시스템에서는 출력거울의 반사율이 85%일 때 최대 출력을 나타내었다. 그리고 3단 병렬 충ㆍ방전 방식의 전원시스템은 3개의 콘덴서가 순차적으로 충ㆍ방전함으로서 1개의 콘덴가 충ㆍ방전하는 방식보다 더 많은 에너지를 플래쉬램프에 전달할 수 있어 더 높은 출력을 얻을 수가 있었다. 실험을 통해 제시한 방법의 타당성을 검증하였다.

  • PDF