• 제목/요약/키워드: 다중직렬

검색결과 186건 처리시간 0.023초

Cascaded Volume Holographic Gratings for expanding the Channel Number of a Optical Demultiplexer

  • Lee, Kwon-Yeon;Jeung, Sang-Huek;Do, Duc-Dung;An, Jun-Won;Kim, Nam
    • 융합신호처리학회논문지
    • /
    • 제8권2호
    • /
    • pp.84-90
    • /
    • 2007
  • 캐스케이드 홀로그래픽 부피격자를 이용한 130채널 광 역다중화기를 제안하고 실험적으로 입증하였다. 첫 번째 격자와는 서로 다른 격자주기, 경사각, 중심파장 등은 갖는 두 번째 홀로그래픽 격자를 첫 번째 격자에 직렬로 부가함으로써 역 다중화기의 동작파장범위를 늘릴 수 있으며, 결국 홀로그래픽 역다중화기의 채널수는 두 배 증가하게 된다. 본 논문에서는 채널 균일도가 3.5dB, 3dB 대역폭이 0.12nm, 채널누화가 -20dB인 0.4nm 채널간격을 갖는 역다중화기를 실험적으로 구현하였다.

  • PDF

다중권선 변압기를 이용한 능동형 셀 밸런싱 회로의 에너지 전달 효율을 높이기 위한 새로운 스위칭 방식 (A New Switching Method to Improve Energy Transfer Efficiency of Active Cell Balancing Circuits Using Multi-winding Transformer)

  • 이상중;김명호;백주원;강대욱;정지훈
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 전력전자학술대회
    • /
    • pp.165-167
    • /
    • 2018
  • 본 논문은 다권선 변압기를 이용한 능동 셀 밸런싱 회로의 에너지 전달 효율을 향상시킬 수 있는 스위칭 방식을 제안한다. 다권선 변압기를 이용한 밸런싱 회로는 셀 당 하나의 스위치가 사용되며, 하나의 변압기 권선을 두 개의 셀이 공유하는 구조를 가져 다른 능동 셀 밸런싱 회로보다 소량의 능동 소자 및 수동 소자가 사용되는 장점을 갖는다. 이 밸런싱 회로는 직렬 셀 전압의 분포에 따라 에너지를 공급하는 소스 셀과 에너지를 받는 목표 셀을 선택하여 벅-부스트 및 플라이백 방식으로 동작한다. 하지만, 플라이백 동작에서 기존의 스위칭 방식을 사용할 경우, 변압기의 커플링 계수의 영향으로 인해 밸런싱 과정 중 비-목표 셀로 전달되는 에너지가 발생하게 된다. 이는 에너지 전달 효율을 감소시켜 셀 밸런싱 과정 중 새로운 셀 불균형 현상을 초래한다. 본 논문에서는 플라이백 동작에서 변압기의 커플링 영향을 최소화하여 셀 밸런싱을 효과적으로 수행할 수 있는 스위칭 방식을 제안하였다. 제안한 스위칭 방식의 성능은 1 W급 시작품을 이용한 실험을 통하여 검증되었다.

  • PDF

초광대역 광증폭기에 대한 연구

  • 박남규;박종한;이한석;김나영
    • 정보와 통신
    • /
    • 제19권10호
    • /
    • pp.78-92
    • /
    • 2002
  • 고용량 파장다중분할(WDM) 전송 시스템의 수요가 폭발적으로 증가함에 따라 기존의 erbium-doped fiber amplifiers(EDFA)가 제공하는 이득 대역을 넘어서는 대역폭의 광증폭기의 개발이 촉진되고 있다. 에르븀 이외의 새로운 회토류 첨가물을 사용한 증폭기와 광섬유 내에서의 비선형 현상인 라만 산란에 의한 라만 증폭기에 집중적인 연구가 그 예라 하겠다. 최근 몇 년간의 집중적인 연구를 통하여 현재의 광대역 광 증폭기는 기존의 EDFA(C 벤드 EDFA)가 제공하는 광이득대역의 4∼5배 정도를 쉽게 제공할 수 있다. 이러한 목적을 가지고 통신시장에서 사용될 수 있는 1500nm 근처 대역의 증폭에 대한 세가지의 증폭 기술이 연구되고 있다. 우선, S+밴드(1450-1480nm)와 S밴드(1480-1530nm)의 증폭을 위한 thulium-doped fluoride fiber amplifiers(TDFFA), C 밴드(1530-1560nm)와 L 밴드(1570-1610nm)를 위한 EDFA, 그리고 마지막으로 100nm 이상의 이득대역과 S+에서 L밴드까지 증폭파장대역의 선택이 자유로운 라만 증폭기가 있다. 또한 위의 세 기술을 직렬 또는 병렬로 조합하여 사용하는 증폭기가 있다. 이러한 증폭기 모두에 대해서 실험적인 보고는 많이 있었으나, 내부의 에너지 준위가 복잡하여 증폭 기제가 복잡하고, 실험 파라미터를 측정하기가 어려워서 광대역증폭기의 성능을 예측하기 어려운 점이 있었다. 게다가 이러한 상황에서 광대역증폭기에 대한 해석적이거나 수치해석적인 심도깊은 연구가 부족하여 앞으로 증폭기를 다양하게 응용하기 위한 성능의 예측이 어려울 것으로 보인다. 이는 광대역 증폭기 기반의 전송 시스템을 성공적으로 적용하는데 제한을 줄 것이다. 따라서 본 논문에서는 광대역 증폭기(C/L밴드 EDFA, 라만 증폭기, TDFA)에 대한 실험적인 분석뿐만 아니라 해석적, 수치해석적인 분석 방법까지 그 응용의 예와 함께 소개할 것이다.

선형 선부호기를 이용한 새로운 폐루프 공간 다중화 시스템 설계 (Design of New Closed-Loop Spatial Multiplexing System Using Linear Precoder)

  • 채창현;최대원;정태진
    • 한국통신학회논문지
    • /
    • 제33권1A호
    • /
    • pp.44-49
    • /
    • 2008
  • 최근 2개의 송신 안테나를 사용할 경우 수신측에서 궤환되는 위상 정보로 간단한 ML(maximum likelihood) 복호를 할 수 있는 OSM(orthogonal spatial multiplexing)이 제안되었다. 그러나 이 기법은 궤환 정보를 사용하지 않는 기존의 SM(spatial multiplexing)보다 성능 측면에서 떨어지는 단점이 있다. 따라서 본 논문에서는 2개의 송수신 안테나에 대해 기존의 OSM 구조와 선부호기를 직렬 연접하여 구성된 새로운 CSM(closed-loop SM)을 제안한다. 전산 실험 결과 제안된 기법은 기존의 SM과 OSM에 비해 4-QAM에 대해구는 각각 3dB와 5dB, 그리고 16-QAM에 대해서는 각각 1dB와 3dB의 성능 향상을 보여준다. 그리고 제안된 기법에 대하여 ML 복호 성능과 거의 동일한 성능을 가지면서 더불어 수신단 복호 복잡도를 크게 줄일 수 있는 새로운 복호 알고리즘도 추가로 제안한다.

LR-UWB 시스템에서 개선된 동기 기법 (Advanced Synchronization Scheme in the LR-UWB System)

  • 권순구;김재석
    • 한국통신학회논문지
    • /
    • 제36권7B호
    • /
    • pp.892-896
    • /
    • 2011
  • 본 논문에서는 IEEE 802.15.4a 시스템에 적합한 직렬 검색 비동기 상호 상관(serial search non-coherent correlator)을 이용한 두 단계(two-stage) 방식의 동기 방식(synchronization scheme)을 제안한다. 제안된 방식에서는 다중펄스 신호를 사용하여 단일펄스 신호를 이용하는 기존 방식보다 동기성능을 개선하였고, 적응 임계값(adaptive threshold) 기법을 적용하여 고정 임계값(fixed threshold)을 사용함으로써 생기는 낮은 SNR에서의 성능 열화를 보상하였다. 제안된 기법은 IEEE 802.15.4a 채널 모델에서 기존의 기법과 비교하여 약 0.2~0.3우수한 검출 확률(Detection Probability)을 보였다.

소프트웨어 재사용을 위한 소프트웨어 칩 표현식에 관한 연구 (A Study on the Software-chip Expression for Software Reuse)

  • 김홍진
    • 한국컴퓨터정보학회논문지
    • /
    • 제6권4호
    • /
    • pp.12-20
    • /
    • 2001
  • 소프트웨어 수요와 공급의 불균형으로 소프트웨어 병목현상이 나타나고 있으며, 이는 기존의 소프트웨어를 작성하는 프로그래머의 능력을 향상시키지 못함에 기인한다. 그러므로 소프트웨어 생산성 향상을 위해서는 새로운 소프트웨어 작성방법이 필요하다. 본 논문은 소프트웨어 재사용을 위해 표준화시켜서 작성한 프로그램 모듈들을 소프트웨어 칩으로 사용하기 위한 표현식을 제안한다. 이 표현식은 각 소프트웨어 칩의 이름과 입력, 출력, 반복의 4개 요소로 구성되어 직렬 및 병렬, 반복과 복합, 혼합 다중 형태의 결합과 분리되는 관계를 간단히 표현할 수 있고, 데이터의 흐름을 명확히 파악할 수 있으며 소프트웨어 재사용을 쉽게 할 수 있다.

  • PDF

퐁 음영법을 위한 3차원 그래픽 가속기의 구현 (An Implementation of 3D Graphic Accelerator for Phong Shading)

  • 이형;박윤옥;박종원
    • 한국멀티미디어학회논문지
    • /
    • 제3권5호
    • /
    • pp.526-534
    • /
    • 2000
  • CAD/CAM, 3차원 모델링, 가상현실, 그리고 의학 영상의 처리 속도를 높이기 위한 3차원 가속기에 대한 많은 연구들이 진행 중이다. 본 논문에서는 3차원 그래픽 처리속도를 향상하기 위하여 SIMD처리기 구조의 3차원 가속기를 제안하며, 기존의 퐁 음영법을 제안된 구조에 맞게 병렬화하고 수행함으로써 직접적인 성능분석을 시도하였다. 3차원 SIMD 처리기 구조는 PCI 지역 버스 인터페이스, 16개의 처리기, 그리고 Park's 다중접근기억장치로 구성되며, 다중접근 기억장치는 17개의 외부 메모리 모듈을 갖는다. 기존의 직렬 퐁 음영법을 SIMD 처리기 구조에 수행될 수 있도록 하나의 다면체를 여러 개의 $4\times{4}$의 정방형 다면체로 나누어서 처리하는 병렬 퐁 음영 법으로 수정하였으며, 하나의 정방형 다면체는 다중접근기억장치가 간격이 1인 블록 접근이 가능하기 때문에 17개의 처리기가 동시에 처리할 수 있다. SIMD처리기 구조에서 수행되는 병렬화된 퐁 음영법을 하드웨어 모의실험 패키지인 CADENCE사의 Verilog-XL로 모의실험을 수행한 결과 5.14배의 속도향상을 보임을 확인하였다.

  • PDF

다중 주사 경로 회로 기판을 위한 내장된 자체 테스트 기법의 연구 (A Study on Built-In Self Test for Boards with Multiple Scan Paths)

  • 김현진;신종철;임용태;강성호
    • 전자공학회논문지C
    • /
    • 제36C권2호
    • /
    • pp.14-25
    • /
    • 1999
  • 인쇄 회로 보드 수준의 테스팅을 위해 제안된 IEEE 표준 1149.1은 보드상의 테스트 지점에 대한 제어용이도와 관측용이도를 향상시켜 보드의 테스트를 용이하게 해준다. 그러나, 경계 주사 환경에서는 테스트 입력과 테스트 결과에 따른 데이터가 하나의 주사 연결에 의해서 직렬로 이동된다. 이는 테스트 적용시간을 증가시키고 따라서 테스트에 드는 비용을 증가시킨다. 테스트에 소모되는 시간을 줄이기 위해 병렬로 다중주사 경로를 구성하는 방법이 제안되었다. 하지만 이는 여분의 입출력 핀과 내선을 필요로 한다. 더구나 IEEE 표준 1149.1은 주사 경로 상에 있는 IC들의 병렬 동작을 지원하지 않기 때문에 표준에 맞게 설계하기가 어렵다. 본 논문에서는 하나의 테스트 버스로 두 개의 주사 경로를 동시에 제안하는 다중 주사 경로 접근 알고리즘에 기초하여 적은 면적 오버헤드를 가지고 빠른 시간 내에 보드를 테스트할 수 있는 새로운 보드수준의 내장된 자체 테스트 구조를 구현하였다. 제안된 내장된 자체 테스트 구조는 두 개의 주사 경로에 대한 테스트 입력과 테스트 결과를 이동시킬 수 있으므로 테스트에 소모되는 시간을 줄일 수 있고 또한 테스트 입력의 생성과 테스트 결과의 분석에 소모되는 비용을 줄일 수 있다.

  • PDF

과학창의력 신장을 위한 ‘일상생활 소재 다중활동’ 중심의 6~7학년 ‘재량활동’ (Development of Program for Discretionary Activity Focused on Multiple Activity with Everyday-Life Materials to Enhance Scientific Creativity for Grade 6-7 Students and Exploring the Influence)

  • 김형석;정용재;곽성일;하은선;이선양;이현정
    • 한국초등과학교육학회지:초등과학교육
    • /
    • 제23권4호
    • /
    • pp.344-356
    • /
    • 2004
  • 본 연구에서는 과학창의력의 신장을 목적으로 하여, 비교적 다양한 활동과 시간 운영이 가능한 재량활동에 사용할 수 있고, 제7차 교육과정에서 취하고 있는 학년제의 특성을 살려 그 대상을 6~7학년을 대상으로 하며, 일상생활에서 소재를 사용하는 다중활동으로 구성한 프로그램(MAEM-SC 프로그램)을 개발하였다. 과학창의력의 주요 요소로서는 과학적 문제 상황을 발견하는 능력, 과학적 문제 상황과 관련된 기존 과학지식을 연결하는 능력, 과학적 문제해결 방법을 고안하는 능력, 과학적 문제해결에 집중하는 능력을 설정하였다. 프로그램의 소재는 우리 몸, 일상생활 도구, 일상 음식, 놀이 및 놀이 기구, 일상생활 일화 등의 일상 소재를 선정하였다. 다중활동이란 여러 가지 종류의 활동을 특정한 의도를 가지고 통합적으로 구성한 활동을 의미하는데, 어림하기, 몸을 이용한 실험하기, 장치 고안하기, 확률적 사고하기, 개념 연결하기, 창의적 과학 글쓰기 등의 개별활동을 직렬형, 병렬형, 조합형으로 구성하였다. MAEM-SC 프로그램이 과학창의력 신장에 미치는 효과를 탐색하기 위하여 프로그램의 일부를 적용한 결과, 조합형 방법을 사용한 6학년 학생들에게서 과학적 문제 상황을 발견하는 능력과 과학적 문제 상황에 관련된 기존 과학지식을 연결하는 능력의 신장에 긍정적인 영향을 미침이 드러났다.

  • PDF

네트워크 보안을 위한 다중모드 블록암호시스템의 설계 (Design of Multimode Block Cryptosystem for Network Security)

  • 서영호;박성호;최성수;정용진;김동욱
    • 한국통신학회논문지
    • /
    • 제28권11C호
    • /
    • pp.1077-1087
    • /
    • 2003
  • 본 논문에서는 IPsec등의 네트워크 보안 프로토콜을 위해 다중모드를 가지는 블록암호시스템의 구조를 제안하고 ASIC 라이브러리를 이용해서 하드웨어로 구현하였다. 블록 암호시스템의 구성을 위해서 AES, SEED, 그리고 3DES 등의 국내외 표준 블록암호화 알고리즘을 사용하였고 네트워크를 비롯한 유/무선으로 입력되는 데이터를 최소의 대기시간(최소 64클럭, 최대 256클럭)만을 가지면서 실시간으로 데이터를 암호화 혹은 복호화시킬 수 있다. 본 설계는 ECB, CBC, OFB뿐 아니라 최근 많이 사용되는 CTR(Counter) 모드를 지원하고 다중 비트단위(64, 128, 192, 256 비트)의 암/복호화를 수행한다. IPsec등의 네트워크 보안 프로토콜로의 연계를 위해 알고리즘 확장성을 보유한 하드웨어로 구현되었고 여러 암호화 알고리즘의 동시적인 동작이 가능하다. 적절한 하드웨어 공유와 프로그래머블한 특성이 강한 내부데이터 패스를 통해 자체적인 블럭암호화 모드를 지원하기 때문에 다양한 방식의 암/복호화가 가능하다. 전체적인 동작은 직렬 통신에 의해서 프로그래밍되고 명령어의 디코딩을 통해 생성된 제어신호가 동작을 결정한다. VHDL을 이용해 설계된 하드웨어는 Hynix 0.25$\mu\textrm{m}$ CMOS 공정을 통해 합성되었고 약 10만 게이트의 자원을 사용하였으며, 100MHz 이상의 클럭 주파수에서 안정적으로 동작함을 NC-Verilog에서 확인하였다.