• Title/Summary/Keyword: 고속 처리

Search Result 2,250, Processing Time 0.053 seconds

Design and Implementation of Auto Design System for High Speed Railroad (고속철도 자동 선로 설계 시스템의 설계 및 구현)

  • Yi, Soo-Bong;Kim, Woo-Saeng;Kim, Joo-Rak
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2003.05c
    • /
    • pp.1527-1530
    • /
    • 2003
  • 한국에 고속 철도가 도입됨에 따라 고속 철도 전용의 선로 설계 시스템이 필요하게 되었다. 그러나 이러한 고속 철도 전용의 시스템은 국내에서 개발되지 않아, 외국의 시스템을 사용하는 경우가 많았다. 따라서 본 논문에서는 한국 실정에 맞는 고속 철도 자동 선로 설계 시스템을 설계하고 구현해 보았다.

  • PDF

Parallel Algorithms for the Discrete Logarithm Problem dn SIMD Machines (SIMD상에서 이산대수 문제에 대한 병렬 알고리즘)

  • 김양희;정창성
    • Review of KIISC
    • /
    • v.4 no.2
    • /
    • pp.40-46
    • /
    • 1994
  • 고속 계산을 요구하는 분야에서는 여러개의 프로세싱 소자를 사용하여 속도를 증가시키는 병렬 처리의 필요성이 점점 증대되고 있다. 특히 암호처리에서 이산대수 문제나 factorization문제는 많은 시간이 걸리므로 고속계산을 위한 병렬처리가 매우 중요하다. 본 논문에서는 Pohlig-Hellman에 의한 이산대수 알고리즘을 SIMD구조의 병렬 컴퓨터상에서 고속으로 처리할 수 있는 두가지 병렬 이산대수 알고리즘을 제시하며, 이를16개의 트랜스퓨터로 구성된 병렬 컴퓨터인 KOPS(Korea Parallel System)상에서 구현한 성능평가를 제시한다.

  • PDF

Evaluation of the Stability of Compost Made from Food Wastes by the Fermenting Tank (음식물찌꺼기 고속발효기에 의해 처리된 퇴비의 안정성 검토)

  • Kim, Pil Joo;Chang, Ki Woon;Min, Kyoung Hoon
    • Journal of the Korea Organic Resources Recycling Association
    • /
    • v.3 no.1
    • /
    • pp.35-42
    • /
    • 1995
  • To evaluate the stability of the compost made from food wastes, which were treated in the fermenting tank for 96 hours and then composted additionally in the static pile, physico-chemical properties and phytotoxicities were investigated. When food wastes were treated in the fermenting tank for 96 hours at $55{\sim}60^{\circ}C$, there is the effect of decreasing about 60% of total weight and improving the storage and the handling. However, it is impossible to make the matured compost in the fermenting tank within 2~3 days, which is the operating condition recommended by manufacturers. To use compost in the agricultural field, after treating food wastes in the fermenting tank for 2~3 days, it needs to compost additionally in the staic pile under the suitable fermenting condition over 6 weeks.

  • PDF

Benchmarking on High-speed Image Processing Techniques based on Multi-processor (멀티프로세서 기반의 고속 영상처리 기술에 대한 벤치마킹)

  • Cui, Xue-Nan;Park, Eun-Soo;Kim, Jun-Chul;Kim, Hak-Il
    • Proceedings of the KIEE Conference
    • /
    • 2007.10a
    • /
    • pp.111-112
    • /
    • 2007
  • 본 논문에서는 멀티프로세서 기반의 고속 영상처리 알고리즘 개발방법에 대해 소개한다. 영상획득 방식의 발전과 더불어 고해상도 영상의 획득이 가능해지고 영상이 컬러화가 되면서 많은 영상처리 응용분야에서 알고리즘 고속화를 필요로 하고 있다. 이러한 수요를 만족시키기 위해서는 최근에 출시되고 있는 멀티프로세서를 최대한 활용할 수 있는 알고리즘 개발이 최우선이다. 본 논문에서는 OpenMP, MIL(Matrox Image Library), OpenCV, IPP(Integrated Performance Primitives), SSE (Streaming SIMD (Single Instruction Multiple Data) Extensions)등 병렬처리와 고속 영상처리 라이브러리를 이용한 알고리즘 개발방법에 대해 소개하고, 각 개발방법에 따른 알고리즘 성능을 분석 및 평가하였다. 실험결과로부터 SSE와 IPP, MIL(Thread)을 이용하여 Mean, Dilation, Erosion, Open, Closing, Sobel등 알고리즘을 구현하여 $4057{\times}4048$크기의 영상에 적용하였을 때 $7{\sim}35msec$의 좋은 성능을 나타내어 기타 방식보다 우수함을 알 수 있었다.

  • PDF

Effect of high speed shear test for Sn-1.0wt%Ag-0.5wt%Cu solder joint with ENIG, ENEPIG pad finishes (ENIG, ENEPIG 표면 처리가 Sn-1.0wt%Ag-0.5wt%Cu솔더 접합부의 고속전단강도에 미치는영향)

  • Lee, Yeong-Gon;Kim, In-Rak;Lee, Wang-Gu;Park, Jun-Gyu;An, Bo-Eun;Park, Jae-Hyeon;Mun, Jeong-Tak;Jeong, Jae-Pil
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2009.10a
    • /
    • pp.179-180
    • /
    • 2009
  • 본 연구에서는 ENIG, ENEPIG 의 Pad 표면처리가 고속전단시험에 미치는 영향에 대해 연구하고자 하였다. Pad의 표면처리를 ENIG와 ENEPIG로 하여 고속전단시험을 수행하여 그에 따른 Shear force와 Shear energy를 측정하였다. 고속전단시험결과 ENEPIG 표면처리 시편이 ENIG의 표면처리시편보다 shear force와 shear energy의 값이 높게 나타났다.

  • PDF

고속 영상신호 처리를 위한 VLSI아키텍쳐

  • 김병곤
    • 전기의세계
    • /
    • v.34 no.8
    • /
    • pp.489-496
    • /
    • 1985
  • VLSI기술의 독특한 특징들은 이에 맞는 VLSI 지향적 아키텍쳐를 요구하게 된다. 이러한 아키텍쳐들은 영상신호 처리에 있어 중요한 실시간 처리를 위한 병렬처리 및 pipeline처리에도 잘 조화되어 고속영상신호 처리를 위한 시스템에서 VLSI기술이 필수적으로 사용 되어야 함을 알 수 있다. 현재 고속 영상신호 처리를 위한 VLSI 구조로 화면의 병렬성에 근거를 둔 CLA(Cellular Logic Array) 및 이의 단점을 보완한 피라밋 구조가 활말히 연구되고 있으나 거대한 양의 하드웨어 및 주변 시스템의 요구로 그 규모가 방대하여 지는 흠이 있다. 이에 반하여 화소 Kernel의 병렬성에 근거를 두는 pixel-kernel 프로세서는 영상신호 데이타의 공간의존성의 기본 단위인 Kernel을 병렬처리하고 그 거대성 및 균일성은 Pipeline 처리를 함으로써 비교적 작은 하드웨어로 높은 성능을 얻을수 있다. 또한 기존 영상 Sensor 로부터의 데이타 흐름을 중단 시키지 않고 처리할 수 있으며 기본 프로세서의 다양한 조합 방법에 의해 시스템 구조상의 유연성을 갖는다. 따라서 로보트 등의 실제적인 응용분야에서 후자의 구조가 효율적으로 사용될 것으로 전망된다. 앞으로 효과적인 pixel-Kernel 프로세서의 개발을 위해 PKF 계산구조의 연구와 함께 효과적인 Kernel 병렬성을 실현할 수 있는 VLSI 지향적 구조의 개발이 요구된다.

  • PDF

High Speed Data Processing Unit Development Using Xilinx GTP Interface and DDR-2 Memory (Xilinx GTP 인터페이스와 DDR-2 메모리를 이용한 고속 데이터 처리 유닛 개발에 관한 연구)

  • Seo, In-Ho;Oh, Dae-Soo;Lee, Jong-Ju;Park, Hong-Young;Jung, Tae-Jin;Park, Jong-Oh;Bang, Hyo-Choong;Yu, Yong-Ho;Yoon, Jong-Jin;Cha, Kyung-Hwan
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.36 no.8
    • /
    • pp.816-823
    • /
    • 2008
  • This paper describes the test results of developed high speed data processing unit using Xilinx GTP(Multi-Gigabit-Transceiver) interface and DDR-2 memory. The high speed data processing unit receives input data from packet generator at 1.25Gbps and transmits stored data to the data receiving system at 700Mbps. Therefore, DDR-2 memory controller and Xilinx GTP interface are implemented by FPGA instead of CPU to process high speed data directly.

Conceptual Design of High Speed Data Processing Unit for Next Generation Satellite (차세대 인공위성용 고속데이터 처리유닛 개념설계)

  • Oh, Dae-Soo;Seo, In-Ho;Lee, Jong-Ju;Park, Hong-Young;Chung, Tae-Jin;Kim, Hyung-Myung;Park, Jong-Oh;Yoon, Jong-Jin;Cha, Kyung-Hwan
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.36 no.6
    • /
    • pp.616-620
    • /
    • 2008
  • High reliability is the important parameter on designing satellite system and it is also important to design hish speed data processing unit. To make high speed satellite processing unit, it is needed to utilize space processor, high speed data interface technology, mass memory control technology and data protection technology under space radiation environment.

Development of the hi-speed composite cohesive device for reduction of particulate pollutants in storm water runoff (초기강우 유출수의 입자성 오염물질 처리를 위한 고속복합응집장치 개발)

  • Choi, Sunhwa;Lee, Jinkyung;Lee, Seungheon;Kim, Heungseop
    • Proceedings of the Korea Water Resources Association Conference
    • /
    • 2017.05a
    • /
    • pp.197-197
    • /
    • 2017
  • 본 연구에서는 입자성 오염물질을 다량 함유하고 있는 초기강우 유출수를 처리하기 위한 수처리 시설로 고속복합응집장치를 개발하였다. 고속응집복합장치의 요소기술은 마이크로 버블, 급속교반장치(인라인믹서), 전기촉매를 이용한 부상촉진장치, 볼텍스 흐름 등으로 구성되며, 기술 원리는 응집제에 의해 오염물질을 응결, 응집, 부상시켜 스컴을 제거하는 일반 응집 원리와 유사하다. 본 기술의 특징은 교반, 혼화조, 응집제를 1개의 조에 컴팩트하게 구성하여 체류시간을 10분 이내로 단축하였고, 볼텍스(voltex) 흐름을 이용한 선회류와 루버홀 형태의 스크린을 적용하여 응집효과를 극대화하였으며, 플럭에 의한 막힘이 없이 스크리닝이 이루어질 수 있도록 하였다. 또한, 부상촉진장치(전기유도)를 이용해 응집 플럭의 부상효과를 상승시켰고, 감속기와 일체화된 내통스크린이 선회류와 반대 방향으로 회전하면서 볼텍스 흐름의 가속효과에 의한 스크린 폐색 방지 및 응집부상 효율을 향상시킬 수 있도록 설계하였다. 부상슬러지는 별도의 플럭 제거 설비 없이 스크린 내통 회전에 이용되는 감속기에 부착된 스컴 제거기에 의해 동시 제거가 가능하며, 응집부상 처리수는 장치 가장 바깥 외곽에 충진된 필터층에서 최종 여과되어 방류되도록 구성함으로서 모든 처리공정이 단일 장치 내에서 이루어지도록 구성하였다. 본 고속복합응집장치는 전체 규격 ¢ $1000{\times}2,000mmH$의 시제품이 제작되어 현재 시흥소재 매화저수지에서 성능평가를 실시하고 있다.

  • PDF

High Speed Implementation of HomePNA 2.0 Frame Processor (HomePNA 2.0 프레임 프로세서의 고속 구현 기법)

  • 강민수;이원철;신요안
    • Proceedings of the IEEK Conference
    • /
    • 2003.07a
    • /
    • pp.533-536
    • /
    • 2003
  • 본 논문에서는 전화선을 이용한 고속 홈네트워크인 HomePNA 2.0 시스템에서 HomePNA 2.0 (H2) 프레임을 만들기 위한 프레임 프로세싱 중, 다항식 나누기 연산을 통한 CRC (Cyclic Redundancy Check) 16비트 생성, HCS (Header Check Sequence) 8비트 생성 및 혼화(Scrambling) 처리에 있어서 입력 8 비트를 동시에 병렬 처리함으로써 기존의 1 비트 입력을 LFSR (Linear Feedback Shift Register)를 사용한 다항식 나누기 연산을 수행했을 때보다 빠른 속도로 H2 프레임을 구현하고자 하는 고속 처리 기법을 제시하고 이의 성능을 검증하였다.

  • PDF