• 제목/요약/키워드: 결함 트리거

검색결과 73건 처리시간 0.026초

실시간 3D 브라우징 시스템을 위한 램 디스크 기반의 다시점 영상 합성 기법의 설계 및 구현 (Design and Implementation of Multiple View Image Synthesis Scheme based on RAM Disk for Real-Time 3D Browsing System)

  • 심춘보;임은천
    • 한국콘텐츠학회논문지
    • /
    • 제9권5호
    • /
    • pp.13-23
    • /
    • 2009
  • 다시점 영상 처리 기술은 다시점 디스플레이 장치와 압축된 데이터 복원 장치를 통해 장치 사용자의 시각에 3차원의 입체 영상을 제공하는데 목적이 있다. 본 논문은 4시점의 병렬 카메라를 통해 실시간으로 입력되는 스테레오 이미지들에 대해서 효율적인 영상 합성을 통해 3차원 입체 영상을 브라우징할 수 있는 램 디스크 기반의 다시점 영상 합성 기법을 제안한다. 제안하는 기법은 입력 영상들을 이진화 영상으로 변환한 후, Sobel 및 Prewitt 에지 발견 알고리즘을 적용시키고 이를 토대로 4개 영상들의 시차를 구한다. 아울러 기존의 알고리즘에서 모호하게 언급되었던 동기화 문제를 해결하기 위해 하드웨어 트리거와 소프트웨어 트리거를 위한 시간 간격을 적용한다. 제안하는 기법을 분산 환경에서도 적용할 수 있도록 영상의 스냅샷에 대한 유일한 식별자를 이용한다. 성능 분석 결과, 전체 영상(왼쪽, 오른쪽) 및 시차정보를 모두 전송하여 고정밀의 3차원 입체 영상을 출력하는 데 소요되는 전체 시간은 각 이진 배열 당 약 0.67초로 실시간으로 적용하는 데 적합하다고 볼 수 있다.

CMOS공정 기반의 고속-저 전압 BiCMOS LVDS 구동기 설계 (The Design of CMOS-based High Speed-Low Power BiCMOS LVDS Transmitter)

  • 구용서;이재현
    • 전기전자학회논문지
    • /
    • 제11권1호통권20호
    • /
    • pp.69-76
    • /
    • 2007
  • 본 논문에서는 CMOS 공정기반의 BiCMOS LVDS 구동기를 설계하여 고속 I/O 인터페이스에 적용하고자 한다. 칩 면적을 줄이고 LVDS 구동기의 감내성을 향상시키기 위해 lateral 바이폴라 트랜지스터를 설계하여 LVDS 구동기의 바이폴라 스위칭으로 대체하였다. 설계된 바이폴라 트랜지스터는 20가량의 전류이득을 지니며, 설계된 LVDS 드라이버 셀 면적은 $0.01mm^2$로 설계되었다. 설계된 LVDS 드라이버는 1.8V의 전원 전압에서 최대 2.8Gb/s의 데이터 전송속도를 가진다. 추가적으로 ESD 현상을 보호하기 위해 새로운 구조의 ESD 보호 소자를 설계하였다. 이는 SCR구조에서 PMOS, NMOS의 턴-온 특성을 이용 낮은 트리거링 전압과 래치 업 현상을 최소화 시킬 수 있다. 시뮬레이션 결과 2.2V의 트리거링 전압과 1.1V의 홀딩 전압을 확인할 수 있었다.

  • PDF

Latch-up을 방지한 고속 입출력 인터페이스용 새로운 구조의 NPLVTSCR ESD 보호회로 (The novel NPLVTSCR ESD ProtectionCircuit without Latch-up Phenomenon for High-Speed I/O Interface)

  • 구용서
    • 전기전자학회논문지
    • /
    • 제11권1호통권20호
    • /
    • pp.54-60
    • /
    • 2007
  • 본 연구에서는 고속 I/0 인터페이스용 ESD(Electro-Static Discharge)보호소자로서 SCR(Silicon Controlled Rectifier)구조에 기반한 새로운 구조의 ESD보호소자인 N/P-type Low Voltage Triggered Silicon-Controlled Rectifier(NPLVTSCR)을 제안하였다. 제안된 NPLVTSCR은 기존 SCR이 갖는 높은 트리거 전압($\sim$20V)을 낮추고 ($\sim$5V) 또한 정상상태에서의 보호소자의 래치업 현상을 줄일 수 있다. 본 연구에서 제안된 NPLVTSCR의 전기적 특성 및 ESB감내특성을 확인하기 위하여 TCAD툴을 이용하여 시뮬레이션을 수행하였으며, 또한 TSMC 90nm공정에서 테스트 패턴을 제작하여 측정을 수행하였다. 시뮬레이션 및 측정 결과를 통해, NPLVTSCR은 PMOS 게이트 길이에 따라 3.2V $\sim$ 7.5V의 트리거링 전압과 2.3V $\sim$ 3.2V의 홀딩전압을 갖으며, 약 2kV의 HBM ESD 감내특성을 갖는 것을 확인 할 수 있었다.

  • PDF

파워 클램프용 래치-업 면역 특성을 갖는 SCR 기반 ESD 보호회로 (The SCR-based ESD Protection Circuit with High Latch-up Immunity for Power Clamp)

  • 최용남;한정우;남종호;곽재창;구용서
    • 전기전자학회논문지
    • /
    • 제18권1호
    • /
    • pp.25-30
    • /
    • 2014
  • 본 논문에서는 파워 클램프에 적용하기 위한 SCR 기반의 ESD 보호회로를 제안하였다. 기존 SCR 구조의 낮은 홀딩 전압에 의한 래치-업 문제를 개선하기 위해 n+ 플로팅 영역을 삽입하고 추가적인 n-웰과 p-웰까지 확장된 p+ 캐소드 영역을 통해 높은 홀딩 전압을 가질 수 있도록 고안되었다. 제안된 ESD 보호회로는 높은 홀딩 전압을 통해 정상 동작 상태에서의 래치-업 면역 특성을 확보하였으며, 우수한 ESD 보호 능력을 가진다. 제안된 ESD 보호회로는 Synopsys사의 TCAD 시뮬레이션을 통해 전기적 특성을 검증하였다. 시뮬레이션 결과, 트리거 전압은 약 27.3 V에서 최대 32.71 V 사이에서 변화하는 반면, 홀딩 전압은 4.61 V에서 최대 8.75 V까지 상승하는 것을 확인하였다. 따라서 제안된 ESD 보호회로는 트리거 전압은 기존 SCR과 비슷한 수준을 유지하면서 높은 홀딩 전압을 갖는다.

정역전이 가능한 SCR 서보증폭기에 관한 연구 (A Study on the Reversible SCR Servo Amplifier)

  • 안병원;박상길
    • 수산해양기술연구
    • /
    • 제31권2호
    • /
    • pp.190-198
    • /
    • 1995
  • 전원을 단락시킴이 없는 SCR이중 브리지 트리거 방식을 고안하여, 정역전이 가능한 SCR 서보증폭기로 구성하여 본 결과 다음과 같은 결론을 내릴 수 있었다. I. 출력전압의 부호를 변경시킬 때 현재의 전언부호가 반전될 때까지 도통 상태를 유지시키다가, 전원부호가 반전된 이후 적절한 SCR을 도통 시킴으로서 크리거 실패가 없게 되어, 전원을 단락시키지 않게 되고 SCR의 소손을 막을 수 있었다. II. -에서 약 30Hz 부근까지는 60Hz의 전원으로서 원하는 출력을 표현할 수 있었는데, 이는 대형 직류 전동기의 동특성을 충분히 확보할 수 있는 값이다. III. 유도성 부하의 경우라도 이미 도통된 SCR을 통하여 유동성부하L에 저장될 수 있는 에너지의 총량은 전원의 반주기 시간과 전원이 파고치값 한계내이므로, 다음 반주기동안 부호만 반전된 전원 전압과 동일한 반주기의 시간이 존재하므로, 에너지 보존의 법칙에 의해 반드시 다음 반주기 안에 현재도통된 SCR은 소호되게 되므로 트리거실패는 존재하지 않는다.

  • PDF

저전력 USN/WBAN 센서노드 시스템용 Wake-up 회로 설계 (Wake-up Schematic Design For Ultra Low Power USN/WBAN Sensor Node System)

  • 황지훈;노형환;김형석;박준석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2009년도 제40회 하계학술대회
    • /
    • pp.1568_1569
    • /
    • 2009
  • RFID 수동 태그의 동작 원리를 이용하여 USN/WBAN 센서 노드 시스템에 적용 가능한 웨이크 업 회로를 설계하였다. 웨이크 업회로 구성은 크게 전압 체배기, 복조기, 상태기계로 구성되었다. 상태 기계에 동작 가능한 전압을 공급하기 위해 전압 체배기는 문턱 전압 제거 방식을 적용한 구조를 사용하였고, 복조기 회로로는 AM 복조기로 구조가 간단한 포락선 검파기 방식을 사용하였다. 전압 체배기에 높은 전압이 인가될 경우 회로가 파괴되는 것을 막기 위해 제한 회로를 구성하여 최대 전압을 2.1V로 제한하였다. 또한 복조기에서는 안정적인 데이터 복조를 위해 비교기의 기준전압을 입력신호의 평균값을 사용한 슈미트 트리거 비교기를 사용하여 안정적으로 데이터를 추출하였다. 삼성 0.18um CMOS 공정을 이용하여 설계하였고, 측정 결과 전압 체배기의 체배 전압은 2.07~1.76V까지 체배 되는 것을 확인하였고, 복조기의 데이터 복조 역시 약 4M의 거리까지 데이터를 복조함을 확인하였다.

  • PDF

전류-제어 슈미트 트리거를 이용한 전류-제어 톱니파 발생기 (Current-controllable saw-tooth waveform generators using current-tunable Schmitt trigger)

  • 정원섭;이명호
    • 대한전자공학회논문지SD
    • /
    • 제44권7호통권361호
    • /
    • pp.31-36
    • /
    • 2007
  • 주파수를 직류 바이어스 전류로 제어할 수 있는 톱니파 발생기를 제안하였다. 제안된 발생기는 연산 트랜스컨덕턴스 증폭기 (OTA)를 스위치 소자로 이용하고 있으며, 회로 구성이 간단하면서도 넓은 주파수 스윙 능력을 갖는 특징을 가지고 있다. 발생기 회로를 상용화된 개별 소자들로 구성하여 실험한 결과, 발생기 회로의 전류-대-주파수 전달 특성의 선형성이 우수하고 비교적 낮은 온도 감도를 보인다는 것을 알았다.

UbiCore : XML 기반 RFID 미들웨어 시스템 (UbiCore : An Effective XML-based RFID Middleware System)

  • 이훈순;최현화;김병섭;이명철;박재홍;이미영;김명준;진성일
    • 한국정보과학회논문지:데이타베이스
    • /
    • 제33권6호
    • /
    • pp.578-589
    • /
    • 2006
  • 유비쿼터스 컴퓨팅의 핵심 기술로 주목 받고 있는 RFID (Radio Frequency Identification) 기술의 발달로 인해 이를 이용하여 사람들에게 편의를 제공하는 응용들이 점점 늘어나고 있다. 이러한 응용들을 쉽게 개발하기 위해서는 다양한 센서를 관리하며, 센서를 통해 수집된 태그 데이타 스트림으로부터 의미있는 데이타를 추출하여 응용에 전달해주는 미들웨어 시스템이 필요하다. 본 논문에서는 UbiCore (Ubiquitous Core)라 불리는 in 기반 RFID 미들웨어 시스템을 제안한다. UbiCore는 다음과 같은 특징을 가진다. 첫째, XQueryStream이라는 XQuery에 기반한 연속 질의 언어를 제공한다. 둘째, 프리 필터링과 중간 결과 재사용을 통해 스트림 데이타에 대한 질의 처리 속도를 향상 시킨다. 셋째, 연속적으로 생성되어 들어오는 실시간 데이타뿐 아니라 트리거에 기반하여 저장된 이력 데이타에 대한 질의를 지원한다. 넷째, 컨텍스트와 서비스의 연계 정보를 표현하기 위한 마크업 언어인 CSML(Context-driven Service Markup Language)을 제공한다.

높은 홀딩전압을 갖는 사이리스터 기반 새로운 구조의 ESD 보호소자 (The novel SCR-based ESD Protection Device with High Holding Voltage)

  • 원종일;구용서
    • 전기전자학회논문지
    • /
    • 제13권1호
    • /
    • pp.87-93
    • /
    • 2009
  • 본 논문에서는 높은 홀딩 전압을 갖는 사이리스터(SCR; Silicon Controlled Rectifier)구조에 기반 한 새로운 구조의 ESD(Electro-Static Discharge) 보호 소자를 제안하였다. 홀딩전압은 애노드단을 감싸고 있는 n-well에 p+ 캐소드를 확장시키고, 캐소드단을 n-well로 추가함으로써 홀딩전압을 증가시킬 수 있다. 제안된 소자는 높은 홀딩전압 특성으로 높은 래치업 면역성을 갖는다. 본 연구에서 제안된 소자의 전기적 특성, 온도특성, ESD 감내특성을 확인하기 위하여 TCAD 시뮬레이션 툴을 이용하여 시뮬레이션을 수행하였다. 시뮬레이션 결과 제안된 소자는 10.5V의 트리거 전압과 3.6V의 홀딩전압을 갖는다. 그리고 추가적인 n-well과 확장된 p+의 사이즈 변화로 4V이상의 홀딩전압을 갖는 것을 확인하였다.

  • PDF

소규모 탐사단면에 대한 탄성파 토모그래피의 현장 적용 한계성 연구 (A Study on the Limitations in the Field Application of Seismic Mini-tomography)

  • 김중열;김유성;현혜자;김기석
    • 지질공학
    • /
    • 제6권1호
    • /
    • pp.15-22
    • /
    • 1996
  • 국내 현장탐사에서 관찰되는 탄성파의 주파수 내용은 대부분의 경우 4kHz(파장 약 1m 내외)을 넘지 않고 있다.이러한 한정된 주파수 내용은 탄성파를 이용한 토모그래픽 응용 측면에서 우선 탐사단면에 대한 규모가 제한될 뿐만 아니라 토모그램(주시역해결과)분해성능에서도 근원적인 제약을 수반하게 하는 것이다. 따라거 본 논문은 현장실험을 통하여 이와 같은 소규모 단면 측정에서 대두되는 제반 문제점(예 : 트리거 주시지연 현상,수진기의 수의 극대화,샘플링의 고분해화(1/32ms 이내),발생원 구사의 일관성, 타당한 격자 크기 선정)을 구체화하고 있으며 동시에 그에 따른 현장응용 실례를 보여주고 있다.국내 현장실험은 콘크리트 구조물 철로교각을 대상으로 수행도었으며 그 결과는 독일 성당 종각 석조 기초구조물을 대상으로 얻게된 탐사결과와 상호비교하였다.

  • PDF