• 제목/요약/키워드: 격비(格非)

검색결과 3건 처리시간 0.016초

미생물 배양액으로부터 항암제의 예비선별을 위한 cccDNA Breakage 활성검정과 Assay Sulforhodamine B 활성검정의 이용 (Use of cccDNA Breakage Assay and Sulforhodamine B Assay for the Prescreening of Antitumor Agents from Microbial Sources)

  • 이상한;이동선;김종국;홍순덕
    • 생명과학회지
    • /
    • 제8권1호
    • /
    • pp.67-71
    • /
    • 1998
  • 다량의 시료를 빠르게, 적은 격비로, 간다히 검색할수 있는 예비선별법을 찾던중, ccDNA와 sulforhodamine B를 각각 사용한 미생물배양액내의 신규항암후보물질의 탐색을 시도하였다. cccDNA법으로는 3.3%가 positive 반응을 나태내었으며, SRB assat에서는 A549와 SK-OV-3에 활성을 나타내는 4개의 발효여액을 확인한수 있었다.

  • PDF

'대동(大同)'과 '도화원(桃花源)'이후 유토피아는 어떻게 재현되는가 - 격비(格非)의 「인면도화(人面桃花)」에 대한 일고(一考) (A Study on Chinese Utopia Literature - TaohuaYuanji & Renmiantaohua)

  • 김경석
    • 비교문화연구
    • /
    • 제42권
    • /
    • pp.7-22
    • /
    • 2016
  • 공자의 대동(大同)과 도연명(陶淵明)의 도화원(桃花源) 이후 중국의 유토피아 상상은 오늘날까지 지속되어 왔다. 이러한 유토피아 상상은 다양한 문학텍스트로 형상화되어 왔으며 이 작품들은 유토피아 상상을 구현하고자 하는 인간의 욕망과 좌절을 묘사하고 있다. 일반적으로 '도화원(桃花源)'은 동아시아적 유토피아의 표상으로 인식되고 있다. 도화원(桃花源)은 노자의 소국과민을 바탕으로 하는 무정부주의 성격이 강한 유토피아이다. 도화원(桃花源)은 통치계급이 존재하지 않는 세상이다. 그러나 공자가 이상향으로 생각했던 대동(大同)세상은 덕치(德治)를 전제로 상상 가능한 세상이다. 청말(淸末)에 이르러 강유위(康有爲)는 "대동(大同)서"를 저술하고 이 가운데 제도를 통해 현실화된 유토피아를 제시하고 있다. 그리고 문학텍스트로 정전화 되었던 유토피아는 신해혁명 이후 오늘날 중화인민공화국에 이르기까지 문학 속의 '상상'을 일상의 '현실'로 구현하고자하는 실험이 계속되었다. 거페이의 "인면도화(人面桃花)"는 바로 그 실험의 지점에 대한 성찰적 보고서의 성격을 띠고 있는 것이다. 거페이의 "인면도화(人面桃花)"는 이러한 유토피아적 상상의 구현과정과 좌절을 묘사한 뛰어난 작품이라고 평가받고 있다. 또한 선봉파 작가로서 거페이는 "인면도화(人面桃花)"를 통해서 유토피아적 상상의 욕망과 좌절을 시지프스의 신화와 같음을 이야기하고 있으며 그 자체로서 유토피아는 끊임없는 생명력을 지니고 있음을 이야기하고 있는 것이다. 본 논문에서는 고대 중국 이후 지속되어온 유토피아적 상상을 현실에서 구현하고자 했던 흔적들을 문학텍스트 가운데서 탐색하고자 한다. 공자의 대동(大同)과 도연명(陶淵明)의 도화원(桃花源) 이후 21세기에 이르러 거페이는 작품가운데서 다양한 인물형상을 통해 전통적 유토피아를 실현시키고자 하는 욕망과 좌절의 과정을 묘사하였다. 작가는 그 좌절과 욕망의 과정이 바로 인간의 유토피아 상상의 생명력임을 이야기하고 있는 것이다.

파이프라이닝을 이용한 AES 암호화 알고리즘의 FPGA 구현 (FPGA Implementation of the AES Cipher Algorithm by using Pipelining)

  • 김방현;김태규;김종현
    • 한국정보과학회논문지:컴퓨팅의 실제 및 레터
    • /
    • 제8권6호
    • /
    • pp.717-726
    • /
    • 2002
  • 본 연구에서는 최근 미국표준기술연구소(NIST)에 의해 암호화 표준 알고리즘으로 채택된 AES 알고리즘을 Altera FLEX10KE 계열의 하드웨어로 구현하는 여러 가지 방법들에 대하여 VHDL 설계를 이용하여 전반적으로 분석하였다. 구현 방법들로는 기본 구조, 루프 언롤링, 라운드 내부 파이프라이닝, 라운드 외부 파이프라이닝, 그리고 5-box의 자원 공유 등을 사용하였다. 이 연구에서 VHDL 설계 및 시뮬레이견은 Altera 사의 Maxplus2 9.64를 이용하였으며, FPGA는 Altera 사의 FLEX10KE 계열을 사용하였다. 결과에 따르면, 4-단계 라운드 내부 파이프라이닝 구현 방법이 성능대가격비 면에서 가장 우수한 것으로 나타난 반면에, 루프 언롤링 방법이 가장 뒤떨어지는 것으로 나타났다.