• 제목/요약/키워드: 가산성

검색결과 222건 처리시간 0.028초

WAVE 시스템에서 심볼 시간추적 알고리듬 (Symbol Time Tracking Algorithm for WAVE Systems)

  • 홍대기
    • 한국정보통신학회논문지
    • /
    • 제13권2호
    • /
    • pp.397-406
    • /
    • 2009
  • 차량 간 무선 통신을 목적으로 만들어진 직교 주파수 분할 다중화 (OFDM: Orthogonal Frequency Division Multiplexing)기반 WAVE(Wireless Access for Vehicular Environment) 시스템의 물리층 표준은 기존에 표준화된 IEEE802.11a 무선랜(WLAN: Wireless Local Area Network)의 표준을 따르는 것으로 되어 있다. 따라서 WAVE는 초기 동기 이후 차량 간 다중 경로 페이딩(Multipath Fading) 채널의 영향으로 인하여 심볼 타이밍에 있어서 연속적인 시간 지연이 발생함에 따라 시스템의 수신 성능이 저하되게 된다. 본 논문은 추가적인 심볼 시간 지연을 보상해 주기 위한 심볼 시간 추적(Tracking) 알고리듬을 제안하고 있다. 본 논문에서는 제안된 알고리듬을 최대 지연 시간 (Maximum Timing Delay)이 적용된 최악의 통신환경에 적용하여 모의실험을 수행하였다. 실험결과에 의하면 제안된 알고리듬은 가산성 백색 가우스 잡음 (AWGN: Additive White Gaussian Noise) 채 널 및 페이딩 채널 환경에서 시스템의 수신 성능을 향상시킬 수 있음을 확인할 수 있다.

강건 QCA 설계 지침을 이용한 고속 가산기 설계 (Design of a Fast Adder Using Robust QCA Design Guide)

  • 이은철;김교선
    • 대한전자공학회논문지SD
    • /
    • 제43권4호
    • /
    • pp.56-65
    • /
    • 2006
  • Quantum-dot Cellular Automata (QCA)는 분자 혹은 원자 수준의 작은 크기의 소자이며 극도로 낮은 소모 전력 특성을 가지기 때문에 디지털 논리 구현에 있어 차세대 기술로 많은 주목을 받고 있다. 현재까지 다양한 QCA 설계가 발표되었지만 대부분 시뮬레이션에 의해 동작하지 않음이 확인되었으며 설계를 위한 일반적인 규범이나 지침도 제시되지 알았다. 동작하는 기본적인 구조를 간단히 확장하는 경우에도 시뮬레이션이 실패하였으며 대규모 회로 설계에는 엄청난 시간 소요가 예상되었다. 본 논문에서는 게이트 입력 경로의 불균형 및 배선구조의 숨은 잡음 경로등 기본적인 QCA 구조에서 나타난 치명적인 취약성에 대해 설명하고 이를 해결하기 위한 강건한 QCA 설계를 위해 규범 및 지침을 제시한다. 또한, 이 강건 설계 기법에 따라 설계되고 시뮬레이션에 의해 그 동작이 검증된 고속 가산기를 제시한다.

OFDM 시스템의 비선형 왜곡 분석 (Analysis of nonlinear distortions in OFDM systems)

  • 전원기;조용수
    • 한국통신학회논문지
    • /
    • 제23권4호
    • /
    • pp.976-987
    • /
    • 1998
  • 본 논문에서는 고출력 증폭기(HPA: high-power amplifier)를 사용하는 OFDM(orthogonal frequency division multiplexing) 시스템에서의 비선형 왜곡이 수신단에 미치는 영향에 대해서 분석한다. 메모리 없는 Volterra 시스템으로 모델링 되는 고출력 증폭기는 OFDM 신호를 비선형적으로 왜곡시키므로 각 부채널에서의 OFDM 심볼은 1차의 곱셈 왜곡과 고차의 가산성 비선형 왜곡을 포함하게 된다. 이 비선형 왜곡항은 현재의 부채널에 영향을 미치는 모든 다른 부채널들의 harmonic왜곡과 intermodulation 왜곡으로 구성되어 있기 때문에 이는 비선형 인접 부채널간 간섭(NICI:nonlinear interchannel interference)으로 볼 수 있다. 본 논문에서는 이러한 NICI의 분산을 고출력 증폭기의 Volterra 모델과 입력 신호의 평균 전력을 통해 해석적으로 구하고 이를 이용하여 OFDM 시스템의 비트 오류율 성능을 계산한다. 또한 고출력 증폭기를 갖는 OFDM 시스템의 위상 왜곡을 수신단에서 보상하기 위한 간단한 방법을 제시하고 이 경우의 비트 오류율을 계산한다. 제안된 분석 방법이 타당함을 16-QAM 방식을 사용하는 OFDM 시스템에 대해 컴퓨터 모의 실험을 수행함으로써 입증한다.

  • PDF

WMAN 시스템의 이중 이진 구조 터보부호 인터리버 최적화 설계 및 성능 분석 (Optimum Interleaver Design and Performance Analysis of Double-Binary Turbo Code for Wireless Metropolitan Area Networks)

  • 박성준
    • 한국시뮬레이션학회논문지
    • /
    • 제17권1호
    • /
    • pp.17-22
    • /
    • 2008
  • 이중 이진 구조의 터보부호는 우수한 성능을 기반으로 무선 도심영역네트워크(wireless metropolitan area networks, WMAN)를 포함한 각종 차세대 통신 시스템의 표준으로 채택되고 있다. 이러한 이중 이진 구조 터보부호를 구성하는 요소 중의 하나가 인터리버인데 802.16 d/e 시스템의 경우 유사정형순환(almost regular permuation, ARP) 인터리버를 사용하고 있으나 파라미터들이 최적화 되어 있지 않다. 이에 본 논문에서는 인터리빙 파라미터 최적화를 위해 인터리빙 전, 후의 공간적 거리, 스프레드, 부호어 간의 최소 거리를 고려한 세 가지 최적화 방안을 제시하고 각각의 경우에 있어서 최적의 파라미터들을 찾는다. 성능 평가를 위해 가산성 백색가우시안 잡음 환경에서 시뮬레이션을 수행하였으며 기존 파라미터에 의한 성능과 제안 방법들에 의해 최적화된 파라미터들을 적용한 성능들을 비교, 분석하였다. 제안 파라미터를 적용할 경우 블록 크기에 따라 최대 1.0 dB의 전력 이득을 얻을 수 있음을 검증하였으며, 이러한 이득은 단순한 파라미터 변경 만으로 이루어지므로 기존 시스템의 복잡도를 전혀 증가시키지 않는다.

  • PDF

다중접속간섭 제거를 위한 혼합형 간섭제거기에 관한 연구 (a Study on the Hybrid Interference Canceller for MAI Cancellation)

  • 김재홍;박용완
    • 대한전자공학회논문지TC
    • /
    • 제37권4호
    • /
    • pp.9-16
    • /
    • 2000
  • 이 논문에서는 코드분할다중접속 시스템에서 다중접속간섭을 제거하는 방법 중 하나인 병렬형 간섭 제거기에(PIC) 초기단 성능 개선을 위해 전단에 순차적 간섭 제거기를(SIC) 사용한 혼합형 간섭 제거기의 구조를 제안하고, 병렬형 간섭 제거기와 순차적 간섭 제거기 그리고 비슷한 구조의 혼합형 간섭 제거기와의 성능을 비교 분석한 것이다. 성능 비교를 위해 채널 환경은 Rayleigh-fading (Jake's model)과 가산성 백색정규잡음환경에서 모의 실험을 하였고, 시스템의 복잡도, 지연시간 그리고 오류율에 대해 비교하였다. 모의 실험을 통하여 제안된 혼합형 간섭 제거기가 순차적 간섭제거기의 오류율에 근접하면서 지연시간을 절반정도 줄였고, 제안한 혼합형 간섭제거기 후단의 병렬형 간섭제거기를 1단을 사용함으로서 복잡도면에서 1단을 사용한 일반 병렬형 간섭제거기에 비해 1/4정도 줄였다.

  • PDF

전류모드 CMOS 4치 논리회로를 이용한 고성능 곱셈기 설계 (Design of a High Performance Multiplier Using Current-Mode CMOS Quaternary Logic Circuits)

  • 김종수;김정범
    • 전기전자학회논문지
    • /
    • 제9권1호
    • /
    • pp.1-6
    • /
    • 2005
  • 본 논문에서는 CMOS 다치 논리회로를 이용한 고성능 곱셈기를 제안하였다. 이 곱셈기는 Modified Baugh-Wooley 곱셈 알고리즘과 전류모드 4치 논리회로를 적용하여 트랜지스터의 수를 감소시키고 이에 따른 상호연결 복잡도를 감소시켜 곱셈기 성능을 향상시켰다. 제안한 회로는 전압모드 2진 논리신호를 전류모드 4치 논리신호로 확장하는 동시에 부분 곱을 생성하고 4치 논리 가산기를 통해 가산을 수행 후 전류모드 4치-2진 논리 변환 디코더를 이용하여 출력을 생성한다. 이와 같이 곱셈기의 내부는 전류모드 4치 논리로 구성하였으며 입출력단은 전압모드 2진 논리회로의 입,출력을 사용함으로써 기존의 시스템과 완벽한 호환성을 갖도록 설계하였다. 이 곱셈기는 6.1mW의 소비전력과 4.5ns의 전달지연을 보였으며, 트랜지스터 수는 두 개의 비교 대상 회로에 비해 60%, 43% 노드 수는 46%, 35% 감소하였다. 설계한 회로는 3.3V의 공급전원과 단위전류 5uA를 사용하여, 0.35um 표준 CMOS 공정을 이용하여 구현하였으며, HSPICE를 사용하여 그 타당성을 입증하였다.

  • PDF

3차원 신호 전송을 위한 체계적인 역사상 알고리즘 (A Systematic Demapping Algorithm for Three-Dimensional Signal Transmission)

  • 강석근
    • 한국정보통신학회논문지
    • /
    • 제18권8호
    • /
    • pp.1833-1839
    • /
    • 2014
  • 본 논문에서는 3차원 격자형 신호성상도를 위한 체계적인 역사상 알고리즘을 제시한다. 제안된 알고리즘은 8분 공간 결정, 원점과의 거리 계산, 심볼 좌표 결정 등의 세부 기능으로 구성된다. 이는 세부 기능의 조정에 따라 체계적인 확장이 가능하므로 더 큰 격자형 신호성상도에도 적용이 가능하다. 제시된 알고리즘의 검증을 위하여 3차원 신호전송시스템을 구현하여 모의실험을 수행하였다. 여기서는 field programmable gate array를 이용한 하드웨어 기반 시스템과 $Matlab^{(R)}$을 이용한 소프트웨어 기반 시스템을 구현하여 시스템의 동작과 성능을 비교하였다. 그 결과, 가산성 백색 가우시안 잡음 환경에서 두 시스템은 거의 동일한 오류성능을 가지는 것으로 나타났다. 또한 하드웨어 기반 시스템은 정보원 이진 데이터열의 3차원 신호로의 변환과 이로부터 원래의 이진열을 완벽하게 복원함을 확인하였다. 이로부터 제안된 알고리즘과 구현된 3차원 전송시스템은 정확하게 동작하는 것으로 판단된다.

이변량 조건부자기회귀모형을이용한강력범죄자료분석 (Analysis of Violent Crime Count Data Based on Bivariate Conditional Auto-Regressive Model)

  • 최정순;박만식;원유복;김학열;허태영
    • Communications for Statistical Applications and Methods
    • /
    • 제17권3호
    • /
    • pp.413-421
    • /
    • 2010
  • 본 연구에서는 5대 범죄중 사람의 생명과 신체에 심각한 위해를 가하는 강력범죄인 살인과 강도 범죄의 이변량 가산자료에 대해 이변량조건부자기회귀모형을 사용하여 공간상관성을 반영한 강력범죄모형을 제안하였다. 범죄자료와 같은 가산자료에 대한 과대산포 검정을 위해 우도비 검정 실시하였으며, 그 결과 과대산포가 유의하지 않음에 따라 공간포아송모형을 이용하였다. 실증예제로 2007년 서울시에서 제공하는 25개 자치구별 강력범죄자료를 지리정보시스템을 이용하여 강력범죄 발생실태를 시각화하였으며 강력범죄에 영향을 주는 다양한 요인들에 대하여 분석을 실시하였다.

무선 이동 통신을 위한 잡음 예측 결정 궤환 등화기 (Noise-Predictive Decision-Feedback Equalizer for Wireless Mobile Communications)

  • 홍대기;김선희;김용성;조진웅;강성진
    • 한국정보통신학회논문지
    • /
    • 제12권1호
    • /
    • pp.164-171
    • /
    • 2008
  • 디지털 통신에서는 전송 채널의 왜곡을 보상해 주는 적응 등화기가 필수적이다. 이러한 적응 등화기는 요구되는 비트 오율 (BER: Bit Error Rate)을 얻기 위해서 이동통신 시스템의 특성에 적합하고 최적의 성능을 가지는 적응 알고리즘이 필요하게 된다. 본 논문에서는 무선 이동 채널에서 성능이 우수한 잡음 예측 결정 궤환 등화기 (NPDFE: Noise-Predictive Decision Feedback Equalizer)를 제안한다. 제안된 NPDFE는 직교 위상 변조 (QPSK; Quadrature Phase Shift Keying) 방식을 사용하는 시스템에 대해 가산성 백색 가우스 잡음 (AWGN: Additive White Gaussian Noise)이 발생한다는 기본 가정하에 라이시안 페이딩, 유럽 표준 (ETSI: European Telecommunications Standards Institute) 페이딩, 그리고 레일리 페이딩 채널에서의 성능을 분석한다. 시뮬레이션에서 사용되는 등화기 구조는 선형 등화기(LE: Linear Equalizer), 결정 궤환 등화기 (DFE: Decision Feedback Equalizer), 그리고 제안된 NPDFE이다. 각 등화 알고리즘을 사용하는 QPSK 변조 방식의 성능 비교는 BER을 통하여 이루어진다.

GAP와 진화 하드웨어를 이용한 State Machine설계 (Design of state machine using Evolvable Hardware and Genetic Algorithm Processor)

  • 김태훈;선흥규;박창현;이동욱;심귀보
    • 한국지능시스템학회:학술대회논문집
    • /
    • 한국퍼지및지능시스템학회 2002년도 춘계학술대회 및 임시총회
    • /
    • pp.179-182
    • /
    • 2002
  • GA(Genetic Algorithm)는 자연계 진화를 모방한 계산 알고리즘으로서 단순하고 응용이 쉽기 때문에 여러 분야에 전역적 최적해 탐색에 많이 사용되고 있다. 최근에는 하드웨어를 구성하는 방법의 하나로서 사용되어 진화하드웨어라는 분야를 탄생시켰다. 이와 함께 GA의 연산자체를 하드웨어로 구현하는 GA processor(GAP)의 필요성도 증가하고 있다. 특히 진화하드웨어를 소프트웨어상에서 진화 시키는 것이 아닌 GAP에 의해 진화 시키는 것은 독립된 구조의 진정한 EHW 설계에 필수적이 될 것이다. 본 논문에서는 GAP 설계 방법을 제안하고 이를 이용하여 진화하드웨어로 State machine을 구현하고자 한다. State machine의 경우 구조상 피드백이 필요하기 때문에 가산기나 멀티플렉서보다는 훨씬 복잡하고 설계가 까다로운 구조이다. 제안된 방법을 통하여 명시적 설계가 어려운 하드웨어 설계에 GAP를 이용한 하드웨어의 진화에 적용함으로써 그 유용성을 보인다.

  • PDF