• 제목/요약/키워드: $In_yGa_{1-y}As_{1-x}N_x$

검색결과 124건 처리시간 0.027초

선박 레이다용 60W X-band Cascade SSPA 구현 (An implementation of 60W X-band Cascade SSPA for Marine Radar System)

  • 김민수;장연길;이영철
    • 한국전자통신학회논문지
    • /
    • 제7권1호
    • /
    • pp.1-7
    • /
    • 2012
  • 본 논문에서는 펄스압축 된 X-대역 마이크로파 신호를 60와트의 출력전력과 30%이상의 전력부가효율(PAE)으로 증폭시키는 반도체증폭기(SSPA)를 구현에 대하여 논의하였다. 구현된 60W의 SSPA는 케스케이드 결합 증폭기로 설계하였고 케스케이드(cascade) 결합 증폭기는 내부정합된 GaAs FET를 3단으로 구동증폭기를 설계하였으며 주 전력증폭단은 내부정합된 GaN HEMT(High Electron Mobility Transistor)로 설계하였다. 구현된 SSPA는 주파수 범위 $9.41{\pm}0.03GHz$, 펄스 주기 1ms, 펄스폭 100us, 듀티사이클 10% 조건에서 전체 이득 37dB 이상, 48dBm(60W)의 출력전력의 성능을 나타내었어 구현된 SSPA는 펄스압축기술을 이용한 디지털 선박용 레이다에 적용할 수 있다.

Hybrid Monte Carlo 시뮬레이션에 의한 고속 InAlGaAs/InGaAs HBT의 구조 설계 (Design of high speed InAlGaAs/InGaAs HBT structure by Hybrid Monte Carlo Simulation)

  • 황성범;김용규;송정근;홍창희
    • 전자공학회논문지D
    • /
    • 제36D권3호
    • /
    • pp.66-74
    • /
    • 1999
  • HMC(Hybrid Monte Carlo)시뮬레이션을 이용하여 InAlGaAs/InGaAs HBT의 비평형 고속전송을 해석하였고, 전송시간 및 차단주파수를 향상시키기 위하여 에미터-베이터 이종접합과 콜렉터 구조를 최적 설계 하였다. 시뮬레이션 결과, 에미터 조성경사영역에서 Al 몰비를 xf=1.0에서 xf=0.5로 변화시킬 경우 베이스 전송시간이τb=0.21ps로 가장 짧았다. 콜렉터 전송시간을 단축시킬 목적으로 콜렉터와 베이스 사이에 n\sup +\형 (콜렉터-Ⅰ), I형(콜렉터-Ⅱ), p형(콜렉터-Ⅲ), 콜렉터를 삽입하여 베이스-콜렉터 공간전하영역의 전계분포를 전자의 비평형고속전송을 유지하도록 설계하였다. 콜렉터-Ⅲ 구조에서는 전자의 음이온화된 억셉터가 콜렉터의 전계를 감소시킴으로써 전자가 Γ 밸리에서 먼 거리까지 전송을 가능하게 하여 가장 짧은 콜렉터 전송시간을 나타내었다. 결론적으로 가장 짧은 전송시간 τec는 Al 몰비가 xf=0.5인 에미터 구조와 콜렉터-Ⅲ에서 0.87psec이었고, 차단주파수 ft=183GHz를 나타내었다.

  • PDF

유전체덮개 양자우물 무질서공정에서 $SiN_{x}$ 덮개층 성장시 $NH_3$ 유량비 조절을 통한 InGaAs/InGaAsP 양자우물의 밴드갭 조절

  • 최원준;이희택;우덕하;이석;김선호;조재원
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2000년도 제11회 정기총회 및 00년 동계학술발표회 논문집
    • /
    • pp.256-257
    • /
    • 2000
  • 유전체 덮개층을 이용한 impurity free vacancy disordering (IFVD) 기술에 의한 양자우물구조의 밴드갭 조절기술은 양자우물을 갖는 광소자의 제작 및 광소자들의 한판 집적에 광범위하게 적용되어 왔다$^{(1-3)}$ . IFVD 기술의 핵심은 유전체 덮개층의 종류 및 그 특성을 적절히 조절함으로써 양자우물의 밴드갭 및 굴절율을 양자우물 기판상에서 공간적으로 조절하는 기술에 있다. 이러한 목적을 위해 SiN$_{x}$ , SiO$_2$, SrF$_2$ 및 WN$_{x}$ 와 같은 많은 유전체 덮개층에 관한 실험들이 진행되었다 $^{(1-6)}$ . (중략)

  • PDF

X-대역 GaN HEMT Bare-Chip 펄스-전압 펄스-RF 수동 로드-풀 측정 (Pulsed-Bias Pulsed-RF Passive Load-Pull Measurement of an X-Band GaN HEMT Bare-chip)

  • 신석우;김형종;최길웅;최진주;임병옥;이복형
    • 한국ITS학회 논문지
    • /
    • 제10권1호
    • /
    • pp.42-48
    • /
    • 2011
  • 본 논문에서는 GaN HEMT (Gallium Nitride High Electron Mobility Transistor) bare-chip을 이용하여 X-대역에서 수동로드 풀(Passive load-pull)을 수행하였다. 열로 인한 특성 변화가 최소화 된 동작 조건을 얻기 위해 드레인 바이어스 전압과 입력 RF 신호를 펄스로 인가하였다. 전자기장 시뮬레이션과 회로 시뮬레이션을 병행하여, 와이어 본딩 효과를 고려하여 드레인 경계면에서의 정확한 임피던스 정합 회로를 구현하였다. 임피던스를 변화시키기 위해 마이크로스트립 라인 스터브의 길이가 조절 가능한 회로를 설계하였다. 펄스 로드 풀 실험 결과 8.5 GHz에서 9.2 GHz 대역에서 최대 42.46 dBm의 출력 전력을 얻었으며, 58.7%의 드레인 효율 특성을 얻었다.

Synthesis and Characterization of Gallium Nitride Powders and Nanowires Using Ga(S2CNR2)3(R = CH3, C2H5) Complexes as New Precursors

  • Jung, Woo-Sik;Ra, Choon-Sup;Min, Bong-Ki
    • Bulletin of the Korean Chemical Society
    • /
    • 제26권1호
    • /
    • pp.131-135
    • /
    • 2005
  • Gallium nitride (GaN) powders and nanowires were prepared by using tris(N,N-dimethyldithiocarbamato)gallium(III) (Ga(DmDTC)$_3$) and tris(N,N-diethyldithiocarbamato)gallium(III) (Ga(DeDTC)$_3$) as new precursors. The GaN powders were obtained by reaction of the complexes with ammonia in the temperature ranging from 500 to 1100 ${^{\circ}C}$. The process of conversion of the complexes to GaN was monitored by their weight loss, XRD, and $^{71}$Ga magic-angle spinning (MAS) NMR spectroscopy. Most likely the complexes decompose to $\gamma$ -Ga$_2$S$_3$ and then turn into GaN via amorphous gallium thionitrides (GaS$_x$N$_y$). The reactivity of Ga(DmDTC)$_3$ with ammonia was a little higher than that of Ga(DeDTC)$_3$. Room-temperature photoluminescence spectra of asprepared GaN powders exhibited the band-edge emission of GaN at 363 nm. GaN nanowires were obtained by nitridation of as-ground $\gamma$ -Ga$_2$S$_3$ powders to GaN powders, followed by sublimation without using templates or catalysts.

W/InGaN Ohmic 접촉의 전기적 구조적 특성 (Electrical and Structure Properties of W Ohmic Contacts to $\textrm{In}_{x}\textrm{Ga}_{1-x}\textrm{N}$)

  • 김한기;성태연
    • 한국재료학회지
    • /
    • 제9권10호
    • /
    • pp.1012-1017
    • /
    • 1999
  • Si 도핑된 n-$\textrm{In}_{0.17}\textrm{Ga}_{0.83}\textrm{N}$($1.63\times10^{19}\textrm{cm}^{-3}$)에 W을 이용하여 낮은 접촉저항을 갖는 Ohmic 접촉을 형성시켰다. 열처리 온도를 증가시킴에 따라 비접촉 저항이 낮아졌으며, 가장 낮은 비접촉 저항은 $950^{\circ}C$의 질소분위기 하에서 90초간 열처리 해줌으로써 $2.75\times10^{-8}\Omega\textrm{cm}^{-3}$의 낮은 비접촉 저항값을 얻었다. 열처리 온도증가에 따른 $\textrm{In}_{0.17}\textrm{Ga}_{0.83}\textrm{N}$와 W의 계면반응과 W의 표면은 XRD와 SeM을 이용하여 분석하였다. XRD 분석을 통하여 W과 $\textrm{In}_{0.17}\textrm{Ga}_{0.83}\textrm{N}$이 반응하여 계면에 $\beta$-$W_2N$ 상을 형성시킴을 확인할 수 있었다. SEM 분석결과 W 표면은 $850^{\circ}C$의 높은 열처리온도에서도 안정한 상태를 유지하였다. W과 InGaN의 Ohmic 접촉에 있어 비접촉 저항은 열처리 온도를 증가시킴에 따라 낮아지게 되는 온도 의존성을 갖는데 이에 대한 가능한 기구를 제시하였다.

  • PDF

Si(111) 위에 Ion beam 처리 후 AlN layer를 완충층으로 이용하여 성장시킨 GaN의 특성 (The characteristics of AlN buffered GaN on ion beam modified Si(111) substrates)

  • 강민구;진정근;이재석;오승석;현진;변동진
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2003년도 춘계학술발표강연 및 논문개요집
    • /
    • pp.99-99
    • /
    • 2003
  • The growth of GaN on Si is of great interest due to the several advantages : low cost, large size and high-quality wafer availability as well as its matured technology. The crystal quality of GaN is known to be much influenced by the surface pretreatment of Si substrate[1]. In this work, the properties of GaN overlayer grown on ion beam modified Si(111) have been investigated. Si(111) surface was treated RIB with 1KeV-N$_2$$\^$+/(at 1.9 ${\times}$ 10$\^$-5/) to dose ranging from 5${\times}$10$\^$15/ to 1${\times}$10$\^$17/ prior to film growth. GaN epilayers were grown at 1100$^{\circ}C$ for 1 hour after growing AlN buffer layers for 5∼30 minutes at 1100$^{\circ}C$ in Metal Organic Chemical Vapor Deposition (MOCVD). The properties of GaN epilayers were evaluated by X-Ray Diffraction(XRD), Raman spectroscopy, Photoluminescence(PL) and Hall measurement. The results showed that the ion modified treatment markedly affected to the structural, optical and electrical characteristic of GaN layers.

  • PDF

Microtube Light-Emitting Diode Arrays with Metal Cores

  • Tchoe, Youngbin;Lee, Chul-Ho;Park, Junbeom;Baek, Hyeonjun;Chung, Kunook;Jo, Janghyun;Kim, Miyoung;Yi, Gyu-Chul
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2016년도 제50회 동계 정기학술대회 초록집
    • /
    • pp.287.1-287.1
    • /
    • 2016
  • Three-dimensional (3-D) semiconductor nanoarchitectures, including nano- and micro- rods, pyramids, and disks, are emerging as one of the most promising elements for future optoelectronic devices. Since these 3-D semiconductor nanoarchitectures have many interesting unconventional properties, including the use of large light-emitting surface area and semipolar/nonpolar nano- or micro-facets, numerous studies reported on novel device applications of these 3-D nanoarchitectures. In particular, 3-D nanoarchitecture devices can have noticeably different current spreading characteristics compared with conventional thin film devices, due to their elaborate 3-D geometry. Utilizing this feature in a highly controlled manner, color-tunable light-emitting diodes (LEDs) were demonstrated by controlling the spatial distribution of current density over the multifaceted GaN LEDs. Meanwhile, for the fabrication of high brightness, single color emitting LEDs or laser diodes, uniform and high density of electrical current must be injected into the entire active layers of the nanoarchitecture devices. Here, we report on a new device structure to inject uniform and high density of electrical current through the 3-D semiconductor nanoarchitecture LEDs using metal core inside microtube LEDs. In this work, we report the fabrications and characteristics of metal-cored coaxial $GaN/In_xGa_{1-x}N$ microtube LEDs. For the fabrication of metal-cored microtube LEDs, $GaN/In_xGa_{1-x}N/ZnO$ coaxial microtube LED arrays grown on an n-GaN/c-Al2O3 substrate were lifted-off from the substrate by wet chemical etching of sacrificial ZnO microtubes and $SiO_2$ layer. The chemically lifted-off layer of LEDs were then stamped upside down on another supporting substrates. Subsequently, Ti/Au and indium tin oxide were deposited on the inner shells of microtubes, forming n-type electrodes of the metal-cored LEDs. The device characteristics were investigated measuring electroluminescence and current-voltage characteristic curves and analyzed by computational modeling of current spreading characteristics.

  • PDF

X-밴드 저잡음 증폭기용 $0.25 \mu\textrm{m}$ T-형 게이트 P-HEMT 제작 (Fabrication of $0.25 \mu\textrm{m}$ P-HEMT for X-band Low Noise Amplifier)

  • 이강승;정윤하
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(2)
    • /
    • pp.17-20
    • /
    • 2000
  • We have enhanced the yield of 0.25 ${\mu}{\textrm}{m}$ T-gate $Al_{0.25}$G $a_{0.75}$As/I $n_{0.2}$G $a_{0.8}$As P-HEMT using three-layer E-beam lithography process and selective etching process. The three-layer resist structure (PMMA/copolymer/ PMMA=2000 $\AA$/3000 $\AA$/2000 $\AA$) and three developers (Benzene:IPA=1:1,Methanol:IPA =1:1,MIBK:IPA=1:3) were used for fabrication of a wide-head T-gate by the conventional double E-beam exposure technology. Also 1 wt% citric acid: $H_2O$$_2$:N $H_{4}$OH(200m1:4ml:2.2ml) solution were used for uniform gate recess. The etching selectivity of GaAs over $Al_{0.25}$G $a_{0.75}$As is measured to be 80. So these P-HEMT processes can be used in X-band MMIC LNA fabrication.ion.ion.ion.

  • PDF

High $f_T$ 30nm Triple-Gate $In_{0.7}GaAs$ HEMTs with Damage-Free $SiO_2/SiN_x$ Sidewall Process and BCB Planarization

  • Kim, Dae-Hyun;Yeon, Seong-Jin;Song, Saegn-Sub;Lee, Jae-Hak;Seo, Kwang-Seok
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제4권2호
    • /
    • pp.117-123
    • /
    • 2004
  • A 30 nm $In_{0.7}GaAs$ High Electron Mobility Transistor (HEMT) with triple-gate has been successfully fabricated using the $SiO_2/SiN_x$ sidewall process and BCB planarization. The sidewall gate process was used to obtain finer lines, and the width of the initial line could be lessened to half by this process. To fill the Schottky metal effectively to a narrow gate line after applying the developed sidewall process, the sputtered tungsten (W) metal was utilized instead of conventional e-beam evaporated metal. To reduce the parasitic capacitance through dielectric layers and the gate metal resistance ($R_g$), the etchedback BCB with a low dielectric constant was used as the supporting layer of a wide gate head, which also offered extremely low Rg of 1.7 Ohm for a total gate width ($W_g$) of 2x100m. The fabricated 30nm $In_{0.7}GaAs$ HEMTs showed $V_{th}$of -0.4V, $G_{m,max}$ of 1.7S/mm, and $f_T$ of 421GHz. These results indicate that InGaAs nano-HEMT with excellent device performance could be successfully fabricated through a reproducible and damage-free sidewall process without the aid of state-of-the-art lithography equipment. We also believe that the developed process will be directly applicable to the fabrication of deep sub-50nm InGaAs HEMTs if the initial line length can be reduced to below 50nm order.