• 제목/요약/키워드: ram

검색결과 3,215건 처리시간 0.031초

RF 스텔스 효과를 위한 밀리미터 RAM 개발 (Development of RAM in Millimeter Wave Range for RF Stealth)

  • 최창묵;임봉택;고광섭
    • 한국정보통신학회논문지
    • /
    • 제13권6호
    • /
    • pp.1241-1246
    • /
    • 2009
  • 본 논문은 상대방으로부터 탐지를 최소화시키는 스텔스 기술을 분석하고, 대부분의 레이더 반사 단면적 감소는 형상화로부터 기인되며, 특별한 부위에는 RAM을 이용하여 최소화 시키는 것을 확인하였다. 따라서 RF 스텔스를 위한 밀리미터파 대역의 레이더 반사 단면적을 최소화시키는 측면에서 94 GHz에서 전파흡수량 17 dB로 98 %를 흡수하는 RAM을 설계 및 제작하였다. 결과적으로 개발된 RAM을 플랫폼에 적용시 상대방으로부터 레이더 탐지거리를 62 % 축소시키는 효과를 얻을 수 있다.

RF 스텔스를 위한 밀리미터 RAM 개발 (Development of RAM in Millimeter Wave Range for RF Stealth)

  • 최창묵;임봉택;고광섭
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2009년도 춘계학술대회
    • /
    • pp.555-558
    • /
    • 2009
  • 본 논문은 상대방으로부터 탐지를 최소화시키는 스텔스 기술을 분석하고, 대부분의 레이더 반사 단면적 감소는 형상화로부터 기인되며, 특별한 부위에는 RAM을 이용하여 최소화 시키는 것을 확인하였다. 따라서 RF 스텔스를 위한 밀리미터파 대역의 레이더 반사 단면적을 최소화시키는 측면에서 94 GHz에서 전파흡수량 17 dB로 98 %를 흡수하는 RAM을 설계 및 제작하였다. 결과적으로 개발된 RAM을 플랫폼에 적용시 상대방으로부터 레이더 탐지거리를 62 % 축소시키는 효과를 얻을 수 있다.

  • PDF

RF 스텔스용 RAM의 전파흡수능 측정기법에 관한 연구 (A Study on Measurement Techniques of EM Wave Absorbing Ability of a RAM for RF Stealth)

  • 최창묵;임봉택;고광섭
    • 한국정보통신학회논문지
    • /
    • 제14권6호
    • /
    • pp.1331-1337
    • /
    • 2010
  • 본 논문에서는 국방과학의 RF 스텔스 구현을 위해 필요한 RCS 감소용 RAM의 전파흡수능 측정기법에 대하여 연구하였다. 먼저 RAM의 전파흡수능에 대한 이론 정립 후 측정기법에 대하여 실제 레이더 시스템과 유사한 자유공간법과 실험실에서 용이한 전송선로법을 분석하여 실제 RAM 샘플을 제작하여 측정기법에 따라 측정후 비교 분석하였다. 비교 분석결과 전파흡수능은 자유공간법에서 다소 우수한 특성이 보였으나 전체적인 패턴이 유사한 것을 확인하였다. 따라서 RAM 개발시 초기단계부터 최종단계까지 단계별/주파수별 제시하는 측정기법을 차등 적용한다면 보다 효과적으로 RAM을 개발 할 수 있을 것이다.

RAM 기반 신경망을 이용한 필기체 숫자 분류 연구 (A Study on Handwritten Digit Categorization of RAM-based Neural Network)

  • 박상무;강만모;엄성훈
    • 한국인터넷방송통신학회논문지
    • /
    • 제12권3호
    • /
    • pp.201-207
    • /
    • 2012
  • RAM 기반 신경망은 2진 신경망(Binary Neural Network, BNN)에 복수개의 정보 저장 비트를 두어 교육의 반복 횟수를 누적하도록 구성된 가중치를 가지지 않는(weightless) 신경회로망으로서 한 번의 교육만으로 학습이 이루어지는 효율성이 뛰어난 신경회로망이다. 지도 학습에 기반을 둔 RAM 기반 신경망은 패턴 인식 분야에는 우수한 성능을 보이는 반면, 비지도 학습에 의해 패턴을 구분해야 하는 범주화 연구에는 적합하지 않은 모델로 분류된다. 본 논문에서는 비지도 학습 알고리즘을 제안하여 RAM 기반 신경망으로 패턴 범주화를 수행한다. 제안된 비지도 학습 알고리즘에 의해 RAM 기반 신경망은 입력 패턴에 따라 자율 학습하여 스스로 범주를 생성할 수 있으며, 이를 통해 RAM 기반 신경망이 지도 학습과 비지도 학습이 모두 가능한 복합 모델임을 증명한다. 실험에 사용한 학습 패턴으로는 0에서 9까지의 오프라인 필기체 숫자로 구성된 MNIST 데이터베이스를 사용하였다.

기동장비 RAM-D 설계목표 할당 모델 (Allocation Model of RAM-B Design Goal for Vehicle System)

  • 한상철;김대용
    • 한국신뢰성학회:학술대회논문집
    • /
    • 한국신뢰성학회 2001년도 정기학술대회
    • /
    • pp.513-520
    • /
    • 2001
  • 신규개발장비에 대하여 사용자가 제시한 RAM-D 요구조건을 만족하기 위한 하부 체계의 RAM-D 설계목표 설정 절차 및 방법에 대하여 기동무기체계의 대표적 장비인 전차를 대상으로 연구하여 RAM-D 요소별 할당 모델을 개발하였다.

  • PDF

FeRAM Technology for System on a Chip

  • Kang, Hee-Bok;Jeong, Dong-Yun;Lom, Jae-Hyoung;Oh, Sang-Hyun;Lee, Seaung-Suk;Hong, Suk-Kyoung;Kim, Sung-Sik;Park, Young-Jin;Chung, Jin-Young
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제2권2호
    • /
    • pp.111-124
    • /
    • 2002
  • The ferroelectric RAM (FeRAM) has a great advantage for a system on a chip (SOC) and mobile product memory, since FeRAM not only supports non-volatility but also delivers a fast memory access similar to that of DRAM and SRAM. This work develops at three levels: 1) low voltage operation with boost voltage control of bitline and plateline, 2) reducing bitline capacitance with multiple divided sub cell array, and 3) increasing chip performance with write operation sharing both active and precharge time period. The key techniques are implemented on the proposed hierarchy bitline scheme with proposed hybrid-bitline and high voltage boost control. The test chip and simulation results show the performance of sub-1.5 voltage operation with single step pumping voltage and self-boost control in a cell array block of 1024 ($64{\;}{\times}{\;}16$) rows and 64 columns.

RAM의 병렬 테스팅을 위한 알고리듬개발 및 테스트회로 설계에 관한 연구 (A Study on the Test Circuit Design and Development of Algorithm for Parallel RAM Testing)

  • 조현묵;백경갑;백인천;차균현
    • 한국통신학회논문지
    • /
    • 제17권7호
    • /
    • pp.666-676
    • /
    • 1992
  • 본 논문에서는 RAM에서 발생하는 모든 PSF(Pattern Sensitive Fault)를 검사하기 위한알고리즘과 테스트회로를 제안하였다. 기존의 테스트회로와 사용된 알고리즘은 RAM셀들을 연속적으로 테스트하거나 메모리의 2차원적 구조를 사용하지 못했기 때문에 많은 테스트 시간이 소요되었다. 본 논문에서는 기존의 RAM회로에 테스트를 위한 부가적인 회로를 첨가하여 병렬적으로 RAM을 테스트 하는 방법을 제안하였다. 부가적으로 첨가된 회로로는 병렬 비교기와 오류 검출기, 그룹 선택회로 이고 병렬 테스팅 위해서 수정된 디코더를 사용하였다. 또한, 효과적인 테스트 패턴을 구하기 위해 Eulerian경로의 구성방법에 대해서도 연구를 수행하였다. 결과적으로, 본 논문에서 사용한 알고리즘을 사용하면 b x w=n의 매트릭스 형태로 표현되는 RAM을 테스트하는데 325*워드라인 수 만큼의 동작이 필요하게 된다. 구현한 각 회로에 대해서 회로 시뮬레이션을 수행한 후 10 bit*32 word Testable RAM을 설계하였다.

  • PDF

RAM 흡수능 측정기법 연구 (A Study on Measurement Techniques of Absorbing Ability for a RAM)

  • 최창묵;임봉택;고광섭
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2010년도 춘계학술대회
    • /
    • pp.527-530
    • /
    • 2010
  • 본 논문에서는 RCS 감소용 RAM의 흡수능 측정기법에 대하여 연구하였다. 먼저 측정기법 중 자유공간법과 전송선로법을 분석하고 실제 RAM 샘플을 제작하여 측정기법에 따라 측정 후 비교 분석하였다. 비교 분석결과 흡수능은 자유공간법에서 다소 우수한 특성이 보였으나 전체적인 패턴이 유사한 것을 확인하였다. 따라서 RAM 개발시 초기단계부터 최종단계까지 단계별/주파수별 제시하는 측정기법을 차등 적용한다면 보다 효과적으로 RAM을 개발 할 수 있을 것이다.

  • PDF

안전계통/기기의 신뢰도 분석 자동화를 위한 발전과장일지 전산화 프로그램 개발

  • 김승환;김태운;진영호
    • 한국원자력학회:학술대회논문집
    • /
    • 한국원자력학회 1998년도 춘계학술발표회논문집(1)
    • /
    • pp.856-861
    • /
    • 1998
  • 본 논문은 원자력 발전소 안전계통/기기의 신뢰도를 평가하는데 있어서 필요한 데이터들을 관리하는 프로그램인 RAM-PRO의 계발에 관하여 기술하였다. RAM-PRO는 크게 두 가지의 프로그램으로 구성하였는데, 먼저 발전과장일지를 전산화하여 안전계통/기기와 관련된 시험, 운전이력을 데이터베이스에 저장하는 프로그램인 RAM-NOTE와 그 데이터로부터 신뢰도를 자동으로 계산하여주는 신뢰도 감시 프로그램인 RAM-REL으로 구현하였다. 이의 구현으로 인하여 실제로 월성 원자력 발전소 1호기의 예비/비상디젤발전기의 실제 데이터를 RAM-NOTE를 이용하여 입력하여 보았으며, 그 입력된 데이터베이스로부터 RAM-REL을 이용하여 신뢰도를 계산하여 보았다. 현재는 원자력 발전소의 모든 안전계통/기기에 적용 할 수 있도록 확장중에 있다.

  • PDF

BCS 모델을 이용한 무기체계 RAM 요구조건 수립 (Establishing RAM Requirement based on BCS model for Weapon Systems)

  • 어성필;김성진;김대용
    • 한국군사과학기술학회지
    • /
    • 제13권1호
    • /
    • pp.67-76
    • /
    • 2010
  • RAM(Reliability, Availability, Maintainability) characteristics of weapon system is a part of Required Operational Capability, must be reasonable and achievable. In this study, we studied the criteria, important factors to establish RAM requirement and reviewed the current process. Then we propose the new process and method to establish the reasonable and achievable RAM requirement by BCS(Baseline Comparison System) model.