• Title/Summary/Keyword: programmable

Search Result 1,446, Processing Time 0.042 seconds

A Study on the PLD Circuit Design of Pattern Generator (패턴 생성기의 PLD 회로설계에 관한 연구)

  • Roh, Young-Dong;Kim, Joon-Seek
    • Journal of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.18 no.6
    • /
    • pp.45-54
    • /
    • 2004
  • Usually, according as accumulation degree of semi-conductor element increases, dynamic mistake test time increases sharply, and use of pattern generator is essential at manufacturing process to solve these problem. In this paper, we designed the PLD(Programmable Logic Device) circuit of pattern generator to examine dynamic mistake of semi-conductor element. Such all item got result that is worth verified action of return trip and function through simulation, and satisfy.

HAZOP-Based Safety Analysis of Operating System for Safety-Grade Programmable Logic Controller (HAZOP을 이용한 안전등급 제어기기 운영체제의 안전성분석)

  • 이영준;권기춘;이장수;김장열;차경호;천세우;손한성
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2004.10a
    • /
    • pp.655-657
    • /
    • 2004
  • 본 논문은 안전등급 제어 기 기(Programmable Logic Controller) 에서 동작하는 실시간 운영체제의 안전성을 요구사항 단계에서 평가할 수 있는 검토항목을 개발하고 HAZOP(Hazard and Operability) 을 이용하여 현재 개발중인 PLC 운영체제에 적용한 경험 을 기술한다. HAZOP은 화학공장과 같은 산업에서 안전성을 평가하기 위한 방법으로 사용했던 방법론이다. 원자력발전소에 적용하기 위해 운영체제가 갖추어야 할 안전성 요건은 NUREG-0800의 BTP-14(Branch Technical Position)의 소프트웨어 기능특성 및 공정특성에 기술되어 있다. 이러한 기능적인 특성을 정확도, 신뢰성, 타이밍/사이징, 기능성, 강인성, 보안성 항목으로 나누고 세부적인 검토리스트를 만들어 HAZOP을 적용하여 평가하였다.

  • PDF

유도 전동기 센서리스 제어를 위한 Programmable Low-Pass Filter 기반의 향상된 고정자 자속 추정기

  • Lee, Sang-Su;Park, Byeong-Geon;Kim, Rae-Yeong;Hyeon, Dong-Seok
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.411-412
    • /
    • 2012
  • 본 논문은 유도 전동기 센서리스 제어를 위해 자속 추정기로 사용되는 Programmable low-pass filter (PLPF)의 문제점 분석과 그 해결방안에 관한 연구이다. 기존의 PLPF는 추정된 동기 각속도를 극점으로 사용하고 실제 동기 각속도가 추정 값과 동일하다는 가정하에 순수 적분기와의 위상과 크기 오차를 보상한다. 하지만 추정 동기 각속도가 실제 값과 같지 않다면 이때 얻어진 크기와 위상 보상은 적절하지 않게 되고, 결과적으로 PLPF는 순수적분 기능을 제대로 수행할 수 없게 된다. 본 논문은 PLPF의 문제점을 극복하고자 동기 각속도 오차가 고정자 자속의 위상 지연 오차와 비례함을 분석하고, 이를 통하여 동기 각속도 오차를 보상하는 방법을 제안하였다. 제안한 방법의 타당성은 실험을 통하여 증명되었다.

  • PDF

Design of EPICS based multi function distributed Input Output Device (EPICS 기반의 다기능 분산 입출력 장치 설계)

  • Chang, D.S.;Kim, M.S.;Oh, B.H.;Kim, Y.M.
    • Proceedings of the KIEE Conference
    • /
    • 2007.07a
    • /
    • pp.1756-1757
    • /
    • 2007
  • 어느 정도 규모를 가진 실험 설비를 자동화하기 위해서 분산 I/O를 지원해 주는 자동화 컨트롤러를 사용하는 것이 편리하며 이러한 용도로 PLC(Programmable Logic Controller), PAC(Programmable Automation Controller) 등을 사용하고 있다. 하지만 기능적으로 필요로 하는 I/O 이외에 전원장치, 백프레임, 그리고 메인콘트롤러 등의 항목이 추가된다. 이러한 제한은 필요로 하는 자동화 대상인 설비의 I/O의 접점수가 많지 않지만 이들을 분산하여 설치될 필요가 있을 경우 전체 시스템을 자동화 하는데 소요되는 비용을 필요 이상으로 높이게 된다. 본 연구는 현재 한국원자력연구원에서 시험 운전 중인 TS-NBI 장치의 자동화에 이용할 목적으로 자동화 대상 설비의 I/O 접점수가 많지 않지만 분산 I/O로 구성하여야 하는 경우에 적용할 해결책을 찾기 위해서 수행 하였다.

  • PDF

Investigation of thermal Characteristics with Amorphous Chalcogenide Thin Film for Programmable Metallization Cell (PMC 응용을 위한 비정질 칼코게나이드 박막의 열적특성)

  • Ju, Long-Yun;Nam, Ki-Hyeon;Choi, Hyuk;Chung, Hong-Bay
    • Proceedings of the KIEE Conference
    • /
    • 2007.07a
    • /
    • pp.1331-1332
    • /
    • 2007
  • In the present works, we investigate the thermal characteristics on Ag/$As_{2}S_{3}$ and Ag/$As_{40}Ge_{10}Se_{15}S_{35}$ amorphous chalcogenide thin film structure for PMC (Programmable Metallization Cell).As the results of resistance change with the temperature on Ag/$As_{40}Ge_{10}Se_{15}S_{35}$ amorphous chalcogenide thin film, the resistance was abruptly dropped from the initial resistance of 1.32 M ${\Omega}$ to the saturated value of 800 ${\Omega}$ at $203^{\circ}C$. On the other hand, the resistance increased to 1.3 $M{\Omega}$ at $219^{\circ}C$.

  • PDF

An Integrated Software Testing Framework for FPGA-Based Controllers in Nuclear Power Plants

  • Kim, Jaeyeob;Kim, Eui-Sub;Yoo, Junbeom;Lee, Young Jun;Choi, Jong-Gyun
    • Nuclear Engineering and Technology
    • /
    • v.48 no.2
    • /
    • pp.470-481
    • /
    • 2016
  • Field-programmable gate arrays (FPGAs) have received much attention from the nuclear industry as an alternative platform to programmable logic controllers for digital instrumentation and control. The software aspect of FPGA development consists of several steps of synthesis and refinement, and also requires verification activities, such as simulations that are performed individually at each step. This study proposed an integrated software-testing framework for simulating all artifacts of the FPGA software development simultaneously and evaluating whether all artifacts work correctly using common oracle programs. This method also generates a massive number of meaningful simulation scenarios that reflect reactor shutdown logics. The experiment, which was performed on two FPGA software implementations, showed that it can dramatically save both time and costs.

Cu-doped Ge-Se 박막의 스위칭 특성

  • Nam, Gi-Hyeon;Jeong, Won-Guk;Jeong, Hong-Bae
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.157-157
    • /
    • 2010
  • Programmable Metallization Cell (PMC) is a memory device based on the electrolytical characteristic of chalcogenide materials. PMC components of Ge-Se doped with Ag ions were studied with help of the previous studies and copper was used for metallic ions taking into account of economy of components. In this study, we investigated the nature of thin films formed by photo doping of Cu ions into chalcogenide materials for use in solid electrolyte of programmable metallization cell devices. We were able to do more economical approach by using copper which play role of electrolyte ions. The results imply that a Cu-rich phase separates owing to the reaction of Cu with free atoms from chalcogenide materials.

  • PDF

Analysis of state transition behavior of SPCA (SPCA의 상태전이 행동분석)

  • Cho, S.J.;Choi, U.S.;Hwang, Y.H.;Kwon, M.J.;Lim, J.M.
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2009.05a
    • /
    • pp.441-445
    • /
    • 2009
  • In this paper we propose the method of generating the maximum length sequence based on Self Programmable Cellular Automata. Recently there is a research trend such that increased CA dimensionality and PCA which applies different rules on the same cell at different time steps can make a sequence with a long period. By changing a cell's state transition rules to give the cell dynamic energy at each time step, we can make the period of a sequence longer and the randomness of a sequence higher.

  • PDF

Low area field-programmable gate array implementation of PRESENT image encryption with key rotation and substitution

  • Parikibandla, Srikanth;Alluri, Sreenivas
    • ETRI Journal
    • /
    • v.43 no.6
    • /
    • pp.1113-1129
    • /
    • 2021
  • Lightweight ciphers are increasingly employed in cryptography because of the high demand for secure data transmission in wireless sensor network, embedded devices, and Internet of Things. The PRESENT algorithm as an ultralightweight block cipher provides better solution for secure hardware cryptography with low power consumption and minimum resource. This study generates the key using key rotation and substitution method, which contains key rotation, key switching, and binary-coded decimal-based key generation used in image encryption. The key rotation and substitution-based PRESENT architecture is proposed to increase security level for data stream and randomness in cipher through providing high resistance to attacks. Lookup table is used to design the key scheduling module, thus reducing the area of architecture. Field-programmable gate array (FPGA) performances are evaluated for the proposed and conventional methods. In Virtex 6 device, the proposed key rotation and substitution PRESENT architecture occupied 72 lookup tables, 65 flip flops, and 35 slices which are comparably less to the existing architecture.

Design of Low-Power Programmable Gain Amplifier with DC-offset Cancellation (직류 오프셋 제거 기능을 가진 저 전력 PGA 설계)

  • Kim, Cheol-Hwan;Seong, Myeong-U;Choi, Seong-Kyu;Choi, Geun-Ho;Kim, Shin-Gon;Han, Ki-Jung;Rastegar, Habib;Ryu, Jee-Youl;Noh, Seok-Ho
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2014.10a
    • /
    • pp.299-301
    • /
    • 2014
  • 본 논문에서는 직류 오프셋 (DC-offset) 제거 기능을 가진 저 전력 자동 이득 조절 증폭기 (PGA, Programmable Gain Amplifier)를 제안한다. 이러한 회로는 직류 오프셋 문제점을 해결하기 위해 기존의 gm-boosting 증폭기를 변형한 디지털 이득 제어 방식으로 설계되어 있기 때문에 우수한 선형성을 가진다. 또한 특수 목적에 맞도록 그 이득을 6dB에서 60dB까지 7단계로 조절 가능하며, 밀러효과를 이용한 AC-coupling 방식으로 큰 값의 유동적인 커패시터와 저항을 구현하여 직류 오프셋을 제거한다. 제안한 PGA는 기존 회로에 비해 0.2dB 보다 작은 이득오차와 0.47mW의 낮은 소비전력 특성을 보였다.

  • PDF