• 제목/요약/키워드: power cancellation

검색결과 305건 처리시간 0.027초

An Inductance Voltage Vector Control Strategy and Stability Study Based on Proportional Resonant Regulators under the Stationary αβ Frame for PWM Converters

  • Sun, Qiang;Wei, Kexin;Gao, Chenghai;Wang, Shasha;Liang, Bin
    • Journal of Power Electronics
    • /
    • 제16권3호
    • /
    • pp.1110-1121
    • /
    • 2016
  • The mathematical model of a three phase PWM converter under the stationary αβ reference frame is deduced and constructed based on a Proportional-Resonant (PR) regulator, which can replace trigonometric function calculation, Park transformation, real-time detection of a Phase Locked Loop and feed-forward decoupling with the proposed accurate calculation of the inductance voltage vector. To avoid the parallel resonance of the LCL topology, the active damping method of the proportional capacitor-current feedback is employed. As to current vector error elimination, an optimized PR controller of the inner current loop is proposed with the zero-pole matching (ZPM) and cancellation method to configure the regulator. The impacts on system's characteristics and stability margin caused by the PR controller and control parameter variations in the inner-current loop are analyzed, and the correlations among active damping feedback coefficient, sampling and transport delay, and system robustness have been established. An equivalent model of the inner current loop is studied via the pole-zero locus along with the pole placement method and frequency response characteristics. Then, the parameter values of the control system are chosen according to their decisive roles and performance indicators. Finally, simulation and experimental results obtained while adopting the proposed method illustrated its feasibility and effectiveness, and the inner current loop achieved zero static error tracking with a good dynamic response and steady-state performance.

IMT-2000을 위한 Wideband CDMA시스템에서의 Interference Canceller (Interference Canceller Wideband CDMA Systems for IMT-2000)

  • 윤헌영;김낙명;문두영
    • 한국통신학회논문지
    • /
    • 제25권8B호
    • /
    • pp.1371-1382
    • /
    • 2000
  • IMT-2000시스템은 멀티미디어 서비스를 지원하기 위해 전세계적으로 공통적으로 적용할 수 있는 차세대 이동 통신 시스템이다 이러한 IMT-2000시스템 역시 다중 접속 환경에서의 간섭신호에 의한 영향을 피할 수 없게 된다 즉 다중 접속 환경에서 한 가입자의 신호는 같은 셀 내 또는 인접 셀의 다른 가입자에게 간섭신호로 작용하게 되는 것이다 특히 IMT-2000시스템에서는 각 가입자의 데이터 전송 속도가 모두 다를수 있기 때문에 송출 전력 또한 달라질 수 있다 따라서 IMT-2000시스템에서의 간섭제어는 CDMA digital cellular 시스템에서 간섭 제어보다 어렵다 본 논문에서는 IMT-2000 시스템에서 속도에 의해 나뉘는 여러개의 클래스간에 미치는 간섭신호를 성능이 우수 한 것으로 제거할 수 있는 트래픽 구분에 의한 병렬형 간섭제거를 제시하였다 지금까지 복잡도대비 성능이 우수 한 것으로 알려진 partial PIC 와 제안된 간섭제거기와의 성능을 시뮬레이션을 통해 최적치 수렴특성을분석하였고 그결과 본논문에서 제안한 트래픽 구분에 의한 PIC가 여러 가지 적용된 다른 상황에서 우수한 결과를 보임을 알수 있었다.

  • PDF

5G 이동 통신 시스템에서 비직교 다중접속의 수신기들에 대한 BER 성능의 비교 (A Comparison of BER Performance for Receivers of NOMA in 5G Mobile Communication System)

  • 정규혁
    • 융합정보논문지
    • /
    • 제10권8호
    • /
    • pp.7-14
    • /
    • 2020
  • 5G 이동 통신 시스템에서는, 통신 서비스가 100배 빠른 망 연결을 연구한다. 비직교 다중접속은 선도적인 5G 기술들 중 하나로 주목받고 있다. 비직교 다중접속에서는 사용자들이 채널 자원들을 공유하여, 더 많은 사용자들이 동시에 서비스를 받을 수가 있다. LTE와 같은 4G 이동 통신에서 사용되는 직교 다중접속과 비교하면, 비직교 다중접속은 높은 주파수 효율과 초저 지연과 같은 장점을 가진다. 본 논문에서는 비직교 다중접속의 수신기들을 비교한다. 표준 수신기, SIC를 수행하지 않는 수신기, 그리고 대칭 중첩 코딩 수신기가 비교된다. 구체적으로, 표준 수신기의 성능이 가장 우수하며, SIC를 수행하지 않는 수신기, 그리고 대칭 중첩 코딩 수신기의 성능은 전력 할당에 따라 달라지는 성능 분석을 본 논문에서 고찰한다.

무선 간섭 제거 중계기에서 적응형 위상 잡음 보상기 연구 (Adaptive Phase Noise Compensator in Wireless ICS Repeater)

  • 정해성;백광훈;유흥균
    • 한국전자파학회논문지
    • /
    • 제22권4호
    • /
    • pp.481-488
    • /
    • 2011
  • 본 논문에서는 위상 잡음 분석과 성능 평가를 통한 OFDM 기반의 새로운 무선 간섭 제거 중계기를 제안한다. 최근 무선 중계기에 관련된 많은 연구가 진행되고 있다. 이전의 연구는 단지 궤환 신호를 제거하는 알고리즘에 관한 것이었다. 하지만, 무선 중계기 시스템에서는 up/down 컨버터에 위상 잡음의 영향이 존재한다. 무선 중계기 시스템에서 위상 잡음의 영향이 있게 되면 시스템 성능은 매우 열화될 것이다. 따라서, 무선 중계기 시스템에서는 위상 잡음을 효과적으로 제거할 수 있는 위상 잡음 보상기가 필요하다. 따라서, 본 논문에서는 위상 잡음의 영향을 효과적으로 제거할 수 있는 OFDM 기반의 적응형 위상 잡음 보상기를 제안한다. 간섭을 효과적으로 제거하기 위해서, 무선 중계기 시스템에 적응형 위상 잡음 보상기를 적용한다. 본 논문에서 제안하는 적응형 위상 잡음 보상기를 통해서 위상 잡음의 영향을 효과적으로 제거한다. 또한, OFDM 기반 무선 중계기 시스템에서 발생되는 위상 잡음의 영향을 분석한다. 변조 방식이 4QAM이고 위상 잡음의 전력이 -15 dBc, 위상 잡음의 cutoff 주파수가 100 kHz인 경우에, 제안된 알고리즘의 BER 성능은 $10^{-4}$에서 적응형 등화기를 사용하고 위상 잡음 보상기를 사용하지 않은 경우보다 4 dB 정도 더 좋다.

높은 정확도의 3차원 대칭 커패시터를 가진 보정기법을 사용하지 않는 14비트 70MS/s 0.13um CMOS 파이프라인 A/D 변환기 (A Calibration-Free 14b 70MS/s 0.13um CMOS Pipeline A/D Converter with High-Matching 3-D Symmetric Capacitors)

  • 문경준;이경훈;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권12호
    • /
    • pp.55-64
    • /
    • 2006
  • 본 설계에서는 무선 랜 등 최첨단 무선 통신 및 고급영상 처리 시스템과 같이 고해상도와 높은 신호처리속도, 저전력 및 소면적을 동시에 요구하는 고성능 집적시스템 응용을 위해 기존의 보정기법을 사용하지 않는 14b 70MS/s 0.13um CMOS A/D 변환기(Analog-to-Digital Converts- ADC)를 제안한다. 제안하는 がU는 중요한 커패시터 열에 인접신호에 덜 민감한 3차원 완전 대칭 구조의 레이아웃 기법으로 소자 부정합에 의한 영향을 최소화하였고, 3단 파이프라인 구조로 고해상도와 높은 신호처리속도와 함께 전력 소모 및 면적을 최적화하였다. 입력 단 SHA 회로에는 Nyquist 입력에서도 14비트 이상의 정확도로 신호를 샘플링하기 위해 게이트-부트스트래핑 (gate-bootstrapping) 회로를 적용함과 동시에 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용하여 14비트에 필요한 높은 DC전압 이득을 얻음과 동시에 충분한 위상 여유를 갖도록 하였으며, 최종 단 6b flash ADC에는 6비트 정확도 구현을 위해 2단 오픈-루프 오프셋 샘플링 기법을 적용하였으며, 기준 전류 및 전압 발생기는 온-칩으로 집적하여 잡음을 최소화하면서 필요시 선택적으로 다른 크기의 기준 전압 값을 외부에서 인가할 수 있도록 하였다. 제안하는 시제품 ADC는 0.13um CMOS 공정으로 요구되는 2.5V 전원 전압 인가를 위해 최소 채널길이는 0.35um를 사용하여 제작되었으며, 측정된 DNL 및 INL은 14비트 해상도에서 각각 0.65LSB, 1.80LSB의 수준을 보이며, 70MS/s의 샘플링 속도에서 최대 SNDR 및 SFDR은 각각 66dB, 81dB를 보여준다. 시제품 ADC의 칩 면적은 $3.3mm^2$이며 전력 소모는 2.5V 전원 전압에서 235mW이다.

다이오드 직렬 궤환을 이용한 개별 차수 혼변조 발생기 및 응용 (Individual Order Intermodulation Distortion Generator Using Series Feedback of Diode and Its Application)

  • 손강호;김승환;김일규;김영;윤영철
    • 한국전자파학회논문지
    • /
    • 제19권10호
    • /
    • pp.1096-1103
    • /
    • 2008
  • 본 논문에서는 개별 차수 혼변조 신호 발생기를 이용한 전치 왜곡 선형화기 구조를 제안하였다 혼변조 신호 발생기는 공통 에미터 증폭기의 에미터 단자에 쇼트키 다이오드를 삽입하여, 3차와 5차 혼변조 신호를 다이오드 바이어스 전압에 따라서 발생시킨다. 이렇게 만들어진 혼변조 신호는 다이오드의 직렬 궤환을 이용한 것으로, 다이오드 바이어스 제어에 따라서 혼변조 신호의 크기와 위상을 변화시킬 수 있다. 이러한 혼변조 발생기를 전치 왜곡 선형화기로 사용했을 때, 반송파 2톤 신호 인가 시 3차와 5차 혼변조 신호는 각각 13.5 dB, 0.9 dB의 개선을 보였고, 광 대역폭을 갖는 CDMA IS-95 2FA 신호를 인가하였을 경우, 중심 주파수로부터 ${\pm}0.885$ MHz, ${\pm}1.23$ MHz 떨어진 지점에서 ACLR이 각각 2.3 dB, 2.5 dB의 개선됨을 확인하였다.

최적 전송 선로를 이용한 고효율 분산형 증폭기의 설계 (A Design of High Efficiency Distributed Amplifier Using Optimum Transmission Line)

  • 최흥재;유남식;정용채;김철동
    • 한국전자파학회논문지
    • /
    • 제19권1호
    • /
    • pp.15-22
    • /
    • 2008
  • 본 논문에서는 전송 선로 이론을 기반으로 분산형 증폭기의 역방향 전류 성분을 수식적으로 분석하고, 역방향 전류 성분을 상쇄시켜 최소화하기 위한 최적의 전송 선로의 길이를 구하는 방법을 제시하였다. 기존의 설계방법에서는 역방향 전류 성분을 종단 부하를 통해 단순히 소모시키는 형태이므로 게이트와 드레인 전송 선로의 길이 결정 기준이 설계상에서 뚜렷하게 주어져 있지 않았지만, 제안하는 방법에서는 역방향 전류 성분들이 서로 상쇄가 일어나도록 하는 전송 선로의 길이를 결정하는 이론적 바탕을 제시함으로써 좀 더 체계적인 설계 방법을 제시하고 있다. 제안하는 이론의 검증을 위하여 회로 시뮬레이션을 수행하였고, pHEMT 트랜지스터를 이용하여 차단 주파수가 3.6 GHz인 최적 전송 선로를 이용한 분산형 증폭기를 제작하였다. 측정을 통해 얻은 결과로서 동작 주파수 범위 내에서 최대 이득은 14.5 dB, 최소 이득은 12.8 dB로 측정되었다. 또한, 제안하는 분산형 증폭기의 측정된 효율은 3 GHz에서 25.6 %로 기존의 일반적인 분산형 증폭기에 비해 약 7.6 % 개선되었다. 출력 전력은 일반적인 분산형 증폭기에 비해 약 1.7dB 개선된 10.9 dBm을 얻었다. 이러한 성능 개선은 역방향 전류의 상쇄로 인한 것으로 분석된다.

로그 회귀분석 및 CART를 활용한 수력사업의 CDM 승인여부 예측 모델에 관한 연구 (Predicting the success of CDM Registration for Hydropower Projects using Logistic Regression and CART)

  • 박종호;구본상
    • 한국건설관리학회논문집
    • /
    • 제16권2호
    • /
    • pp.65-76
    • /
    • 2015
  • 청정개발체제(CDM) 사업은 신재생에너지사업의 보조를 통해 지구온난화 가스의 감축을 꾀하는 대표적인 국가 및 기업 간 배출권 거래(cap and trade)제도이다. 재래식 발전 방식에 비해 수익성이 낮은 태양광, 풍력, 수력 등의 사업이 CDM 사업으로 승인을 받으면 매년 탄소배출권(CER)을 제공받고, 이의 판매를 통해 발생한 추가 수익으로 인해 사업 타당성이 향상될 수 있다. 그러나 CDM 사업으로 인정받기 위해서는 환경적, 기술적, 경제적 추가성(Additionality)를 입증해야 하는데, 해당 적용 기술, 베이스라인 측정 방법론, 온실 가스 감축량, 사업 내부 수익률(IRR) 등 다수의 변수에 따라 결과가 달라지기 때문에 사전적으로 승인여부를 파악하기가 어렵다. 본 연구에서는 신재생에너지로 분류되는 수력 사업의 CDM 승인여부를 예측할 수 있는 모델을 개발하는 것을 목표로 하였다. 구체적으로 UNFCCC에서 제공하는 수력 사업 데이터를 활용하여 로그 회귀분석 및 CART 분석을 실시하여 예측모델을 개발하였으며 이와 함께 승인 여부에 유의하게 영향을 미치는 핵심 인자들을 파악하였다. 구축된 로그 회귀 및 CART 예측모델은 AUC가 각각 0.7674 및 0.7231로 예측 정확성이 비교적 높게 나왔다. 또한 수력 사업에서는 온실가스 저감량 대비 투자액, 시간당 발전량 및 내부수익률이 승인여부에 유의한 변수들로 파악되었고, 이에 비해 특정 기술이나 측정 방법론은 영향이 없는 것으로 드러났다. 즉, 특정 기술을 불문하고 온실가스를 투자 대비 가장 효율적으로 저감하는 사업과 수력사업들 중 상대적으로 소규모로 진행되는 사업이 CDM 사업으로 승인될 가능성이 높다는 것으로 해석된다.

A Dual-Mode 2.4-GHz CMOS Transceiver for High-Rate Bluetooth Systems

  • Hyun, Seok-Bong;Tak, Geum-Young;Kim, Sun-Hee;Kim, Byung-Jo;Ko, Jin-Ho;Park, Seong-Su
    • ETRI Journal
    • /
    • 제26권3호
    • /
    • pp.229-240
    • /
    • 2004
  • This paper reports on our development of a dual-mode transceiver for a CMOS high-rate Bluetooth system-onchip solution. The transceiver includes most of the radio building blocks such as an active complex filter, a Gaussian frequency shift keying (GFSK) demodulator, a variable gain amplifier (VGA), a dc offset cancellation circuit, a quadrature local oscillator (LO) generator, and an RF front-end. It is designed for both the normal-rate Bluetooth with an instantaneous bit rate of 1 Mb/s and the high-rate Bluetooth of up to 12 Mb/s. The receiver employs a dualconversion combined with a baseband dual-path architecture for resolving many problems such as flicker noise, dc offset, and power consumption of the dual-mode system. The transceiver requires none of the external image-rejection and intermediate frequency (IF) channel filters by using an LO of 1.6 GHz and the fifth order onchip filters. The chip is fabricated on a $6.5-mm^{2}$ die using a standard $0.25-{\mu}m$ CMOS technology. Experimental results show an in-band image-rejection ratio of 40 dB, an IIP3 of -5 dBm, and a sensitivity of -77 dBm for the Bluetooth mode when the losses from the external components are compensated. It consumes 42 mA in receive ${\pi}/4-diffrential$ quadrature phase-shift keying $({\pi}/4-DQPSK)$ mode of 8 Mb/s, 35 mA in receive GFSK mode of 1 Mb/s, and 32 mA in transmit mode from a 2.5-V supply. These results indicate that the architecture and circuits are adaptable to the implementation of a low-cost, multi-mode, high-speed wireless personal area network.

  • PDF

900MHz 대역 RFID 수동형 태그 전치부 설계 및 구현 (900MHz RFID Passive Tag Frontend Design and Implementation)

  • 황지훈;오종화;김현웅;이동근;노형환;성영락;오하령;박준석
    • 한국통신학회논문지
    • /
    • 제35권7B호
    • /
    • pp.1081-1090
    • /
    • 2010
  • 본 논문에서는 900MHz 대역 RFID 수동형 태그 전치부를 설계 및 구현하고 측정을 통해 검증하였다. 문턱전압(threshold voltage) 제거 회로 구조의 전압 체배기, 전류를 이용한 복조 회로, 온도 및 공정 보상회로를 포함한 EPC Global Class-1 Generation-2 UHF RFID 프로토콜에 만족하는 클록 발생기 구조로 주요 블록을 설계하였으며, 전력차단 회로를 추가하여 동작의 안정성에 중점을 두었다. PWM(Pulse Width Modulation)을 이용한 변조기 구조로 입력단의 용량성 임피던스 부하 변조 방식을 이용하여 변조 동작을 검증하였다. 성능 검증을 위해 평가 보드에 CPLD(Complex Programmable Logic Device)를 삽입하여 디지털 신호 처리부의 기능을 통해 기본적인 태그 명령을 처리할 수 있도록 하여 설계된 태그 칩과 더불어 전체 태그 동작을 검증하였다. 삼성 0.18um CMOS 공정을 이용하여 설계하였고, 인식거리는 1.5m내에 안정적인 동작이 가능하다. 15~100% 변조율의 신호를 복조하며, 온도 및 공정에 변화에 대해 9.6% 이하의 오차를 가진 클록을 생성하였으며, 1m 거리에서 평균 소모전력은 약 71um이다.