• 제목/요약/키워드: phase locked loop

검색결과 567건 처리시간 0.03초

Phase-Lock 기법을 이용한 Battery 충전기 설계 (A Design of Battery Charger using Phase-Lock technique)

  • 송의호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1997년도 추계학술대회 논문집 학회본부
    • /
    • pp.456-458
    • /
    • 1997
  • The phase-lock technique is applied to a three-phase semi-bridge type battery charger system. Using an inner fast dynamic loop, the phase-locked voltage control (PLVC) technique of three-phase semi-bridge converter is proposed to give a frequency synchronism and to reduce the subharmonics due to the unbalance of transformer or power line. To protect the power devices, the two stage soft-start, function with softly locking the phase and softly increasing the current is presented. As limiting the reference voltage of the inner voltage control loop, muti-lock phenomena are removed on the PLVC loop. A current limit function is also proposed to limit the current of battery and converter. The proposed controller is confirmed through experiment results.

  • PDF

An Analytical Approximation for the Pull-Out Frequency of a PLL Employing a Sinusoidal Phase Detector

  • Huque, Abu-Sayeed;Stensby, John
    • ETRI Journal
    • /
    • 제35권2호
    • /
    • pp.218-225
    • /
    • 2013
  • The pull-out frequency of a second-order phase lock loop (PLL) is an important parameter that quantifies the loop's ability to stay frequency locked under abrupt changes in the reference input frequency. In most cases, this must be determined numerically or approximated using asymptotic techniques, both of which require special knowledge, skills, and tools. An approximating formula is derived analytically for computing the pull-out frequency for a second-order Type II PLL that employs a sinusoidal characteristic phase detector. The pull-out frequency of such PLLs can be easily approximated to satisfactory accuracy with this formula using a modern scientific calculator.

전하펌프를 이용한 루프 필터 전압변화 보상 위상고정루프 (Loop Filter Voltage Variation Compensated PLL with Charge Pump)

  • 안성진;최영식
    • 한국정보통신학회논문지
    • /
    • 제20권10호
    • /
    • pp.1935-1940
    • /
    • 2016
  • 본 논문에서는 RC 시정수 회로를 포함하는 비교기를 이용해 보조 전하펌프를 제어하여 루프 필터 출력 전압 변동 폭을 최소화 하는 위상고정루프(PLL)를 제안하였다. 루프 필터의 출력 전압변화는 작은 시정수 값을 가지는 RC와 큰 시정수 값을 가지는 RC를 통해 비교기의 입력으로 각각 전달된다. 작은 시정수를 가지는 RC는 루프 필터의 신호의 변화를 빠르게 전달하는 반면 큰 시정수를 가지는 RC는 루프 필터의 신호를 매우 느리게 전달하여 일정한 크기의 전압과 같이 동작한다. 비교기의 출력 신호는 보조 전하펌프를 제어하고, 이는 전압제어발진기(VCO)의 입력 전압 변동 폭을 줄여준다. 그러므로 제안한 위상고정루프는 위상 잡음이 많이 제거된 신호를 생성한다. 제안된 위상고정 루프는 1.8V의 공급전압에서 0.18um CMOS 공정의 파라미터를 이용하여 Hspice로 시뮬레이션을 수행하고, 동작을 검증하였다.

복수개의 부궤환 루프를 가진 초소형 크기의 위상고정루프 (An Extremely Small Size Multi-Loop Phase Locked Loop)

  • 최영식;한근형
    • 한국정보전자통신기술학회논문지
    • /
    • 제12권1호
    • /
    • pp.1-6
    • /
    • 2019
  • 본 논문에서는 복수개의 부궤환 루프를 도입하여 칩 크기를 획기적으로 줄이면서 잡음 특성을 유지할 수 있는 위상고정루프를 제안하였다. 칩 면적을 최소화하는 것이 주목표이므로 하나의 작은 크기의 커패시터로 구성된 1차 루프필터와 복수개의 FVC를 사용하여 위상고정루프를 설계하였다. 전압제어 발진기에 연결된 복수개의 주파수-전압 변환 회로(frequency voltage converter : FVC)는 위상고정루프 내부에 복수개의 부궤환 루프를 만든다. 제안된 위상고정루프에서는 복수개의 부궤환 루프가 크기가 아주 작은 하나의 커패시터로만 구성된 루프필터를 가진 위상고정루프를 안정하게 동작하도록 해준다. 제안된 위상고정루프는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여 설계되었다. 시뮬레이션 결과는 1.6ps 지터와 $10{\mu}s$ 위상고장시간을 보여주었다.

능동 다중인터페이스 리액터와 Double PLL제어를 이용한 Modular UPS 설계 (A Modular UPS Design with an Active Multiple Interphase Reactor and Double PLL Control)

  • 박인덕;정상식;안형회;김시경
    • 전력전자학회논문지
    • /
    • 제6권6호
    • /
    • pp.489-497
    • /
    • 2001
  • 병렬로 구성되 UPS 사이에 파라미터 불일치에 따른 순환전류와 전압리플이 발생되어지는데, 이들은 전체 UPS 시스템의 고장 및 신뢰성 저하를 유발한다. 본 논문에서는 이러한 문제점들은 Double 위상동동기기와 능동 다중인 터페이스 리액터를 사용하여 해결하였다. 또한 ADSP21061을 사용하여 제어기를 디지털적으로 구현하였다.

  • PDF

Evaluation of Back-EMF Estimators for Sensorless Control of Permanent Magnet Synchronous Motors

  • Lee, Kwang-Woon;Ha, Jung-Ik
    • Journal of Power Electronics
    • /
    • 제12권4호
    • /
    • pp.604-614
    • /
    • 2012
  • This paper presents a comparative study of position sensorless control schemes based on back-electromotive force (back-EMF) estimation in permanent magnet synchronous motors (PMSM). The characteristics of the estimated back-EMF signals are analyzed using various mathematical models of a PMSM. The transfer functions of the estimators, based on the extended EMF model in the rotor reference frame, are derived to show their similarity. They are then used for the analysis of the effects of both the motor parameter variations and the voltage errors due to inverter nonlinearity on the accuracy of the back-EMF estimation. The differences between a phase-locked-loop (PLL) type estimator and a Luenberger observer type estimator, generally used for extracting rotor speed and position information from estimated back-EMF signals, are also examined. An experimental study with a 250-W interior-permanent-magnet machine has been performed to validate the analyses.

Double-Frequency Jitter in Chain Master-Slave Clock Distribution Networks: Comparing Topologies

  • Piqueira Jose Roberto Castilho;Caligares Andrea Zaneti
    • Journal of Communications and Networks
    • /
    • 제8권1호
    • /
    • pp.8-12
    • /
    • 2006
  • Master-slave (M-S) strategies implemented with chain circuits are the main option in order to distribute clock signals along synchronous networks in several telecommunication and control applications. Here, we study the two types of masterslave chains: Without clock feedback, i.e., one-way master-slave (OWMS) and with clock feedback, i.e., two-way master-slave (TWMS) considering the slave nodes as second-order phase-locked loops (PLL) for several types of loop low-pass filters.

Adaptive Phase-Locked Loop for Process Control System

  • Park, Jin-Bae;Shohei, Niwa
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2001년도 ICCAS
    • /
    • pp.108.2-108
    • /
    • 2001
  • This paper presents the application of adaptive phase-locked loop (adaptive PLL) technique to control the process variable of the process control system. The adaptive algorithm is related to the error. When the error of the system is changed, the adaptive gain will be directly changed according to the error. If the value of the adaptive gain is large, the value of the error will be large. In this experiment, the reference input is 50% step input. The experimental result in controlling the first order lag process by the adaptive PLL shows that the response of the controlled system has no overshoot, short rise time, and zero steady-state error. The experimental result also shows that when the output disturbance enters to the process control system, the adaptive PLL can maintain the stability of the system and the effect of the output disturbance can also be fast rejected. The adaptive PLL has better performance ...

  • PDF

위상동기회로(PLL)를 이용한 하이브리드 방식의 계통적용 한류기에 관한 연구 (A study of Hybrid Fault Current Limiter Connected to Power Grid by Using Phase Locked Loop)

  • 성병철;박정욱
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2008년도 제39회 하계학술대회
    • /
    • pp.476-477
    • /
    • 2008
  • 초전도 소자만을 이용한 한류기는 여러 가지 해결해야할 비용적, 기술적 문제를 안고 있다. 이런 문제들에 대한 해결과 동시에 초전도 한류기의 실용화를 위해 하이브리드 방식의 한류기가 고안되었으며 이는 초전도 소자만을 이용한 한류기가 갖고 있는 많은 문제점들을 해결할 수 있다고 판단되는 한류 방식이다. 본 논문은 기존의 하이브리드 방식의 한류기를 바탕으로 하여 Phase Locked Loop(PLL, 위상동기회로)를 이용한 하이브리드 방식의 초전도 한류기를 제시하였다. 일정한 선로 임피던스를 갖는 계통에서 사고가 발생할 경우 고장전류와 정상 상태의 전류 사이에 위상차가 발생하게 되는데, 이 위상차를 PLL의 위상 검출 능력을 통해 검출함으로써 한류기로서 동작할 수 있도록 하였다. 제시된 하이브리드 한류기의 성능은 PSCAD/EMTDC를 이용한 시뮬레이션을 통해 일기무한모선 시스템에 대한 적용을 통해 평가하였다.

  • PDF

거리 측정용 주파수 변조 연속파 레이더 개발에 관한 연구 (A study on the Development of Frequency Modulated Continuous Wave Radar for Distance Measurement)

  • 박동국;한태경;이현수
    • 한국마린엔지니어링학회:학술대회논문집
    • /
    • 한국마린엔지니어링학회 2005년도 전기학술대회논문집
    • /
    • pp.1005-1010
    • /
    • 2005
  • In this paper, it is presented a frequency modulated continuous wave radar (FMCW) for distance measurement. The frequency range is $10{\sim}11$ GHz and the sweep time of the signal is 100 ms. The test target is 0.8 m2 of metal plate. The experiment is performed in open ground and the pyramidal horn antenna of about 22 dBi gain is used. The beat frequency according to the target moving to 40 m is measured. There is a good agreement between measured and calculated results. But the resolution of the FMCW radar is not good such as about 10 cm. It is result from the nonlinear signal of voltage controlled oscillator (VCO). To improve the nonlinear characteristic of VCO, a high pass filter and phase locked loop (PLL) frequency synthesizer are included in the radar system.

  • PDF