• Title/Summary/Keyword: output control

Search Result 6,742, Processing Time 0.035 seconds

2 GHz 선형 위상 천이 특성을 갖는 소형 아날로그 위상천이기 (A 2 GHz Compact Analog Phase Shifter with a Linear Phase-Tune Characteristic)

  • 오현석;최재홍;정해창;허윤성;염경환
    • 한국전자파학회논문지
    • /
    • 제22권1호
    • /
    • pp.114-124
    • /
    • 2011
  • 본 논문에서는 2 GHz 선형 위상 천이 특성을 갖는 위상천이기를 설계 및 제작하여 보였다. 소형의 위상 천이기 구현을 위해 집중소자로 구성된 전통과 회로망(all pass network)을 기반으로 위상천이기를 구성하고, 박막세라믹 공정을 이용하여 제작하였다. 또한, 선형의 위상 천이 특성을 얻기 위해 버랙터(varactor) 다이오드에 직렬 커패시터를 연결하여, 전압에 대한 커패시턴스를 선형화함으로써 비선형성을 개선하였다. 전통과 회로망에 나타나는 인덕터는 스파이럴 인덕터로 구현하고, 이를 다이오드 바이어스 회로에 활용하여 $4\;mm{\times}4\;mm$ 면적을 가지는 소형 위상천이기를 구성할 수 있었다. 또한, 온-웨이퍼(on wafer)로 측정을 위해 입출력은 CPW(Coplanar Waveguide) 형상으로 구현하였으며, 제작된 위상천이기는 버랙터 조정 전압 0~5 V에 대하여, 2 GHz에서 삽입 손실은 약 4.2~4.7 dB, 위상 변화량은 약 $79^{\circ}$였으며, 예상한대로 선형 위상 천이 특성을 보였다.

병렬 구조의 직접 디지털 주파수 합성기의 설계 (A practial design of direct digital frequency synthesizer with multi-ROM configuration)

  • 이종선;김대용;유영갑
    • 한국통신학회논문지
    • /
    • 제21권12호
    • /
    • pp.3235-3245
    • /
    • 1996
  • 이산스펙트럽(Spread Spectrum) 통신 시스템에 사용되는 DDFS(Direct Digital Frequency Synthesizer)는 짧은 천이시간과 광대역의 특성을 요구하고, 전력소모도 적어야 한다. 이를 위해서 본 연구의 DDFS는 파이프라인 구조의 위상 가산기와 4개의 sine ROM을 병렬로 구성하여, 단일 sine ROM으로 구성된 DDFS에 비해 처리 속도를 4배 개선하였다. 위상 가산기의 위상 잘림으로 나빠지는 스펙트럼 특성은 위상 가산기 구조와 같은 잡음 정형기를 사용하여 보상하였고, 잡음 정형기의 출력 중 상위 8-bit만을 sine ROM의 어드레스로 사용하였다. 각각의 sine ROM은 사인 파형의 대칭성을 이용하여, 0 ~ $\pi$/2 사인 파형의 위상, 진폭 정보를 저장함으로 0 ~ 2$\pi$ 사인 파형의 정보를 갖는 sine ROM에 비해 크기를 크게 줄였고, 어드레스의 상위 2-bit를 제어 비트로 사용하여 2$\pi$의 사인 파형을 조합했다. 입력 클럭을 1/2, 1/4로 분주하여, 1/4 주기의 낮은 클럭 주파수로 대부분의 시스템을 구동하여, 소비 전력을 감소시켰다. DDFS 칩은 $0.8{\mu}$ CMOS 표준 공정의 게이트 어레이 기술을 이용ㅇ하여 구현하였다. 측정 결과 107MHz의 구동 클럭에서 안정하게 동작하였고, 26.7MHz의 최대 출력 주파수를 발생시켰다. 스펙트럼 순수도(Spectral purity)는 -65dBc이며, tuning latency는 55 클럭이다. DDFS칩의 소비 전력은 40MHz의 클럭 입력과 5V 단일 전원을 사용하였을 때 276.5mW이다.

  • PDF

능동 인덕터를 이용한 광대역 디지털 제어 발진기의 설계 (A Design of Wide-Range Digitally Controlled Oscillator with an Active Inductor)

  • 부영건;박안수;박형구;박준성;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제48권3호
    • /
    • pp.34-41
    • /
    • 2011
  • 본 논문은 넓은 튜닝 범위와 정밀한 해상도 성능을 가지는 능동 인덕터를 이용한 디지털 제어 발진기에 대한 논문이다. 디지털 제어 발진기의 주파수를 조정하기 위해 능동 인덕터의 트랜스컨덕턴스를 디지털적으로 조정하는 구조를 제안하였으며, 디지털 제어 발진기의 이득 또한 디지털적으로 조정하여 이득 변화를 상쇄하도록 하였다. 또한, 넓은 튜닝 영역과 정밀한 해상도를 구현하기 위해 자동 3 단계 주파수 및 이득 튜닝 루프를 제안하였다. 디지털 제어 발진기의 총 주파수 튜닝 영역은 2.1 GHz ~ 3.5 GHz로 1.4 GHz의 영역으로 이는 2.4 GHz의 중간 주파수에 대하여 58 %에 해당한다. 유효 주파수 해상도는 시그마 델타 모듈레이터를 사용하여 0.14 kHz/LSB를 구현하였다. 제안하는 디지털 제어 발진기는 0.13 ${\mu}m$ CMOS 공정으로 설계 되었다. 전체전력 소모는 1.2 V 공급전압에서 6.6 mW이며 위상 잡음 성능은 2.4 GHz 중간 주파수의 경우, 1 MHz 오프셋에서 -120.67dBc/Hz 성능을 보이고 있다.

미국 버지니아 주 산림자원통계 고찰 (Forest Resources Statistics of the State of Virginia in USA)

  • 최정기
    • Journal of Forest and Environmental Science
    • /
    • 제22권1호
    • /
    • pp.1-12
    • /
    • 2006
  • 미국 동부에 위치한 버지니아 주의 최근 2001년 산림자원에 대한 통계를 검토해 본 결과, 산림면적은 15.8백만 에이커(6.4백만ha)로 전체 토지의 62%를 차지하고, 산림의 77%가 사유림, 78%가 활엽수인 것으로 파악되었다. 산림의 총 입목 재적량은 265억$ft^3$으로 평균 입목축적이 $1.677ft^3/ac(117m^3/ha)$, 연 목재생산량은 543백만$ft^3$인 것으로 나타났다. 산림 생장량은 벌채량에 비해 연 271백만$ft^3$씩 증가하고 있는 반면, 산림면적은 최근 연 평균 20.000에이커(8.094ha)씩 감소되고 있는 것으로 나타났다. 버지니아 주 임산업의 경제규모는 1999년 기준 년 $254억에 해당하며, 산림관련 종사자는 약 248,000명인 것으로 추정하고 있다. 임산업 중 산림벌채로부터 매년 $863백만에 해당하는 소득을 창출하고 있으며, 이는 다른 농림축산 작물 통계 중 가장 높은 비율(28%)을 차지하는 것으로 나타났으며, 산림소유자들은 그들의 산림으로부터 매년 $345백만의 부가가치 수익을 얻는 것으로 파악되었다. 전체적으로 버지니아 주 산림의 경제적 및 공익적 가치는 연 간 총 $305억(약 30조원)이 되는 것으로 추정하고 있으며, 이 중 휴양평가액은 $30억, 공기정화 및 탄소고정평가액은 $19억인 것으로 나타났다.

  • PDF

저전력 고속 VLSI를 위한 Fast-Relocking과 Duty-Cycle Correction 구조를 가지는 DLL 기반의 다중 클락 발생기 (A DLL-Based Multi-Clock Generator Having Fast-Relocking and Duty-Cycle Correction Scheme for Low Power and High Speed VLSIs)

  • 황태진;연규성;전치훈;위재경
    • 대한전자공학회논문지SD
    • /
    • 제42권2호
    • /
    • pp.23-30
    • /
    • 2005
  • 이 논문에서는 낮은 stand-by power 및 DLL의 재동작 후 fast relocking 구조를 가지는 저전력, 고속 VISI 칩용 DLL(지연 고정 루프) 기반의 다중 클락 발생기를 제안하였다. 제안된 구조는 주파수 곱셈기를 이용하여 주파수 체배가 가능하며 시스템 클락의 듀티비에 상관없이 항상 50:50 듀티비를 위한 Duty-Cycle Correction 구조를 가지고 있다. 또한 DAC를 이용한 디지털 컨트롤 구조를 클락 시스템이 standby-mode에서 operation-mode 전환 후 빠른 relocking 동작을 보장하고 아날로그 locking 정보를 레지스터에 디지털 코드로 저장하기 위해 사용하였다. 클락 multiplication을 위한 주파수 곱셈기 구조로는 multiphase를 이용한 feed-forward duty correction 구조를 이용하여 지연 시간 없이 phase mixing으로 출력 클락의 duty error를 보정하도록 설계하였다. 본 논문에서 제안된 DLL 기반 다중 클락 발생기는 I/O 데이터 통신을 위한 외부 클락의 동기 클락과 여러 IP들을 위한 고속 및 저속 동작의 다중 클락을 제공한다. 제안된 DLL기반의 다중 클락 발생기는 $0.35-{\mu}m$ CMOS 공정으로 $1796{\mu}m\times654{\mu}m$ 면적을 가지며 동작 전압 2.3v에서 $75MHz\~550MHz$ lock 범위와 800 MHz의 최대 multiplication 주파수를 가지고 20psec 이하의 static skew를 가지도록 설계되었다.

나선형 인덕터를 이용한 VCO 최적설계 (Optimal Design of VCO Using Spiral Inductor)

  • 김영석;박종욱;김치원;배기성;김남수
    • 대한전자공학회논문지SD
    • /
    • 제39권5호
    • /
    • pp.8-15
    • /
    • 2002
  • 나선형 인덕터를 이용한 VCO를 MOSIS의 HP 0.5㎛ CMOS 공정으로 최적 설계하고 제작하였다. 나선형 인덕터의 SPICE 모델을 이용하여, Q지수(qualify factor)를 동작 주파수에서 최대화하기 위하여 레이아웃 변수인 금속선 폭, 회전수, 내경, 간격 등을 최적화하였다. 만약 동작주파수가 2㎓, 인덕턴스가 약 3nH이고, 금속선 두께 0.8㎛, 절연 산화막 두께 3㎛를 사용하는 MOSIS HP 0.5㎛ CMOS 공정의 경우 금속선 폭은 20 정도로 하는 것이 Q지수를 최대로 함을 확인하였다. 이렇게 최적화된 나선형 인덕터를 LC 공진 탱크에 사용하여 VCO를 설계, 제작 및 측정을 하였다. 측정은 온웨이퍼(on-wafer)상에서 HP8593E 스펙트럼 에널라이저를 이용하였다. 발진신호의 주파수는 약 1.61㎓이고, 컨트롤전압이 0V -2V변화할 때 발진주파수는 약 250㎒(15%) 변화하였으며, 출력 스펙트럼으로부터 중심주파수 1.61㎓에서 offset 주파수가 600㎑ 때의 위상잡음이 -108.4㏈c/㎐ 였다.

흰쥐 모델에서 Capsaicin이 소장 콜레스테롤 및 중성지방 흡수율에 미치는 영향 (Effect of Enteral Capsaicin on the Lymphatic Absorption of Cholesterol and Fats in Rats)

  • 서윤정;김주연;노상규
    • 한국식품영양과학회지
    • /
    • 제38권12호
    • /
    • pp.1712-1717
    • /
    • 2009
  • 본 연구는 capsaicin 투여가 콜레스테롤을 포함한 지방의 소장 흡수율에 어떠한 영향을 미치는지를 조사하기 위해서 설계되었다. 지방의 소장 흡수율을 측정하기 위해서 흰쥐 소장 지방 흡수율 측정모델을 이용하여, 쥐의 십이지장으로 capsaicin이 포함된 지질유화액을 8시간 동안 지속적으로 주 입하면서 8시간 동안 림프관으로 분비되는 14C-cholesterol, α-tocopherol, 지방산을 분석하여 capsaicin에 의한 영향을 비교하였다. 8시간 동안 분비된 림프액의 양은 대조군과 capsaicin군 간에 유의적인 차이를 나타내지 않았다. α-tocopherol의 흡수율에서도 유의적인 차이가 없었다. 그러나 총 8시간 그리고 시간대별 14C-cholesterol 흡수율은 대조군과 비교하였을 때 capsaicin군에서 유의적인 차이로 감소되는 경향을 보였다. 또한 중성지방의 흡수율의 비교에서도 팔미트산, 스테아르산, 아라키돈산, DHA의 흡수율은 두 군 간에 유의적인 차이가 없었으나 지방유화액을 통해 주입한 올레인산의 흡수율에서는 유의적인 감소현상을 보였다. 결론적으로, capsaicin의 응용성은 비만 치료 및 지방대사 조절과 관련해 특히, 소장 지방 흡수대사에 치중한 식이적인 수단의 근거로써 활용이 기대된다.

수문자료가 Neuro-Fuzzy 기법 결과에 미치는 영향 분석 (Analysis of Impact of Hydrologic Data on Neuro-Fuzzy Technique Result)

  • 지정원;최창원;이재응
    • 대한토목학회논문집
    • /
    • 제33권4호
    • /
    • pp.1413-1424
    • /
    • 2013
  • 최근 우리나라에는 집중호우의 발생 빈도가 잦아지고 있다. 집중호우는 단시간에 발생하여 인명과 재산에 직접적인 피해를 주는 특징이 있다. 이러한 이유로 치수에 대한 관심은 점점 높아지고 있으며 정확한 유량 예측을 바탕으로 홍수에 대비할 수 있는 시스템 개발에 대한 연구가 활발하게 이루어지고 있다. 지금까지 홍수 예보에는 주로 물리적 모형이 사용되어 왔다. 물리적 모형은 매개변수 결정을 위해 많은 자료를 필요로 하고 또 매개변수의 결정 과정에서 많은 불확실성을 포함하고 있기 때문에 계산과정을 거치는 동안 다양한 오차가 반복하여 누적되는 단점이 있다. ANFIS는 인공신경회로망과 퍼지기법을 사용한 자료 지향형 모형으로 기존의 물리적 모형에서 사용한 방대한 양의 물리적 자료를 배제하고 유역의 강우자료와 유량자료만을 사용하여 모형을 구축하고 수위를 예측할 수 있다는 장점이 있다. 그러나 자료 지향형 모형은 입력 자료와 결과 사이의 논리적 상관성을 찾을 수 없다는 단점이 있다. 본 연구에서는 ANFIS 모형에 사용되는 함수의 옵션과 입력자료의 특성의 제한적인 변화에 따른 결과자료 분석을 통해 자료 지향형 모형의 특성을 분석하였다. 또한 일반적으로 많이 사용하는 물리적 모형 중 하나인 HEC-HMS의 유출량 산정 결과와의 비교를 통해 ANFIS의 적용성을 평가하였다. 본 연구는 남한강 상류에 위치한 청미천 유역의 2007년부터 2011년까지의 관측 강우자료와 유량자료를 사용하여 수행하였다.

고에너지 X선 선량계 적용을 위한 TiO2 첨가된 요오드화수은 반도체 검출기 제작 및 평가 (The Fabrication and Evaluation of HgI2 Semiconductor Detector as High Energy X-ray Dosimeter Application)

  • 최일홍;노성진;박정은;박지군;강상식
    • 한국방사선학회논문지
    • /
    • 제8권7호
    • /
    • pp.383-387
    • /
    • 2014
  • 본 연구에서는 선형가속기의 소조사면에 보다 정확한 선량계측이 가능하고, 빔 분포 영상화가 가능 계측시스템 개발을 위해 반도체화합물을 이용한 검출 센서를 제작하여 성능평가를 하였다. 센서 제작은 대면적 필름 형성을 위해 입자침전법을 이용하였다. 고에너지 X선에 대한 검출 특성은 암전류, 출력전류, 상승시간, 하강시간, 응답지연 측정을 통해 조사되었다. 측정 결과, $TiO_2$가 혼합된 $HgI_2$ 센서가 $PbI_2$, PbO, $HgI_2$ 보다 우수한 특성을 보였다. 선형가속기를 이용하여 선형성, 재현성 및 정확성 평가를 수행하였으며, 결과적으로 실제 임상에 적용되고 있는 선량 검출기와 감응 특성을 비교 시 재현성, 선형성 및 정확성 등에서 매우 우수한 특성을 나타내는 것을 확인할 수 있었다.

전류-컨베이어(CCII)를 사용한 새로운 계측 증폭기 설계 (Design of a Novel Instrumentation Amplifier using Current-conveyor(CCII))

  • 차형우;정태윤
    • 전자공학회논문지
    • /
    • 제50권12호
    • /
    • pp.80-87
    • /
    • 2013
  • 저가, 광대역, 그리고 넓은 이득 제어 범위를 갖는 전자 계측 시스템을 실현하기 위한 정극성 전류 컨베이어(positive polarity current-conveyor : CCII+)를 사용한 새로운 계측 증폭기(instrumentation amplifier : IA)를 설계하였다. 이 IA는 두 개의 CCII+, 세 개의 저항 그리고 한 개의 연산 증폭기(operational amplifier : op-amp)로 구성된다. 동작 원리는 두 입력 전압의 차가 전압 및 전류 폴로워(follower) 사용되는 두 개의 CCII+에 의해 각각 동일한 전류로 변환되고 이 전류는 op-amp의 (+)단자의 저항기와 귀환 저항기를 통과시켜 출력 전압을 구하는 것이다. IA의 동작 원리를 확인하기 위해 AB급 CCII+를 설계하였고 상용 op-amp LF356을 사용하여 IA를 구현하였다. 시뮬레이션 결과 CCII+를 사용한 전압 폴로워는 ${\pm}$4V의 선형범위에서 0.21mV의 오프셋 전압을 갖고 있었다. IA는 1개의 저항기의 저항값 변화로 -20dB~+60dB의 이득을 갖고 있으며, 60dB에 대한 -3dB 주파수는 400kHz이였다. 제안한 IA의 외부의 저항기의 정합이 필요 없고 다른 저항기로 오프셋을 조절할 수 있는 장점을 갖고 있다. 소비전력은 ${\pm}$5V 공급전압에서 130mW이였다.