• 제목/요약/키워드: low power mode

검색결과 1,107건 처리시간 0.033초

A Current-mode peak detector circuit

  • Riewruja, V.;Linthong, A.;Kaewpoonsuk, A.;Guntapong, R.;Supaph, S.
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2000년도 제15차 학술회의논문집
    • /
    • pp.512-512
    • /
    • 2000
  • In this article, a current mode peak detector circuit is presented. The simple circuit configuration comprises four MOS transistors and one external capacitor. The realization method is suitable fur fabrication using CMOS technology and all transistors are operated in their saturation region. The proposed circuit exhibits a very low drop rate and provides high accuracy, high-speed and wide dynamic range. The proposed circuit has very low power dissipation and operates using a single 2.5V supply. Simulation results confirmed the characteristic of the proposed circuit are also included.

  • PDF

Low Loss Highly Birefringent Porous Core Fiber for Single Mode Terahertz Wave Guidance

  • Habib, Md. Ahasan;Anower, Md. Shamim
    • Current Optics and Photonics
    • /
    • 제2권3호
    • /
    • pp.215-220
    • /
    • 2018
  • A novel porous-core hexagonal lattice photonic crystal fiber (PCF) is designed and analyzed for efficient terahertz (THz) wave propagation. The finite element method based Comsol v4.2 software is used for numerical analysis of the proposed fiber. A perfectly matched layer boundary condition is used to characterize the guiding properties. Rectangular air-holes are used inside the core to introduce asymmetry for attaining high birefringence. By intentionally rotating the rectangular air holes of porous core structure, an ultrahigh birefringence of 0.045 and low effective material loss of $0.086cm^{-1}$ can be obtained at the operating frequency of 0.85 THz. Moreover, single-mode properties, power fraction in air core and confinement loss of the proposed PCF are also analyzed. This is expected to be useful for wideband imaging and telecom applications.

저온영역에서 단열용기를 이용한 연료전지 모의 실험 (Simulation Experiment of PEMFC Using Insulation Vessel at Low Temperature Region)

  • 조인수;권오정;김유;현덕수;박창권;오병수
    • 한국수소및신에너지학회논문집
    • /
    • 제19권5호
    • /
    • pp.403-409
    • /
    • 2008
  • Polymer electrolyte membrane fuel cell (PEMFC) is very interesting power source due to high power density, simple construction and operation at low temperature. But it has problems such as high cost, improvement of performance, effect of temperature and initial start at low temperature. These problems can be approached to be solved by using experiment and mathematical method which are general principles for analysis and optimization of control system for heat and hydrogen detecting management. In this paper, insulation vessel and control system for stable operation of fuel cell at low temperature were developed for experiment. The constant temperature capability and the heating time at sub-zero temperatures with insulation control system were studied by using a heating bar of 60W class. PEMFC stack which was made by 4 cells with $50\;mc^2$ active area in each cell is a thermal source. Times which take to reach constant temperature by the state of insulation vacuum were measured at variable environment temperatures. The test was performed at two conditions: heating mode and cooling mode. Constant temperature capability was better at lower environment temperature and vacuum pressure. The results of this experiment could be used as basis data about stable operation of fuel cell stack in low temperature zone.

모바일 디스플레이 디지털 인터페이스용 저전력 고속 수신기 회로의 설계 (Design of Low-Power and High-Speed Receiver for a Mobile Display Digital Interface)

  • 이천효;김정훈;이재형;김려연;윤용호;장지혜;강민철;이용진;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제13권7호
    • /
    • pp.1379-1385
    • /
    • 2009
  • 본 논문에서는 모바일 디스플레이 디지털 인터페이스용 저전력 고속 수신기 회로를 제안하였다. 새롭게 제안된 저전력 수신기 회로는 바이어스 전류인 싱크 전류와 소스 전류를 공급전압, 공정, 온도 및 공통 모드 입력 전압의 변 동에 대해 둔감하도록 설계되었다. 3.0V${\sim}$3.6V의 전원전압과 -40${\sim}$85$^{\circ}$C의 온도에서 450Mbps 이상의 고속 데이터 수신이 가능하다. 그리고 모의 실험결과 소모전류는500${\mu}$A 이하이다. 테스트 칩은 매그나칩 0.35${\mu}$m CMOS 공정을 이용하여 제작되었으며, 테스터 결과 데이터 수신기 회로와 데이터 복원 회로가 정상적으로 동작하는 것을 확인하였다.

High-Speed Digital/Analog NDR ICs Based on InP RTD/HBT Technology

  • Kim, Cheol-Ho;Jeong, Yong-Sik;Kim, Tae-Ho;Choi, Sun-Kyu;Yang, Kyoung-Hoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제6권3호
    • /
    • pp.154-161
    • /
    • 2006
  • This paper describes the new types of ngative differential resistance (NDR) IC applications which use a monolithic quantum-effect device technology based on the RTD/HBT heterostructure design. As a digital IC, a low-power/high-speed MOBILE (MOnostable-BIstable transition Logic Element)-based D-flip flop IC operating in a non-return-to-zero (NRZ) mode is proposed and developed. The fabricated NRZ MOBILE D-flip flop shows high speed operation up to 34 Gb/s which is the highest speed to our knowledge as a MOBILE NRZ D-flip flop, implemented by the RTD/HBT technology. As an analog IC, a 14.75 GHz RTD/HBT differential-mode voltage-controlled oscillator (VCO) with extremely low power consumption and good phase noise characteristics is designed and fabricated. The VCO shows the low dc power consumption of 0.62 mW and good F.O.M of -185 dBc/Hz. Moreover, a high-speed CML-type multi-functional logic, which operates different logic function such as inverter, NAND, NOR, AND and OR in a circuit, is proposed and designed. The operation of the proposed CML-type multi-functional logic gate is simulated up to 30 Gb/s. These results indicate the potential of the RTD based ICs for high speed digital/analog applications.

4-lane을 가지는 1.8V 2-Gb/s SLVS 송신단 (A 1.8V 2-Gb/s SLVS Transmitter with 4-lane)

  • 백승욱;장영찬
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2013년도 추계학술대회
    • /
    • pp.357-360
    • /
    • 2013
  • 고속 저전력 모바일 응용분야를 위한 1.8V 2-Gb/s SLVS 송신단을 제안한다. 제안하는 송신단은 데이터 전송을 위한 4-lane 송신단, 소스 동기 클럭 방식을 위한 1-lane 송신단, 그리고 8-phase 클럭 발생기로 구성된다. 제안하는 SLVS 송신단은 50 mV에서 650 mV의 출력 전압 범위를 가지며 고속 동작 모드와 저전력 모드를 제공한다. 또한, signal integrity를 개선하기 위한 출력 드라이버의 임피던스 교정 기법이 제안된다. 제안하는 SLVS 송신단은 1.8V의 공급 전압을 가지는 $0.18-{\mu}m$ 1-poly 6-metal CMOS 공정을 이용하여 구현된다. 구현된 SLVS 송신단의 데이터 jitter의 시뮬레이션 결과는 2-Gb/s의 데이터 전송속도에서 8.04 ps이다. 1-lane을 위한 SLVS 송신단의 면적과 전력소모는 각각 $422{\times}474{\mu}m^2$와 5.35 mW/Gb/s이다.

  • PDF

Power Smoothening Control of Wind Farms Based on Inertial Effect of Wind Turbine Systems

  • Nguyen, Thanh Hai;Lee, Dong-Choon;Kang, Jong-Ho
    • Journal of Electrical Engineering and Technology
    • /
    • 제9권3호
    • /
    • pp.1096-1103
    • /
    • 2014
  • This paper proposes a novel strategy for attenuating the output power fluctuation of the wind farm (WF) in a range of tens of seconds delivered to the grid, where the kinetic energy caused by the large inertia of the wind turbine systems is utilized. A control scheme of the two-level structure is applied to control the wind farm, which consists of a supervisory control of the wind farm and individual wind turbine controls. The supervisory control generates the output power reference of the wind farm, which is filtered out from the available power extracted from the wind by a low-pass filter (LPF). A lead-lag compensator is used for compensating for the phase delay of the output power reference compared with the available power. By this control strategy, when the reference power is lower than the maximum available power, some of individual wind turbines are operated in the storing mode of the kinetic energy by increasing the turbine speeds. Then, these individual wind turbines release the kinetic power by reducing the turbine speed, when the power command is higher than the available power. In addition, the pitch angle control systems of the wind turbines are also employed to limit the turbine speed not higher than the limitation value during the storing mode of kinetic energy. For coordinating the de-rated operation of the WT and the storing or releasing modes of the kinetic energy, the output power fluctuations are reduced by about 20%. The PSCAD/EMTDC simulations have been carried out for a 10-MW wind farm equipped with the permanent-magnet synchronous generator (PMSG) to verify the validity of the proposed method.

전력품질개선기능을 갖는 계통연계형 태양광 발전시스템 (A Grid-interactive PV Generation System with the Function of the Power Quality Improvement)

  • 고성훈;조아란;강대업;박천성;전칠환;이성룡
    • 전력전자학회논문지
    • /
    • 제12권4호
    • /
    • pp.300-309
    • /
    • 2007
  • 본 논문에서는 전력품질개선기능을 갖는 계통연계형 태양광 발전시스템을 제안한다. 제안된 시스템은 전류제어형 전압원인버터 하나만을 사용하여 단위역률, 고조파저감 그리고 무효전력보상을 동시에 수행한다. 제안된 시스템의 동작모드는 2개의 모드로 구분할 수 있다. 야간모드에서는 PQC를 통해 부하에서 발생하는 무효전력을 보상한다. 주간모드에서는 고조파 저감 및 역률개선을 위한 PQC를 수행하면서 동시에 태양광의 최대전력을 발전하는 MPPT를 수행한다. 본 연구에서 제안한 시스템의 유용성을 확인하기 위해 시뮬레이션과 실험을 수행하였다.

파워 스위치 구조를 결합한 비동기 회로 설계 (Asynchronous Circuit Design Combined with Power Switch Structure)

  • 김경기
    • 한국산업정보학회논문지
    • /
    • 제21권1호
    • /
    • pp.17-25
    • /
    • 2016
  • 본 논문은 동기회로에서 누설 전류를 줄이기 위해서 사용되는 파워 스위치 구조를 결합한 새로운 구조의 저전력 비동기 회로 설계 방법을 제안하고자 한다. Static 방식, Semi-static 방식과 같은 기존의 지연 무관방식의 비동기 방식과 비교해서 다소 속도의 손해는 있지만, 파워 스위치에 의해서 데이터가 없는 상태에서는 누설 전력을 줄일 수 있고, 전체 사이즈가 작아짐으로써 데이터가 입력되는 순간의 스위칭 전력도 줄일 수 있는 장점이 있다. 따라서, 제안된 방법은 속도보다 저전력을 기본으로 하는 사물인터넷 시스템에서 요구되는 전전력 설계 방법이 될 것이다. 본 논문에서는 새로운 방식의 비동기 회로를 사용하여 $4{\times}4$곱셈기를 0.11um 공정으로 설계하고, 기존의 비동기 방식의 곱셈기와 스피드, 누설 전류, 스위칭 파워, 회로 크기 등을 비교하였다.

Power Decoupling Control Method of Grid-Forming Converter: Review

  • Hyeong-Seok Lee;Yeong-Jun Choi
    • 한국컴퓨터정보학회논문지
    • /
    • 제28권12호
    • /
    • pp.221-229
    • /
    • 2023
  • 최근 전력 계통에 인공 관성, 감쇠, 블랙스타트 기능, 독립 운전 기능 등을 제공할 수 있어 많은 주목을 받고 있는 Grid-forming(GFM) 컨버터는 저전압 Microgrids(MG)에서 낮은 라인 임피던스의 X/R 비율과 작지 않은 전력각으로 인한 유효전력과 무효전력 간의 커플링 현상이 발생한다. 이러한 전력 커플링 현상은 GFM 컨버터의 안정성 및 성능 저하 문제, 부정확한 전력 공유 문제, 제어 파라미터 설계 문제를 유발하고 있다. 따라서 본 논문은 GFM 컨버터와 관련된 제어 방법뿐만 아니라 전력 디커플링 방법에 대한 검토 연구로서, 유망 제어 방법을 소개하고 전력 디커플링 방법에 대한 비판적 검토를 통하여 향후 연구 활동의 접근성을 높이고자 하였다. 이에 따라 전력디커플링 방법 연구를 위해 향후 연구자들이 쉽게 접근할 수 있어 분산 발전원 확대에 기여할 수 있을 것이다.