• 제목/요약/키워드: low power mode

검색결과 1,107건 처리시간 0.027초

소비 전력 모델링에 입각한 휴대용 온습도 측정기의 저전력 설계 및 구현 (A Low-Power Design and Implementation of the Portable Device for Measuring Temperature and Humidity Based On Power Consumption Modeling)

  • 이철호;홍윤식
    • 한국산학기술학회논문지
    • /
    • 제15권2호
    • /
    • pp.1027-1035
    • /
    • 2014
  • 휴대용 기기에서 가장 중요한 설계 요소는 소비 전력이다. 본 논문에서는 휴대용 온습도 측정기 설계 초기에 전력 소비 모델을 제시하고, 제시된 모델에 입각해 휴대용 온습도 측정기의 소비 전력을 설계한다. 이렇게 설계된 휴대용 온습도 측정기의 소비 전력을 사전 검증함으로써 제품 구현 전에 설계 검증을 완료하기 위한 전력 소비 설계 모델링 방안을 제시하고자 한다. 한편, 대기 모드에서 소비 전류를 효과적으로 감소시키기 위한 전력 소비 설계 개선 방안도 제시한다. 휴대용 온습도 측정기 구현을 통해 전력 소비 모델링에 입각한 설계 방법론의 타당성을 확인할 것이다.

저전력 비동기 무선센서네트워크에서 체크인터벌 조절에 따른 지연시간 분석 (Analysis of Delay time by Adjusting of Check Interval in Asynchronous Wireless Sensor Network with Low Power)

  • 윤미희;김동원
    • 한국인터넷방송통신학회논문지
    • /
    • 제20권2호
    • /
    • pp.75-80
    • /
    • 2020
  • 센서네트워크를 위한 여러 가지 저전력 MAC들이 제안되어 있다. 그 중 IEEE802.15.4은 동기화로 인한 전력소모가 많은 단점을 가지며 전력소모를 줄이기 위한 수면(sleep)과 각성(awake)을 반복하는 슈퍼프레임(superframe) 동작으로 지연시간이 길어지는 단점이 있다. 대표적 비동기 B-MAC은 체크인터벌에 따라 지연시간을 짧게 할 수는 있지만 송신단에서는 과도한 프리엠블로 전력소모가 발생하며 수신단에서는 오버히어링으로 전력 손실이 발생하는 단점을 가진다. 기존 MAC들의 지연시간과 전력소모 불균형으로 인한 단점을 보완하기 위해 비동기식 B-MAC 기법에 체크인터벌을 적응형으로 운용하는 방법[1]이 제안된 바 있다. 제안 방식에 따른 스루풋과 지연시간 측면의 성능을 분석한다.

MIMO 통신 시스템을 위한 저전력 심볼 검출기 설계 연구 (Low Power Symbol Detector for MIMO Communication Systems)

  • 황유선;장수현;정윤호
    • 한국항행학회논문지
    • /
    • 제14권2호
    • /
    • pp.220-226
    • /
    • 2010
  • 본 논문에서는 2개의 송 수신 안테나를 갖는 MIMO 통신 시스템을 위한 저전력 심볼 검출기의 구조를 제안한다. 제안된 심볼 검출기는 MIMO 전송 기법 중 공간 다이버시티(spatial diversity, SD) 모드뿐 아니라 공간 다중화(spatial multiplexing, SM) 모드를 모두 지원하며, ML 수준의 성능을 제공한다. 또한, 연산 블록의 공유와 MIMO 모드에 따라 구분되는 클럭 신호를 사용하여 하드웨어의 전력 소모량을 크게 감소시켰다. 제안된 하드웨어 구조는 하드웨어 설계 언어 (HDL)을 이용하여 설계되었고, $0.13{\mu}m$ CMOS standard 셀 라이브러리를 사용하여 합성되었다. 전력 소모량은 Synopsys Power CompilerTM을 사용하여 측정되었고, 그 결과 기존의 설계 구조대비 제안된 구조의 경우 최대 85%까지의 평균 소모 전력을 감소시킬 수 있음을 확인할 수 있었다.

High Ratio Bidirectional DC-DC Converter with a Synchronous Rectification H-Bridge for Hybrid Energy Sources Electric Vehicles

  • Zhang, Yun;Gao, Yongping;Li, Jing;Sumner, Mark;Wang, Ping;Zhou, Lei
    • Journal of Power Electronics
    • /
    • 제16권6호
    • /
    • pp.2035-2044
    • /
    • 2016
  • In order to match the voltages between high voltage battery stacks and low voltage super-capacitors with a high conversion efficiency in hybrid energy sources electric vehicles (HESEVs), a high ratio bidirectional DC-DC converter with a synchronous rectification H-Bridge is proposed in this paper. The principles of high ratio step-down and step-up operations are analyzed. In terms of the bidirectional characteristic of the H-Bridge, the bidirectional synchronous rectification (SR) operation is presented without any extra hardware. Then the SR power switches can achieve zero voltage switching (ZVS) turn-on and turn-off during dead time, and the power conversion efficiency is improved compared to that of the diode rectification (DR) operation, as well as the utilization of power switches. Experimental results show that the proposed converter can operate bidirectionally in the wide ratio range of 3~10, when the low voltage continuously varies between 15V and 50V. The maximum efficiencies are 94.1% in the Buck mode, and 93.6% in the Boost mode. In addition, the corresponding largest efficiency variations between SR and DR operations are 4.8% and 3.4%. This converter is suitable for use as a power interface between the battery stacks and super-capacitors in HESEVs.

Relationship between Pattern of Fatigue Crack Surface and Fatigue Crack Growth Behavior under $K_{III}$ Mode-Four Point Shear in Al 5083-O

  • Kim Gun-Ho;Won Young-Jun;Sakakur Keigo;Fujimot Takehiro;Nishioka Toshihisa
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제30권4호
    • /
    • pp.474-482
    • /
    • 2006
  • Generally almost all fatigue crack growth is affected by mode I. For this reason a study on mode I has concentrated in the field of fracture mechanics. However the fatigue crack initiation and growth in machines and structures usually occur in mixed mode loading. If there is any relationship between the cause of fracture in mixed mode loading and fracture surface, fracture surface pattern will be the main mean explaining reasons of fatigue fracture and obtaining further information about fracture process. In this paper low point shear-fatigue test with Aluminum alloy hi 5083-O is carried out from this prospect and then the mixed mode distribution of fracture surface is examined from the result after identifying the generation of fatigue crack surface pattern. It was found from the experimental results that the fatigue crack surface pattern and the fatigue crack shear direction are remarkably consistent. Furthermore It is possible that the analysis of distribution of mixed mode through the fatigue crack surface pattern.

전류예측기를 이용한 10비트 저전력 전류구동 CMOS A/D 변환기 설계 (Design of a 10 bit Low-power current-mode CMOS A/D converter with Current predictors)

  • 심성훈;권용복;윤광섭
    • 전자공학회논문지C
    • /
    • 제35C권10호
    • /
    • pp.22-29
    • /
    • 1998
  • 본 논문에서는 휴대용 영상신호처리 시스템에 집적화할 수 있는 전류예측기와 모듈형 기준전류원을 이용한 10비트 저전력 전류구동 CMOS A/D 변환기를 설계하였다. 전류예측기와 모듈형 기준 전류원을 사용함으로써 2단 플래시구조를 갖는 A/D 변환기에 비해 비교기와 기준전류원의 개수를 줄일 수 있게 되었고, 따라서 설계된 A/D변환기의 저전력 동작이 가능하였다. 설계된 10비트 저전력 전류구동 CMOS A/D 변환기는 0.6㎛ n-well single-poly triple metal CMOS 공정을 사용하여 제작되었다. +5V 단일 공급전압하에서 동작할 때 측정된 전력소모는 94.4mW이며, 아날로그 입력 전류범위는 16㎂에서 528㎂로 측정되었으며, INL과 DNL은 각각 ±1LSB, ±0.5LSB이하로 나타났다. 또한 10MSamples/s의 변환속도를 나타내었고, 제작된 10비트 전류구동 CMOS 4/D 변환기의 유효 칩면적은 1.8㎜ x 2.4㎜이다.

  • PDF

3중 모드 DC-DC 벅 변환기 설계 (Design of a Tripple-Mode DC-DC Buck Converter)

  • 유성목;박준호;박종태;유종근
    • 전기전자학회논문지
    • /
    • 제15권2호
    • /
    • pp.134-142
    • /
    • 2011
  • 본 논문에서는 3중 모드 고효율 DC-DC 벅 변환기를 설계하였다. 설계된 벅 변환기는 부하 전류가 큰 경우(100mA~500mA)에는 PWM(Pulse Width Modulation) 제어 방식을 사용하고, 부하 전류가 작은 경우(1mA~100mA)에는 PFM(Pulse Frequency Modulation) 제어 방식을 사용하며, 부하 전류가 1mA 이하인 대기모드(sleep mode)에서는 LDO(Low Drop Out)를 사용한다. 또한, PFM 모드에서 부하 전류가 작은 경우 효율을 증가시키기 위해 DPSS(Dynamic Partial Shutdown Strategy) 기법을 사용하였다. 그 결과 설계된 변환기는 넓은 부하 전류 범위에서 높은 효율을 얻을 수 있다. 제안된 벅 변환기는 CMOS 0.18um공정을 이용하여 설계되었다. 최대 효율은 96.4% 이고, 최대 부하 전류는 500mA이다. 입력과 출력 전압은 각각 3.3V와 2.5V이며, 칩 크기는 PAD를 포함하여 1.15mm ${\times}$ 1.10mm이다.

DPSS 기능을 갖는 3중 모드 DC-DC Buck 변환기 (A Triple-Mode DC-DC Buck Converter with DPSS Function)

  • 유성목;황인호;박종태;유종근
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2011년도 추계학술대회
    • /
    • pp.411-414
    • /
    • 2011
  • 본 논문에서는 DPSS 기능을 갖는 3중 모드 DC-DC buck 변환기를 설계하였다. 설계된 buck 변환기는 부하 전류가 큰 경우(80mA~500mA)에는 PWM(Pulse Width Modulation) 제어 방식을 사용하고, 부하 전류가 작은 경우(1mA~80mA)에는 PFM(Pulse Frequency Modulation) 제어 방식을 사용하며, 부하 전류가 1mA 이하인 대기모드(sleep-mode)에서는 LDO(Low Drop Out)를 사용한다. 또한, PFM 제어 방식에서 부하 전류가 작은 경우 효율을 증가시키기 위해 DPSS(Dynamic Partial Shutdown Strategy) 기법을 사용하였다. 그 결과 넓은 부하 전류 범위에서 높은 효율을 얻을 수 있다. 제안된 벅 변환기는 CMOS 0.18um 공정을 이용하여 설계되었다. 3.3V의 입력전압을 받아 2.5V의 출력전압으로 강압시키며, 최대 부하전류는 500mA이고, 스위칭 주파수는 1MHz이다. 최대효율은 97.03 %, 칩 크기는 PAD를 포함하여 $1465um{\times}895um$이다.

  • PDF

저전력 디지털 PLL의 설계에 대한 연구 (A Study on the Design of Low Power Digital PLL)

  • 이제현;안태원
    • 전자공학회논문지 IE
    • /
    • 제47권2호
    • /
    • pp.1-7
    • /
    • 2010
  • 이 논문에서는 PLL에 기반한 주파수 합성기의 구현에 있어서 전력 소모를 줄이기 위한 저전력 디지털 PLL의 구조 및 설계에 대하여 기술한다. 제안된 구조의 디지털 PLL에서는 초기 주파수 비교를 위하여 광대역 디지털 로직 직교상관기를 사용 하고, 최종 주파수 비교를 위하여 저전력 특성을 갖는 협대역 디지털 로직 직교상관기를 사용하여 디지털 제어 발진기의 주파수가 제어되도록 하였다. 또한 동작하지 않는 디지털 블록의 전력을 최소화하는 회로 기법을 적용함으로써 대기 전력 소모를 추가적으로 줄일 수 있도록 하였다. 제안된 디지털 PLL의 동작 및 저전력 특성은 MOSIS 1.8V $0.35{\mu}m$ CMOS 공정 조건에서 MyCAD를 이용한 설계 및 모의실험을 통해 검증하였으며, 20% 정도의 전력 소모 감소 효과를 확인하였다.

낮은 전압 스트레스의 스위치를 가지는 1-stage 비대칭 LLC 공진형 컨버터 (1-stage Asymmetrical LLC Resonant Converter with Low Voltage Stress Across Switching Devices)

  • 김춘택;김성주;나재두;김영석
    • 전기학회논문지
    • /
    • 제62권8호
    • /
    • pp.1101-1107
    • /
    • 2013
  • A light emitting diodes(LED) lighting has been increasingly used due to its low power consumption, long life time, high efficiency, and environment friendly characteristics. Also various power converters has been applied to drive these LED lighting. Among many power converters, a LLC resonant converter could be applied for LED lighting because of its high efficiency and high power density. Furthermore, the function of power factor correction(PFC) might be added. In this paper, 1-stage asymmetrical LLC resonant converter is proposed. The proposed converter performs both input-current harmonics reduction and PFC using the discontinuous conduction mode(DCM). The proposed 1-stage LLC resonant converter approach has the lower voltage stress across switching devices and achieve the zero voltage switching(ZVS) in switching devices. To verify the performance of the proposed converter, simulation and experimental results from a 300[W] prototype are provided.