• 제목/요약/키워드: low noise receiver

검색결과 277건 처리시간 0.028초

GaAs를 이용한 X-Band용 DBS 수신기 전단부의 MMIC 설계 (Design Methodology of MMIC for X-Band DBS Receiver Front ends using GaAs)

  • 조승기;이진구;김상명;조광래;윤현보
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1987년도 전기.전자공학 학술대회 논문집(II)
    • /
    • pp.1564-1568
    • /
    • 1987
  • A design methodology for front ends of a Direct Broadcasting satellite (DBS) Receiver for X-band was reported by utilizing Monolithic Microwave Integrated Circuits (MMIC) technology. The frequency converter including a three-stage low-noise amplifier, a image frequency rejection filter, and a mixer and buffer amplifier was designed by a Home-made CAD program. The results of computer simulation using the CAD program showed that overall gain was over 36.63dB, and noise figure below 2.55dB, respectively.

  • PDF

Blind Source Separation for OFDM with Filtering Colored Noise and Jamming Signal

  • Sriyananda, M.G.S.;Joutsensalo, Jyrki;Hamalainen, Timo
    • Journal of Communications and Networks
    • /
    • 제14권4호
    • /
    • pp.410-417
    • /
    • 2012
  • One of the premier mechanisms used in extracting unobserved signals from observed mixtures in signal processing is employing a blind source separation (BSS) algorithm. Orthogonal frequency division multiplexing (OFDM) techniques are playing a prominent role in the sphere of multicarrier communication. A set of remedial solutions taken to mitigate deteriorative effects caused within the air interface of OFDM transmission with aid of BSS schemes is presented. Four energy functions are used in deriving the filter coefficients. Energy criterion functions to be optimized and the performance is justified. These functions together with iterative fixed point rule for receive signal are used in determining the filter coefficients. Time correlation properties of the channel are taken advantage for BSS. It is tried to remove colored noise and jamming components from themixture at the receiver. Themethod is tested in a slow fading channel with a receiver containing equal gain combining to treat the channel state information values. The importance is that, these are quite low computational complexity mechanisms.

L1/L5 밴드 GPS/Galileo 수신기를 위한 $0.13{\mu}m$ 3.6/4.8 mW CMOS RF 수신 회로 (A 3.6/4.8 mW L1/L5 Dual-band RF Front-end for GPS/Galileo Receiver in $0.13{\mu}m$ CMOS Technology)

  • 이형수;조상현;고진호;남일구
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.421-422
    • /
    • 2008
  • In this paper, CMOS RF front-end circuits for an L1/L5 dual-band global positioning system (GPS)/Galileo receiver are designed in $0.13\;{\mu}m$ CMOS technology. The RF front-end circuits are composed of an RF single-to-differential low noise amplifier, an RF polyphase filter, two down-conversion mixers, two transimpedance amplifiers, a IF polyphase filter, four de-coupling capacitors. The CMOS RF front-end circuits provide gains of 43 dB and 44 dB, noise figures of 4 dB and 3 dB and consume 3.6 mW and 4.8 mW from 1.2 V supply voltage for L1 and L5, respectively.

  • PDF

A 3.1 to 5 GHz CMOS Transceiver for DS-UWB Systems

  • Park, Bong-Hyuk;Lee, Kyung-Ai;Hong, Song-Cheol;Choi, Sang-Sung
    • ETRI Journal
    • /
    • 제29권4호
    • /
    • pp.421-429
    • /
    • 2007
  • This paper presents a direct-conversion CMOS transceiver for fully digital DS-UWB systems. The transceiver includes all of the radio building blocks, such as a T/R switch, a low noise amplifier, an I/Q demodulator, a low pass filter, a variable gain amplifier as a receiver, the same receiver blocks as a transmitter including a phase-locked loop (PLL), and a voltage controlled oscillator (VCO). A single-ended-to-differential converter is implemented in the down-conversion mixer and a differential-to-single-ended converter is implemented in the driver amplifier stage. The chip is fabricated on a 9.0 $mm^2$ die using standard 0.18 ${\mu}m$ CMOS technology and a 64-pin MicroLead Frame package. Experimental results show the total current consumption is 143 mA including the PLL and VCO. The chip has a 3.5 dB receiver gain flatness at the 660 MHz bandwidth. These results indicate that the architecture and circuits are adaptable to the implementation of a wideband, low-power, and high-speed wireless personal area network.

  • PDF

최적화된 비선형 합성필터를 이용한 얼굴인증 시스템 (Face Verification System Using Optimum Nonlinear Composite Filter)

  • 이주민;염석원;홍승현
    • 대한전자공학회논문지SP
    • /
    • 제46권3호
    • /
    • pp.44-51
    • /
    • 2009
  • 본 논문에서는 상관에 기반 한 비선형 합성필터를 이용한 왜곡과 잡음에 강인한 얼굴인식 방법을 연구한다. 상관도 기반 방법은 얼굴 영역의 검출과 인증을 동시에 수행하여 보다 신속한 처리를 할 수 있다는 장점이 있다. 최적화된 비선형 합성필터는 학습영상의 출력 값을 일정하게 유지하면서 입력 영상과 잡음의 필터 출력에너지를 최소화함으로써 얻어진다. 입력 영상의 출력에너지를 최소화하여 허위표적과의 식별력을 부여하고 잡음의 출력에너지를 최소화하여 가산성 잡음에 대한 강인성을 증대한다. 본 논문에서는 비선형 합성필터를 두 개의 학습 영상으로 구성하여 표적의 왜곡과 저해상도 그리고 잡음 환경 하에서 얼굴 인증을 실험하였다. 실험결과는 비선형 합성필터가 SDF(synthetic discriminant function) 필터와 비교하여 ROC(receiver operating characteristics) 커브에서 우수한 성능을 보인다.

만성질환 관리를 위한 무선 송·수신기 모듈 개발 (Development of Wireless Transmission and Receiver Module for the Management of Chronic Diseases)

  • 김민수;조영창
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.1082-1087
    • /
    • 2019
  • 본 연구에서는 초소형 무선송 수신용이 가능한 심전도 모듈개발에 필요한 ECG 신호증폭기, 무선 송 수신기 회로, 신호 처리용 필터회로 및 A/D 컨버터회로설계를 수행하였다. 심전도 센서의 성능 검증을 위하여 gateway 거리에 따른 신호잡음비를 측정하기 위해 1 m ~ 3 m까지 실시하였다. 실험결과 2 m 거리에서의 신호잡음비는 평균 17.18 dB 결과를 나타냄으로써 상용화에 필요한 요건을 갖추었다. 본 연구를 통해서 얻은 실험결과는 만성질환 관리를 위한 초소형 생체측정기기에 적용한다면, 원격모니터링 진단이 가능한 저비용, 고효율 모바일 헬스분야에 기여할 것으로 기대된다.

PCS 기지국 및 중계기용 저잡음 증폭기의 구현 (Development of the Low Noise Amplifier for PCS Base Station and Transponder)

  • 전중성;원영수;김동일
    • 한국정보통신학회논문지
    • /
    • 제2권3호
    • /
    • pp.353-358
    • /
    • 1998
  • 본 논문에서는 한국형 PCS 기지국 및 중계기의 수신부에 사용되는 1.71∼l.78 GHz용 저잡음 증폭기(Low Noise Amplifier)를 저항결합회로를 이용하여 구현하였다. 사용된 저항 결합회로는 반사되는 전력이 정합회로내의 저항에서 소모되므로 반사계수는 작아지고, 안정도도 개선되며 저잡음 증폭기의 설계시 입력단 정합에 용이하였다. 저잡음 증폭기의 설계제작에는 저잡음 GaAs FET인 ATF-10136과 내부정합된 MMIC인 VNA-25를 이용하였으며, 알루미늄 기구물안에 RF 회로와 자체 바이어스(Self-bias) 회로를 함께 장착시켰다. 이렇게 제작된 저잡음 증폭기는 30 dB이상의 이득과 0.85 dB이하의 잡음지수를 얻었다.

  • PDF

A Noncoherent UWB Communication System for Low Power Applications

  • Yang, Suck-Chel;Park, Jung-Wan;Moon, Yong;Lee, Won-Cheol;Shin, Yo-An
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제4권3호
    • /
    • pp.210-216
    • /
    • 2004
  • In this paper, we propose a noncoherent On-Off Keying (OOK) Ultra Wide Band (UWB) system based on power detection with noise power calibration for low power applications. The proposed UWB system achieves good bit error rate performance which is favorably comparable to that of the system using the ideal adaptive threshold, while maintaining simple receiver structure, In addition, low power Analog Front-End (AFE) blocks for the proposed noncoherent UWB transceiver are proposed and verified using CMOS technology. Simulation results on the pulse generator, delay time generator and 1-bit Analog-to-Digital (AID) converter show feasibility of the proposed UWB AFE system.

기준 전압 발생기와 연속 시간 선형 등화기를 가진 6 Gbps 단일 종단 수신기 (6-Gbps Single-ended Receiver with Continuous-time Linear Equalizer and Self-reference Generator)

  • 이필호;장영찬
    • 전자공학회논문지
    • /
    • 제53권9호
    • /
    • pp.54-61
    • /
    • 2016
  • 본 논문에서는 6 Gbps 고속 double data rate(DDR) 인터페이스를 위한 기준 전압 발생기와 선형 등화기를 포함하는 단일 종단 수신기를 제안한다. 제안하는 단일 종단 수신기는 낮은 전압 레벨의 입력 신호에 대해 전압 이득을 증가시키기 위해 공통 게이트 증폭기를 사용한다. 저주파의 이득을 줄이고 고주파 피킹 이득을 발생시키는 연속 시간 선형 등화기가 공통 게이트 증폭기에서의 구현을 위해 제안된다. 또한, 공통 게이트 증폭기의 오프셋 노이즈를 줄임으로 전압이득을 극대화하기 위해 기준 전압 발생기가 구현된다. 제안하는 기준 전압 발생기는 디지털 평준화 기법에 의해 2.1 mV의 해상도로 제어된다. 제안된 단일 종단 수신기는 공급전압 1.2 V의 65 nm CMOS 공정에서 설계되었으며 6 Gbps의 동작속도에서 15 mW의 전력을 소모한다. 설계된 등화기는 저주파에서의 이득 대비 3 GHz 주파수에서의 피킹 이득을 5 dB 이상 증가시킨다.

Ku-band에서의 LNB 모듈을 위한 LNA 설계에 관한 연구 (A study on the design of LNA for Ku-band LNB module)

  • 곽용수;정태경;김형석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 하계학술대회 논문집 C
    • /
    • pp.2034-2036
    • /
    • 2004
  • In this paper, a low noise amplifier (LNA) in receiver of Low Noise Block Down Converter (LNB) for direct broadcasting service (DBS) is implemented by using GaAs HEMT. The LNA is designed for operation between 10.7GHz-12.7GHz. The LNA consists of input, output matching circuits, DC-blocks and RF-chokes. Simulation result of the LNA shows that a noise figure is less than 1.4dB and a gain is greater than 9.2dB in the bandwidth of 10.7 to 12.7GHz with good flatness of 0.1dB.

  • PDF