• 제목/요약/키워드: low bandwidth

검색결과 1,363건 처리시간 0.034초

DDPG 및 연합학습 기반 5G 네트워크 자원 할당과 트래픽 예측 (5G Network Resource Allocation and Traffic Prediction based on DDPG and Federated Learning)

  • 박석우;이오성;나인호
    • 스마트미디어저널
    • /
    • 제13권4호
    • /
    • pp.33-48
    • /
    • 2024
  • 향상된 모바일 광대역(eMBB), 초저지연 및 고신뢰 통신(URLLC), 대규모 기계형 통신(mMTC) 등의 특징을 가진 5G의 등장으로 인해 효율적인 네트워크 관리와 서비스 제공을 위해 증가하는 네트워크 트래픽과 복잡성 해결이 시급한 상황이다.본 논문에서는 기계학습(Machine Learning, ML) 및 딥러닝(Deep Learning, DL)기술을 활용하여 5G 네트워크의 초고속, 초저지연, 초연결성이라는 주요 과제를 해결하면서 네트워크 슬라이싱 및 자원 할당을 동적으로 최적화하는 새로운 접근 방식을 제시한다. 제안된 기법에서는 네트워크 트래픽 및 자원 할당에 대한 예측 모델, 네트워크 대역폭 및 지연 시간을 최적화하면서 동시에 개인 정보와 보안을 향상시키기 위한 연합 학습(FL) 기법을 사용한다. 특히, 본 논문에서는 랜덤 포레스트와 LSTM 등 다양한 알고리듬과 모델의 구현 방법에 대해 자세히 다루며, 이를 통해 5G 네트워크 운영의 자동화와 지능화를 위한 방법론을 제시한다. 마지막으로 제안된 기법을 통해 5G 네트워크에 ML 및 DL을 적용하여 얻을 수 있는 성능향상 효과를 성능평가 및 분석을 통해 검증하고 다양한 산업 응용 분야에서 네트워크 슬라이싱 및 자원 관리 최적화를 위한 솔루션을 제시한다.

넓은 동적 영역의 파워 검출기를 이용한 DVB-S2용 디지털 자동 이득 제어 시스템 (A Fully Digital Automatic Gain Control System with Wide Dynamic Range Power Detectors for DVB-S2 Application)

  • 부영건;박준성;허정;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제46권9호
    • /
    • pp.58-67
    • /
    • 2009
  • 본 논문에서는 높은 대역폭과 넓은 동적 영역을 갖는 DVB-S2를 위한 새로운 디지털 이득 제어 시스템을 제안하였다. DVB-S2 시스템의 PAPR은 매우 크며, 요구되는 정착 시간은 매우 작기 때문에 일반적인 폐-루프 아날로그 이득 제어 방식은 사용할 수 없다. 정확한 이득 제어와 기저 대역 모뎀과의 직접적인 인터페이스를 위해서 디지털 이득 제어가 필요하다. 또한 아날로그 이득 제어 방식에 비해 정착 시간과 공정, 전압, 온도 값의 변화에 둔감한 이점을 갖는다. 본 논문에서는 세밀한 해상도와 넓은 이득 영역을 갖기 위해서 AGC 시스템 및 구성회로를 제안하였다. 이 시스템은 높은 대역폭의 디지털 VGA와 넓은 파워 범위를 가진 RMS 검출기, 저 전력의 SAR 타입 ADC, 그리고 디지털 이득 제어기로 구성되어 있다. 파워 소모와 칩면적을 줄이기 위해 한 개의 SAR 타입 ADC를 사용했으며, ADC 입력은 4개의 파워 검출기를 사용하여 시간 축 상에서 인터리빙 방식으로 구현하였다. 모의실험 및 측정 결과는 제안하는 AGC 시스템의 이득 에러가 $10{\mu}s$ 내에서, 0.25 dB보다 낮은 것을 보여주고 있다. 전체 칩은 $0.18{\mu}m$ CMOS 공정을 사용하여 설계하였다. 제안된 IF AGC 시스템의 측정 결과는 0.25 dB의 해상도와 80 dB의 이득 범위, 8 nV/$\sqrt{Hz}$의 입력 기준 잡음, $IIP_3$는 5 dBm, 전력 소모는 60 mW임을 보여주고 있다. 파워검출기는 100 MHz 입력에서 35 dB의 동적 영역을 갖는다.

브래그 반사층 구조와 멤브레인 구조의 체적 탄성파 공진기 필터의 이론적 분석 (Theoretical Analysis of FBARs Filters with Bragg Reflector Layers and Membrane Layer)

  • 조문기;윤영섭
    • 대한전자공학회논문지SD
    • /
    • 제39권4호
    • /
    • pp.41-54
    • /
    • 2002
  • 본 논문에서는 등가회로를 이용하여 브래그 반사층형 FBAR (Film Bulk Acoustic Wave Resonator) 와 membrane 형 FBAR 그리고 상 하부 전극이 공기와 접하는 이상적인 FBAR 의 특성을 서로 비교함으로서 브래그 반사층과 membrane 이 공진 특성에 미치는 영향을 분석하였다. 압전층으로는 ZnO, membrane 층과 낮은 음향적인 임피던스 반사층은 SiO₂, 높은 음향적인 임피던스 반사층으로는 W, 전극층으로는 Al를 가정하였고 각 층은 탄성파 전달 손실을 가정하였다. 1-port 의 등가회로를 ABCD 파라미터를 추출할 수 있는 단순화된 등가회로로 변환하여 ABCD 파라미터를 추출하여 입력임피던스를 계산하였다. 필터 설계에서는 구하여진 파라미터를 산란행렬로 변환하여 필터의 대역폭 및 삽입손실을 구하였다. 전극층, 반사층, membrane 층의 두께 변화에 의한 공진주파수의 변화는 membrane 층과 전극 바로 아래의 반사층의 두께 변화가 가장 큰 영향을 미친다는 결과를 확인하였다. 반사층 구조에서 반사층수에 따른 공진특성과 K/sub eff/와 electrical Q 의 변화에서는 반사층수가 K/sub eff/ 에는 거의 영향을 미치지 않지만 electrical Q 는 층수가 증가할수록 증가하다가 7층 이상에서 포화되었다. 또한 FBAR의 electrical Q 는 membrane 층과 반사층의 mechanical Q 에 의존함을 알 수 있었다. Ladder 필터와 SCF(Stacked Crystal Filters) 모두 공진기의 수가 증가할수록 삽입손실과 out-of-band rejection 이 증가하였고 층수가 증가할수록 삽입손실은 감소하지만 대역폭에는 거의 변화가 없었다. membrane형의 ladder 필터와 SCF 는 불효 공진 특성으로 인한 불효응답특성이 나타났다. 또한 ladder 필터는 보다 우수한 대역폭의 skirt-selectivity 특성을 나타내었으며 SCF 는 대역폭의 삽입손실 측면에서 더 우수하였다.

Wearable Computers

  • Cho, Gil-Soo;Barfield, Woodrow;Baird, Kevin
    • 섬유기술과 산업
    • /
    • 제2권4호
    • /
    • pp.490-508
    • /
    • 1998
  • One of the latest fields of research in the area of output devices is tactual display devices [13,31]. These tactual or haptic devices allow the user to receive haptic feedback output from a variety of sources. This allows the user to actually feel virtual objects and manipulate them by touch. This is an emerging technology and will be instrumental in enhancing the realism of wearable augmented environments for certain applications. Tactual displays have previously been used for scientific visualization in virtual environments by chemists and engineers to improve perception and understanding of force fields and of world models populated with the impenetrable. In addition to tactual displays, the use of wearable audio displays that allow sound to be spatialized are being developed. With wearable computers, designers will soon be able to pair spatialized sound to virtual representations of objects when appropriate to make the wearable computer experience even more realistic to the user. Furthermore, as the number and complexity of wearable computing applications continues to grow, there will be increasing needs for systems that are faster, lighter, and have higher resolution displays. Better networking technology will also need to be developed to allow all users of wearable computers to have high bandwidth connections for real time information gathering and collaboration. In addition to the technology advances that make users need to wear computers in everyday life, there is also the desire to have users want to wear their computers. In order to do this, wearable computing needs to be unobtrusive and socially acceptable. By making wearables smaller and lighter, or actually embedding them in clothing, users can conceal them easily and wear them comfortably. The military is currently working on the development of the Personal Information Carrier (PIC) or digital dog tag. The PIC is a small electronic storage device containing medical information about the wearer. While old military dog tags contained only 5 lines of information, the digital tags may contain volumes of multi-media information including medical history, X-rays, and cardiograms. Using hand held devices in the field, medics would be able to call this information up in real time for better treatment. A fully functional transmittable device is still years off, but this technology once developed in the military, could be adapted tp civilian users and provide ant information, medical or otherwise, in a portable, not obstructive, and fashionable way. Another future device that could increase safety and well being of its users is the nose on-a-chip developed by the Oak Ridge National Lab in Tennessee. This tiny digital silicon chip about the size of a dime, is capable of 'smelling' natural gas leaks in stoves, heaters, and other appliances. It can also detect dangerous levels of carbon monoxide. This device can also be configured to notify the fire department when a leak is detected. This nose chip should be commercially available within 2 years, and is inexpensive, requires low power, and is very sensitive. Along with gas detection capabilities, this device may someday also be configured to detect smoke and other harmful gases. By embedding this chip into workers uniforms, name tags, etc., this could be a lifesaving computational accessory. In addition to the future safety technology soon to be available as accessories are devices that are for entertainment and security. The LCI computer group is developing a Smartpen, that electronically verifies a user's signature. With the increase in credit card use and the rise in forgeries, is the need for commercial industries to constantly verify signatures. This Smartpen writes like a normal pen but uses sensors to detect the motion of the pen as the user signs their name to authenticate the signature. This computational accessory should be available in 1999, and would bring increased peace of mind to consumers and vendors alike. In the entertainment domain, Panasonic is creating the first portable hand-held DVD player. This device weight less than 3 pounds and has a screen about 6' across. The color LCD has the same 16:9 aspect ratio of a cinema screen and supports a high resolution of 280,000 pixels and stereo sound. The player can play standard DVD movies and has a hour battery life for mobile use. To summarize, in this paper we presented concepts related to the design and use of wearable computers with extensions to smart spaces. For some time, researchers in telerobotics have used computer graphics to enhance remote scenes. Recent advances in augmented reality displays make it possible to enhance the user's local environment with 'information'. As shown in this paper, there are many application areas for this technology such as medicine, manufacturing, training, and recreation. Wearable computers allow a much closer association of information with the user. By embedding sensors in the wearable to allow it to see what the user sees, hear what the user hears, sense the user's physical state, and analyze what the user is typing, an intelligent agent may be able to analyze what the user is doing and try to predict the resources he will need next or in the near future. Using this information, the agent may download files, reserve communications bandwidth, post reminders, or automatically send updates to colleagues to help facilitate the user's daily interactions. This intelligent wearable computer would be able to act as a personal assistant, who is always around, knows the user's personal preferences and tastes, and tries to streamline interactions with the rest of the world.

  • PDF

높은 정확도를 가진 집적 커페시터 기반의 10비트 250MS/s $1.8mm^2$ 85mW 0.13un CMOS A/D 변환기 (A 10b 250MS/s $1.8mm^2$ 85mW 0.13um CMOS ADC Based on High-Accuracy Integrated Capacitors)

  • 사두환;최희철;김영록;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권11호
    • /
    • pp.58-68
    • /
    • 2006
  • 본 논문에서는 차세대 디지털 TV 및 무선 랜 등과 같이 고속에서 저전압, 저전력 및 소면적을 동시에 요구하는 고성능 집적시스템을 위한 10b 250MS/s $1.8mm^2$ 85mW 0.13um CMOS A/D 변환기 (ADC)를 제안한다. 제안하는 ADC는 요구되는 10b 해상도에서 250MS/s의 아주 빠른 속도 사양을 만족시키면서, 면적 및 전력 소모를 최소화하기 위해 3단 파이프라인 구조를 사용하였다. 입력단 SHA 회로는 게이트-부트스트래핑 (gate-bootstrapping) 기법을 적용한 샘플링 스위치 혹은 CMOS 샘플링스위치 등 어떤 형태를 사용할 경우에도 10비트 이상의 해상도를 유지하도록 하였으며, SHA 및 두개의 MDAC에 사용되는 증폭기는 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용함으로써 10비트에서 요구되는 DC 전압 이득과 250MS/s에서 요구되는 대역폭을 얻음과 동시에 필요한 위상 여유를 갖도록 하였다. 또한, 2개의 MDAC의 커패시터 열에는 소자 부정합에 의한 영향을 최소화하기 위해서 인접신호에 덜 민감한 향상된 3차원 완전 대칭 구조의 커패시터 레이아웃 기법을 제안하였으며, 기준 전류 및 전압 발생기는 온-칩 RC 필터를 사용하여 잡음을 최소화하고, 필요시 선택적으로 다른 크기의 기준 전압을 외부에서 인가할 수 있도록 설계하였다. 제안하는 시제품 ADC는 0.13um 1P8M CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 각각 최대 0.24LSB, 0.35LSB 수준을 보여준다. 또한, 동적 성능으로는 200MS/s와 250MS/s의 동작 속도에서 각각 최대 54dB, 48dB의 SNDR과 67dB, 61dB의 SFDR을 보여준다. 시제품 ADC의 칩 면적은 $1.8mm^2$이며 전력 소모는 1.2V 전원 전압에서 최대 동작 속도인 250MS/s일 때 85mW이다.

직접 검출형 평판 검출기 적용을 위한 변환층 설계 및 제작 (The Design and Fabrication of Conversion Layer for Application of Direct-Detection Type Flat Panel Detector)

  • 노시철;강상식;정봉재;최일홍;조창훈;허예지;윤주선;박지군
    • 한국방사선학회논문지
    • /
    • 제6권1호
    • /
    • pp.73-77
    • /
    • 2012
  • 최근 디지털 방사선 영상획득을 위한 평판형 X선 검출기에 이용되는 광도전체(a-Se, $HgI_2$, PbO, CdTe, $PbI_2$ 등)에 대한 관심이 증대되고 있다. 본 연구에서는 입자침전법 적용이 가능한 광도전 물질을 이용하여 X선 영상 검출기 적용을 위한 필름층을 제작하여 평가하였다. 먼저, X선 영상에서 일반적으로 사용되는 에너지대역인 70 kVp 의 연속 X선에 대한 필름 두께별 양자효율을 몬테카를로 시뮬레이션을 통해 조사하였다. 평가결과, 현재 상용화된 500 ${\mu}m$ 두께의 a-Se 필름에 대한 양자효율인 64 %와 유사한 $HgI_2$의 필름의 두께는 180 ${\mu}m$ 정도였으며, 240 ${\mu}m$ 두께에서 74 %의 높은 양자효율을 보였다. 입자침전법을 이용하여 제작된 239 ${\mu}m$ 필름에 대한 전기적 측정결과, 10 $pA/mm^2$ 이하의 매우 낮은 암전류를 보였으며, X선 민감도는 1 $V/{\mu}m$의 인가전압에서 19.8 mC/mR-sec의 높은 감도를 보였다. 영상의 대조도에 영향을 미치는 신호 대 잡음비 평가결과 0.8 $V/{\mu}m$의 낮은 동작전압에서 3,125의 높은 값을 보였으며, 전기장의 세기가 높아질수록 암전류의 급격한 증가에 의해 SNR 값이 지수적으로 감소하였다. 이러한 결과는 종래의 a-Se을 이용하는 평판형 검출기를 입자 침전법으로 제작 가능한 필름으로 대체하여 저가형 고성능 영상검출기 개발이 가능할 것으로 기대된다.

대면적 APD를 이용한 LADAR용 광대역 광수신기 (Wideband Receiver Module for LADAR Using Large Area InGaAs Avalanche Photodiode)

  • 박찬용;김덕봉;김충환;권용준;강응철;이창재;최순규;라종필;고진신
    • 한국광학회지
    • /
    • 제24권1호
    • /
    • pp.1-8
    • /
    • 2013
  • 본 논문에서는 3차원 영상을 위한 LADAR(LAser Detection And Ranging)용 광검출기 모듈을 설계-제작하고 그 특성을 측정한 결과를 보고한다. 광검출기 모듈은 광파이버 어레이와 접속될 수 있도록 200 um 직경을 갖는 InGaAs APD(Avalanche Photodiode)로 설계-제작하였으며, 선형모드 동작 특성을 만족하도록 TIA(Trans-impedance Amplifier)를 설계-제작하였다. 광검출기 모듈을 구성하는 핵심부품들은 12개의 lead pin을 갖는 TO8 상에 집적되었으며, 집적에 필요한 APD 서브마운트 및 TIA 회로 등을 자체적으로 설계-제작하여 사용하였다. 제작한 광검출기 모듈은 450 ps의 rising time과 780 MHz의 대역폭 특성을 보였으며, 0.8 mV 이하의 잡음 특성과, 150 nW의 MDS(Minimum Detectable Signal) 신호 크기에 대해 15 이상의 신호대 잡음비(SNR)를 보임으로써 설계한 모든 특성을 만족하였는데, 이는 저자들이 아는 한 200 um 직경의 대면적 InGaAs APD를 이용한 광수신기에서 가장 우수한 특성을 나타낸 것이다.

인체 표면 통신을 위한 TM31 고차 모드 반원-링 인체 부착형 마이크로스트립 패치 안테나 설계 (Design of a TM31 Higher Order Mode Half Circular-Ring Microstrip Patch Antenna for On-Body Communications)

  • 탁진필;전재성;김선우;최재훈
    • 한국전자파학회논문지
    • /
    • 제25권5호
    • /
    • pp.491-503
    • /
    • 2014
  • 본 논문에서는 모노폴과 같은 방사특성을 갖고 인체 표면 간 통신을 위한 $TM_{31}$ 고차 모드 반원-링 마이크로스트립 패치 안테나를 제안하였다. 제안된 안테나는 단락 핀을 이용하여 $TM_{31}$ 고차 공진 모드를 형성하였고, 평면형임에도 불구하고 모노폴과 같은 방사특성을 갖는다. 패치안테나의 좁은 대역폭을 확장하기 위해 $TM_{31}$ 모드 C-형 반링 패치를 반원 패치에 인접시켰으며, 소형화를 위해 half mode를 사용하였다. 인체 착용환경을 고려하여 마이크로스트립 라인을 이용하여 급전하였다. 제안된 안테나는 ISM(Industrial, Scientific, and Medical) 2.45 GHz 대역(2.4~2.485 GHz)에서 $0.25{\lambda}_0{\times}0.46{\lambda}_0{\times}0.025{\lambda}_0$의 크기를 갖고, 2.38~2.49 GHz에서 4.24 %의 10-dB 반사손실 대역폭을 갖는다. 인체의 영향을 고려하기 위해 2/3 근육-등가 반고체형 모의인체를 제작하고, 이를 이용하여 안테나에 미치는 인체의 영향을 분석, 검증하였다. 또한, 실제 인체 상황에서 제안된 안테나를 통해 인체 표면 간 링크의 통신 성능 분석을 위한 실험을 수행하였다.

A Tunable Transmitter - Tunable Receiver Algorithm for Accessing the Multichannel Slotted-Ring WDM Metropolitan Network under Self-Similar Traffic

  • Sombatsakulkit, Ekanun;Sa-Ngiamsak, Wisitsak;Sittichevapak, Suvepol
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2004년도 ICCAS
    • /
    • pp.777-781
    • /
    • 2004
  • This paper presents an algorithm for multichannel slotted-ring topology medium access protocol (MAC) using in wavelength division multiplexing (WDM) networks. In multichannel ring, there are two main previously proposed architectures: Tunable Transmitter - Fixed Receiver (TTFR) and Fixed Transmitter - Tunable Receivers (FTTR). With TTFR, nodes can only receive packets on a fixed wavelength and can send packets on any wavelengths related to destination of packets. Disadvantage of this architecture is required as many wavelengths as there are nodes in the network. This is clearly a scalability limitation. In contrast, FTTR architecture has advantage that the number of nodes can be much larger than the number of wavelength. Source nodes send packet on a fixed channel (or wavelength) and destination nodes can received packets on any wavelength. If there are fewer wavelengths than there are nodes in the network, the nodes will also have to share all the wavelengths available for transmission. However the fixed wavelength approach of TTFR and FTTR bring low network utilization. Because source node with waiting data have to wait for an incoming empty slot on corresponding wavelength. Therefore this paper presents Tunable Transmitter - Tunable Receiver (TTTR) approach, in which the transmitting node can send a packet over any wavelengths and the receiving node can receive a packet from any wavelengths. Moreover, the self-similar distributed input traffic is used for evaluation of the performance of the proposed algorithm. The self-similar traffic performs better performance over long duration than short duration of the Poison distribution. In order to increase bandwidth efficiency, the Destination Stripping approach is used to mark the slot which has already reached the desired destination as an empty slot immediately at the destination node, so the slot does not need to go back to the source node to be marked as an empty slot as in the Source Stripping approach. MATLAB simulator is used to evaluate performance of FTTR, TTFR, and TTTR over 4 and 16 nodes ring network. From the simulation result, it is clear that the proposed algorithm overcomes higher network utilization and average throughput per node, and reduces the average queuing delay. With future works, mathematical analysis of those algorithms will be the main research topic.

  • PDF

고성능 디스플레이 응용을 위한 8b 240 MS/s 1.36 ㎟ 104 mW 0.18 um CMOS ADC (An 8b 240 MS/s 1.36 ㎟ 104 mW 0.18 um CMOS ADC for High-Performance Display Applications)

  • 이경훈;김세원;조영재;문경준;지용;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제42권1호
    • /
    • pp.47-55
    • /
    • 2005
  • 본 논문에서는 각종 고성능 디스플레이 등 주로 고속에서 저전력과 소면적을 동시에 요구하는 시스템 응용을 위한 임베디드 코어 셀로서의 8b 240 MS/s CMOS A/D 변환기 (ADC)를 제안한다. 제안하는 ADC는 아날로그 입력, 디지털 출력 및 전원을 제외한 나머지 모든 신호는 칩 내부에서 발생시켰으며, 본 설계에서 요구하는 240 MS/s 사양에서 면적 및 전력을 동시에 최적화하기 위해 2단 파이프라인 구조를 사용하였다. 특히 입력 단에서 높은 입력 신호 대역폭을 얻기 위해 개선된 부트스트래핑기법을 제안함과 동시에 잡음 성능을 향상시키기 위해 제안하는 온-칩 전류/전압 발생기를 온-칩 RC 저대역 필터와 함께 칩 내부에 집적하였으며, 휴대 응용을 위한 저전력 비동작 모드 등 각종 회로 설계 기법을 적절히 응용하였다. 제안하는 시제품 ADC는 듀얼모드 입력을 처리하는 DVD 시스템의 핵심 코어 셀로 집적되었으며, 성능 검증을 위해 0.18um CMOS 공정으로 별도로 제작되었고, 측정된 DNL과 INL은 각각 0.49 LSB, 0.69 LSB 수준을 보여준다. 또한, 시제품측정 결과 240 MS/s 샘플링 속도에서 최대 53 dB의 SFDR을 얻을 수 있었고, 입력 주파수가 Nyquist 입력인 120 MHz까지 증가하는 동안 38 dB 이상의 SNDR과 50 dB 이상의 SFDR을 유지하였다. 시제품 ADC의 칩 면적은 1.36 ㎟이며, 240 MS/s 에서 측정된 전력 소모는 104 mW이다.