• Title/Summary/Keyword: k-코어

Search Result 1,561, Processing Time 0.03 seconds

Performance Comparison between Haskell Eval Monad and Cloud Haskell (Haskell Eval 모나드와 Cloud Haskell 간의 성능 비교)

  • Kim, Yeoneo;An, Hyungjun;Byun, Sugwoo;Woo, Gyun
    • Journal of KIISE
    • /
    • v.44 no.8
    • /
    • pp.791-802
    • /
    • 2017
  • Competition in the modern CPU market has shifted from speeding up the clock speed of a single core to increasing the number of cores. As such, there is a growing interest in parallel programming to maximize the use of resources of many core processors. In this paper, we propose parallel programming models in Haskell to find an advisable parallel programming model for many-core environments. Specifically, we used Eval monad and Cloud Haskell to develop two versions of parallel programs: plagiarism detection and K-means. Then, we evaluated the performance of the developed programs in 32-core and 120-core environments. The results of our experiment show that the Eval monad is highly efficient in an environment with a small number of cores. On the other hand, the Cloud Haskell runtime shows 37% improvement over Eval monad and the scalability shows a 134% improvement over Eval monad as the number of cores increases.

Robust and Safe Wireless Power Transfer Technology for Ubiquitous Mobile Devices with Plate Core (평판 코어가 부착된 강인하고 안정한 유비쿼터스 모바일 기기용 무선전력전송 기술)

  • Lee, Eun-Soo;Choi, Su-Yong;Thai, Xuan Van;Rim, Chun-Taek
    • Proceedings of the KIPE Conference
    • /
    • 2013.07a
    • /
    • pp.558-559
    • /
    • 2013
  • 본 논문에서는 나선형 코일이 장착된 평판코어를 이용한 유비쿼터스 모바일 무선전력전송 (Wireless Power Transfer, WPT) 기술을 제안하였다. 집전장치에 나선형 코일이 부착된 평판코어를 사용함으로써 어떠한 도체가 접근하더라도 코일의 인덕턴스가 거의 변하지 않아 최대전력전달이 가능한 공진 조건을 보장하고, 사용자는 자기장이 일정 유해 수준을 넘지 않는 환경에서 안전하게 모바일기기를 사용할 수 있다. 실험 결과, 평판 코어 앞면에서는 상대적으로 매우 작은 자기장이 발생하였으며, 도체를 집전장치에 접근시킬 경우의 인덕턴스 변화 측정결과 평판 코어를 사용하지 않은 것에 비해 10배 이상 적은 것을 확인하였다.

  • PDF

Micron-Sized Hollow Plastic Pigment (마이크론 크기의 중공 유기 안료)

  • Choi, Gwang-Sik;Kim, Yang-Soo;Jung, Hoon-Sang;Jang, Seo-Won;Kim, Nam-Seon
    • Polymer(Korea)
    • /
    • v.33 no.5
    • /
    • pp.463-468
    • /
    • 2009
  • Syntheses of monodisperse and micron-sized hollow plastic pigment (HPP) were carried out through the core-shell reaction. The effects of the reaction parameters, such as the particle size, molecular weight, the swelling time, agitation rate, and the solid contect were investigated. This micron-sized HPP could be made by using the alkali soluble core with at least bigger than 200 nm size. To obtain a higher opacity ratio, the swelling time and molecular weight of the core should be controlled. The agitation rate affected the particle's morphology. To prevent the shell destruction, the agitation rate must be sufficiently low in case of the syntheses of micron-sized HPP. In this study, micron-sized HPP exhibiting the high hiding power and narrow particle distribution could be obtained.

A Simulator for Performance Evaluation of Multithreaded Memory Allocation Operation in Multi-Core Environment (멀티코어 환경에서의 멀티스레드 기법을 이용한 메모리 할당 연산의 성능 평가를 위한 시뮬레이터)

  • Kim, Ho-Young;Huang, Dada;Han, Sang-Hyuck;Kim, Young-Kuk
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2012.06a
    • /
    • pp.245-247
    • /
    • 2012
  • 최근 멀티코어 프로세서의 활용이 대중화되고 있다. 멀티코어 시스템에서는 소프트웨어가 동시에 여러 코어를 사용하여 동작을 수행 할 때 성능 향상 효과를 얻을 수 있다. 즉, 하나의 소프트웨어가 여러 코어를 동시에 사용할 수 있는 멀티스레드 프로그래밍 기법을 사용할 때 성능을 높일 수 있다. 이러한 환경에서 효율적인 메모리 할당은 데스크톱, 서버 및 과학 등과 같은 응용에 매우 중요하다. 하지만, 동적으로 메모리를 할당하는 것은 메모리 할당 연산과 반환 연산 및 어떤 스레드가 다른 스레드의 힙 영역에 접근하는 것을 처리하기 위한 동기화 문제로 인한 오버헤드가 발생하여 성능에 영향을 끼치는 문제가 발생하게 된다. 따라서 이와 같은 환경에서 실제로 성능에 어느 정도 영향을 끼칠 것인가를 측정할 수 있는 도구가 필요하다. 이에 멀티코어 환경에서 멀티스레드 기법을 사용하여 메모리 할당 연산이 성능에 어떠한 영향을 끼치는지를 측정 및 평가할 수 있는 시뮬레이터인 MAES(Memory Allocation Evaluation Simulator)를 설계하고 구현한다.

Group core election for efficiency of control tree in 2-layer reliable multicast (2계층 구조의 신뢰적 멀티캐스트에서 제어 트리의 효율성을 고려한 그룹 대표 결정 기법)

  • Yi, Dong-Un;Lee, Seung-Ik;Ko, Yang-Woo;Lee, Dong-Man
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2006.10d
    • /
    • pp.223-227
    • /
    • 2006
  • 인터넷의 발전에 따라 다자간 그룹 통신 환경이 주목을 받게 되었고 이를 위해 다대다 멀티캐스트를 이용한 통신 기법들이 제안되었다. 이들 중 GAM (Group Aided Multicast) 은 다대다 멀티캐스트의 신뢰적 전달을 보장하기 위해 트리 기반의 손실 복구 기법을 제안하고, 제어 트리 관리 비용과 손실 복구 효율성간의 접점을 찾기 위해 그룹 개념을 도입하고 그룹의 대표로서 코어 노드를 정의한다. 코어 노드는 네트워크 상의 특정 지점에 미리 설치된 전용 노드로서 그룹 내의 손실 복구와 그룹 간의 손실 제어를 담당한다. 그러나 이러한 전용 코어 노드의 도입은 프로토콜의 가용성을 제한하고 코어 노드의 설치 부담을 가지게 된다. 따라서 본 논문에서는 별도의 코어 노드의 설치 없이 프로토콜이 동작할 수 있도록 세션 참가자 중에서 코어 노드를 동적으로 선택하고, 로컬 그룹 노드 중에서 제어 트리의 효율성을 최대한 보장하는 노드의 위치를 결정하는 기법을 제안한다.

  • PDF

B-H Properties of Silicon steel Core material with Material Process (규소강판 코어소재의 가공방법에 따른 B-H 특성)

  • Kim, In-Sung;Song, Jae-Sung;Min, Bok-Ki;Jeong, Soon-Jong;Kim, Hyeong-Uk
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2007.11a
    • /
    • pp.239-240
    • /
    • 2007
  • 변압기 코어소재로 사용하는 방향성 규소강판의 가공 방법에 따른 물성을 조사하기 위하여 테이프 와인딩 코어 형태, 곡률반경을 20, 30, 40mm로 하여 토로이달 형태 변압기 시료의 B-H 자성 특성을 조사하였다. 곡률반경이 40mm, 높이는 10mm의 비율에서 보자력은 0.02Oe, 포화자속밀도는 0.98, 1.85T으로 보자력(Hc)은 낮고 포화자속일도(Bs)는 제일 큰 값을 나타내었고, 국내에서 생산되고 있는 방향성 규소강판의 자속밀도값 보다 약간 크게 나타났으며, 본 연구로부터 방향성 규소강판을 이용하여 권자심 코어을 제작할 때 고려해야하는 탄성변형에 대한 중요성과 코어 소재의 가공방법이 자기적 특성에 미치는 영향을 고찰하였다. 또한 토로이달 코어형태의 변압기를 설계 제작시 높이와 곡율반경, 가공 방법에 따라 용량, 효율 등이 다르므로 사전에 소재의 물성을 면밀히 검토 후에 전기기기에 적용해야함을 재확인하였다.

  • PDF

Prediction of Equivalent Shear Modulus of Sandwich Panel Core (샌드위치 판넬 코어의 등가 전단 탄성계수 예측)

  • Lee, Sang-Youn;Yun, Su-Jin;Park, Dong-Chang;Yoon, Hyun-Gull
    • Proceedings of the Korean Society of Propulsion Engineers Conference
    • /
    • 2011.04a
    • /
    • pp.123-126
    • /
    • 2011
  • The Finite element modelling is carried to predict the equivalent shear modulus of the Egg-Box core. Homogeneous material H130-foam core is employed to verify the prediction method of equivalent shear modulus. It shows a good agreement between the results of FE calculation and the values available in the reference. As a result of the present work, the equivalent shear modulus of Egg-Box core at various temperatures can be obtained.

  • PDF

A Study of Performance Advanced Technique of the OFP on Multi-Core (멀티 코어 기반의 OFP 성능 향상 기법 연구)

  • Jang, Hyun-Seok;Won, Hyeon-Kwon;Kim, In-Gyu;Ha, Seok-Wun
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2012.05a
    • /
    • pp.270-273
    • /
    • 2012
  • In this paper, I present the design of Operational Flight Programs(OFPs) on a Multi-Core based Mission Computer(MC) for the optimized performance of the OFPs on Multi-Core based MC. The program assigned as tasks on Multi-Core environment can be scheduled by designing with the use of OpenMp, which is the standard for parallel programming. This paper also describes the differences between Multi-Core Program(MCP) on the technique and Single-Core Program(SCP) in terms of performance aspect. The new proposed design technique is applied to the Integrated Up-Front Control OFP(IUFC OFP) on General Processor Module where Multi-Core based. This paper describes the Multi-Core design technique for the optimized performance of the IUFC OFP, which display and control flight data(Navigation, Communication, Identification Friend or Foe) to pilot.

  • PDF

Power-efficient Scheduling of Periodic Real-time Tasks on Lightly Loaded Multicore Processors (저부하 멀티코어 프로세서에서 주기적 실시간 작업들의 저전력 스케쥴링)

  • Lee, Wan-Yeon
    • Journal of the Korea Society of Computer and Information
    • /
    • v.17 no.8
    • /
    • pp.11-19
    • /
    • 2012
  • In this paper, we propose a power-efficient scheduling scheme for lightly loaded multicore processors which contain more processing cores than running tasks. The proposed scheme activates a portion of available cores and inactivates the other unused cores in order to save power consumption. The tasks are assigned to the activated cores based on a heuristic mechanism for fast task assignment. Each activated core executes its assigned tasks with the optimal clock frequency which minimizes the power consumption of the tasks while meeting their deadlines. Evaluation shows that the proposed scheme saves up to 78% power consumption of the previous method which activates as many processing cores as possible for the execution of the given tasks.

Genetic Algorithm-based Hardware Resource Mapping Technique for the latency optimization in Wireless Network-on-Chip (무선 네트워크-온-칩에서 지연시간 최적화를 위한 유전알고리즘 기반 하드웨어 자원의 매핑 기법)

  • Lee, Young Sik;Lee, Jae Sung;Han, Tae Hee
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2016.05a
    • /
    • pp.174-177
    • /
    • 2016
  • Wireless network-on-chip (WNoC) can alleviate critical path problem of existing typical NoCs by integrating radio-frequency module on router. In this paper, core-connection-aware genetic algorithm-based core and WIR mapping methodology at small world WNoC is presented. The methodology could optimize the critical path between cores with heavy communication. The 33% of average latency improvement is achieved compared to random mapping methodology.

  • PDF