• 제목/요약/키워드: frequency delay

검색결과 1,300건 처리시간 0.03초

Small-size Rat-race Ring Coupler Using Connected Coupled-line

  • Yun, Tae-Soon
    • International Journal of Advanced Culture Technology
    • /
    • 제7권1호
    • /
    • pp.225-230
    • /
    • 2019
  • In order to improve performance for the size of the rat-race ring coupler, the CCL is used for the realization as the delay line. As realizing lower coupling coefficient, the ratio of the size-reduction for the CCL is enhanced. The CCL is alternated with ${\lambda}_g/4$ of the rat-race ring, and optimized two CCLs are inserted for the size-reduction. the coupling coefficient is 0.2, and electrical lengths of each CCL are $28.2^{\circ}$ and $21.7^{\circ}$. Designed rat-race ring using the CCL has the size of $18.76{\times}20.45mm^2$ and the size-reduction ratio of fabricated rat-race ring using the CCL has 76.8%. Also, fabricated rat-race ring is measured the insertion loss of 3.20dB at the center frequency of 2.45GHz and the 20dB bandwidth is 24.04%. Differenced magnitude and phase between threw port and coupled port are measured 0.1dB and $177.4^{\circ}$, respectively. These performances are almost same compared with the conventional rat-race ring. Suggested application of the CCL can be used various devices and circuits for the size-reduction.

시간지연에 따른 열차의 운행간격 제어알고리즘 (Traffic Regulation Algorithm for Metro Lines with Time Delay)

  • 박민기
    • 전기전자학회논문지
    • /
    • 제26권4호
    • /
    • pp.590-595
    • /
    • 2022
  • 철도운행 시스템에서 외란에 의해 지연이 발생하면 열차 사이의 시간간격 편차가 증가하여 열차운행이 불안정하게 된다. 따라서 이러한 불안정한 열차운행을 방지하기 위하여 열차의 운행간격을 제어하는 것이 필요하다. 본 논문에서는 철도운행 시스템의 안정성을 보장하는 간단하면서도 효과적인 새로운 열차의 운행간격 제어알고리즘을 제안한다. 제안한 알고리즘은 이산 열차모델에 기반하며 열차의 적정한 운행간격이 유지되도록 출발시간 편차와 선행열차 제어입력의 선형조합에 의해 운행시간을 제어한다. 시뮬레이션을 통해 제안한 방법의 유효성을 보인다.

High Throughput Multiplier Architecture for Elliptic Cryptographic Applications

  • Swetha, Gutti Naga;Sandi, Anuradha M.
    • International Journal of Computer Science & Network Security
    • /
    • 제22권9호
    • /
    • pp.414-426
    • /
    • 2022
  • Elliptic Curve Cryptography (ECC) is one of the finest cryptographic technique of recent time due to its lower key length and satisfactory performance with different hardware structures. In this paper, a High Throughput Multiplier architecture is introduced for Elliptic Cryptographic applications based on concurrent computations. With the aid of the concurrent computing approach, the High Throughput Concurrent Computation (HTCC) technology that was just presented improves the processing speed as well as the overall efficiency of the point-multiplier architecture. Here, first and second distinct group operation of point multiplier are combined together and synthesised concurrently. The synthesis of proposed HTCC technique is performed in Xilinx Virtex - 5 and Xilinx Virtex - 7 of Field-programmable gate array (FPGA) family. In terms of slices, flip flops, time delay, maximum frequency, and efficiency, the advantages of the proposed HTCC point multiplier architecture are outlined, and a comparison of these advantages with those of existing state-of-the-art point multiplier approaches is provided over GF(2163), GF(2233) and GF(2283). The efficiency using proposed HTCC technique is enhanced by 30.22% and 75.31% for Xilinx Virtex-5 and by 25.13% and 47.75% for Xilinx Virtex-7 in comparison according to the LC design as well as the LL design, in their respective fashions. The experimental results for Virtex - 5 and Virtex - 7 over GF(2233) and GF(2283)are also very satisfactory.

Optimizing Energy-Latency Tradeoff for Computation Offloading in SDIN-Enabled MEC-based IIoT

  • Zhang, Xinchang;Xia, Changsen;Ma, Tinghuai;Zhang, Lejun;Jin, Zilong
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제16권12호
    • /
    • pp.4081-4098
    • /
    • 2022
  • With the aim of tackling the contradiction between computation intensive industrial applications and resource-weak Edge Devices (EDs) in Industrial Internet of Things (IIoT), a novel computation task offloading scheme in SDIN-enabled MEC based IIoT is proposed in this paper. With the aim of reducing the task accomplished latency and energy consumption of EDs, a joint optimization method is proposed for optimizing the local CPU-cycle frequency, offloading decision, and wireless and computation resources allocation jointly. Based on the optimization, the task offloading problem is formulated into a Mixed Integer Nonlinear Programming (MINLP) problem which is a large-scale NP-hard problem. In order to solve this problem in an accessible time complexity, a sub-optimal algorithm GPCOA, which is based on hybrid evolutionary computation, is proposed. Outcomes of emulation revel that the proposed method outperforms other baseline methods, and the optimization result shows that the latency-related weight is efficient for reducing the task execution delay and improving the energy efficiency.

다중모드 센서 신호 처리 프로세서의 FPGA 기반 설계 및 구현 (Design and Implementation of Multi-mode Sensor Signal Processor on FPGA Device)

  • 강순규;정윤호
    • 센서학회지
    • /
    • 제32권4호
    • /
    • pp.246-251
    • /
    • 2023
  • Internet of Things (IoT) systems process signals from various sensors using signal processing algorithms suitable for the signal characteristics. To analyze complex signals, these systems usually use signal processing algorithms in the frequency domain, such as fast Fourier transform (FFT), filtering, and short-time Fourier transform (STFT). In this study, we propose a multi-mode sensor signal processor (SSP) accelerator with an FFT-based hardware design. The FFT processor in the proposed SSP is designed with a radix-2 single-path delay feedback (R2SDF) pipeline architecture for high-speed operation. Moreover, based on this FFT processor, the proposed SSP can perform filtering and STFT operation. The proposed SSP is implemented on a field-programmable gate array (FPGA). By sharing the FFT processor for each algorithm, the required hardware resources are significantly reduced. The proposed SSP is implemented and verified on Xilinxh's Zynq Ultrascale+ MPSoC ZCU104 with 53,591 look-up tables (LUTs), 71,451 flip-flops (FFs), and 44 digital signal processors (DSPs). The FFT, filtering, and STFT algorithm implementations on the proposed SSP achieve 185x average acceleration.

Warped Common Acoustical Pole and Zero 방법을 이용한 효율적인 공간 등화 (Effective Room Equalization Using Warped Common Acoustical Pole and Zero)

  • 이준호;박영철;윤대희;이석필
    • 한국음향학회지
    • /
    • 제28권1호
    • /
    • pp.51-60
    • /
    • 2009
  • 본 논문에서는 warped common acoustical pole and zero (WCAPZ) 모델링 방법을 이용한 새로운 공간 등화 방법을 제안한다. 제안한 방법은 저주파 영역의 등화 성능을 감소시키지 않으면서 등화 필터의 차수를 줄일 수 있는 장점을 가진다. 따라서 제안된 공간 등화 시스템은 기존의 블록 변환 방법에 비해 연산량은 비슷하면서도 적은 입출력 지연을 가지게 된다. 컴퓨터 모의실험을 통해 제안된 방법이 기존의 기법에 비해 저주파 영역에서 좋은 공간 등화 성능을 보임을 검증하였다.

지연혼합에서의 초기 값으로 고유벡터를 이용하는 암묵신호분리 (Blind Signal Separation Using Eigenvectors as Initial Weights in Delayed Mixtures)

  • 박장식;손경식;박근수
    • 한국음향학회지
    • /
    • 제25권1호
    • /
    • pp.14-20
    • /
    • 2006
  • 본 논문에서는 지연혼합에서의 암묵신호분리를 위해 분리행렬의 초기 값을 설정하는 방법을 제안한다. 혼합신호의 상호상관행렬에 대한 고유분리를 분석한 후, 고유벡터의 지연정보를 이용하여 초기 값으로 설정한다. 제안하는 방법을 기존의 주파수영역 독립성분분석 (FDICA: Frequency domain independent component analysis)에 초기 값으로 설정하여 분리 성능을 향상시킨다. 컴퓨터 시뮬레이션을 통해 제안하는 방법이 신호대간섭비 (SIR: Signal to Interference Ratio)가 우수하고 학습곡선의 수렴속도가 개선됨을 보인다.

NeQuick G의 TEC 예측 개선을 위한 지역 최적화 기법 연구 (Regional Optimization of NeQuick G Model for Improved TEC Estimation)

  • 이재령;선기영;최헌호;이지윤
    • Journal of Positioning, Navigation, and Timing
    • /
    • 제13권1호
    • /
    • pp.63-73
    • /
    • 2024
  • NeQuick G is the ionosphere model utilized by Galileo single-frequency users to estimate the ionospheric delay on each user-satellite link. The model is characterized by the effective ionization level (Az) index, determined by a modified dip latitude (MODIP) and broadcast coefficients derived from daily global space weather observations. However, globally fitted Az coefficients may not accurately represent ionosphere within local area. This study introduces a method for regional ionospheric modeling that searches for locally optimized Az coefficients. This approach involves fitting TEC output from NeQuick G to TEC data collected from GNSS stations around Korea under various ionospheric conditions including different seasons and both low and high solar activity phases. The optimized Az coefficients enable calculation of the Az index at any position within a region of interest, accounting for the spatial variability of the Az index in a polynomial function of MODIP. The results reveal reduced TEC estimation errors, particularly during high solar activity, with a maximum reduction in the RMS error by 85.95%. This indicates that the proposed method for NeQuick G can effectively model various ionospheric conditions in local areas, offering potential applications in GNSS performance analyses for local areas by generating various ionospheric scenarios.

밀리미터파 채널사운딩 측정을 위한 이동형 송수신 장치의 개발과 특성평가 (Development and Characterization of Mobile Transceiver for Millimeter-Wave Channel Sounding Measurement)

  • 최종욱
    • 한국인터넷방송통신학회논문지
    • /
    • 제24권3호
    • /
    • pp.35-40
    • /
    • 2024
  • 본 논문에서는 야외 환경에서 약 10 km 거리까지의 대기공간을 이용하여 밀리미터파 대역의 전파를 송수신 및 채널사운딩 측정할 수 있는 장치를 제작하고 그 특성을 알아보았다. 이 장치는 밀리미터파 대역의 전파 특성 연구에 큰 도움이 될 것으로 예상한다. 측정된 수신세기, PDP 등의 데이터를 통해 PathLoss, K-factor, 전파모델 예측치와의 비교 분석등을 할 수 있다. 이동형 송수신 장치는 차량에 탑재되어 송신소와 수신소의 위치를 자유롭게 변경할 수 있으며 거리에 따른 동화기 문제를 해결하기 위해 루비듐 원자시계를 사용하였다. 안테나의 주요 섹터를 찾기 위해 스캐닝을 활용한 자동 보어사이트 정렬 기능을 적용하였다.

RTCM-SSR 보정요소 기반 1주파 Multi-GNSS 실시간 측위의 효용성 평가 (Availability Assessment of Single Frequency Multi-GNSS Real Time Positioning with the RTCM-State Space Representation Parameters)

  • 이용창;오성종
    • 지적과 국토정보
    • /
    • 제50권1호
    • /
    • pp.107-123
    • /
    • 2020
  • 최근, Multi-GNSS 위성시스템 인프라 환경의 안정화와 이종 위성 조합 활용에 대한 효용성이 입증되면서 측위, 항법 및 시간 정보 관련 응용 등 다양한 산업 분야에서 실시간 Multi-GNSS 조합 활용의 분위기가 높아지고 있다. 본 연구의 목적은 가장 수요층이 많은 저가형 1주파 GNSS 위성 수신기 사용자를 대상으로 정적 및 동적 환경에서 4가지 Multi-GNSS 측량기법에 RTCM-SSR 보정류(streams)를 적용, Multi- GNSS 위성의 1주파 실시간 단독측위(SF-RT-PP)의 효용성을 평가하고 대응 과제를 도출하는 것이다. SSR 보정류를 4가지 Multi-GNSS 측위 기법에 연계하여 정적 및 동적 시험장에 적용한 결과, CNES의 SSRa00CNE0 서비스가 2차원 좌표성분에서 다른 SSR 보정류에 비해 양호한 결과를 제시하였다. Multi-GNSS 위성의 Carrier를 활용한 SF-RT-PP 측위 결과, 공통적으로 고도성분에서 큰 편차가 발생되었는데 이에 대한 원인 규명 및 SF-RT-PPP 측위에서 비차감 비조합 전리층 지연보정과 이종 위성조합에 따른 신호 Bias 보정의 중요성을 확인할 수 있었다. 또한, Multi-GNSS 위성의 인프라 환경 향상으로 4종의 GNSS 위성 중, 1종 위성만으로도 SF-SPP 측위가 가능함을 확인하였다. 특히, GPS 위성의 1주파 신호만을 활용한 RT-SPP 측위에서 Code 기반 SF-RT-SPP 측위의 경우, 위성궤도/시계 보정관련 보통력과 SSR 보정 간 효과는 미소한 반면, 전리층 보정의 경우는 Klobuchar 모델에 비해 SBAS 보정 정보를 활용한 경우가 높이에서 약 2배 이상의 정확도 향상 효과를 공통적으로 확인할 수 있었다. 향후, 2020년말 Galileo 및 BDS 위성 인프라가 완성되면서 Multi-GNSS 위성의 지역 특성이 반영된 실시간 전리층지연 및 기상특성을 반영한 SSR 조정 서비스가 진행될 경우, SF-RT-PPP 활용성 및 여러 산업부문의 다양한 수요 창출이 기대된다.