• 제목/요약/키워드: current mirror array

검색결과 9건 처리시간 0.02초

Cost-Efficient and Automatic Large Volume Data Acquisition Method for On-Chip Random Process Variation Measurement

  • Lee, Sooeun;Han, Seungho;Lee, Ikho;Sim, Jae-Yoon;Park, Hong-June;Kim, Byungsub
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제15권2호
    • /
    • pp.184-193
    • /
    • 2015
  • This paper proposes a cost-efficient and automatic method for large data acquisition from a test chip without expensive equipment to characterize random process variation in an integrated circuit. Our method requires only a test chip, a personal computer, a cheap digital-to-analog converter, a controller and multimeters, and thus large volume measurement can be performed on an office desk at low cost. To demonstrate the proposed method, we designed a test chip with a current model logic driver and an array of 128 current mirrors that mimic the random process variation of the driver's tail current mirror. Using our method, we characterized the random process variation of the driver's voltage due to the random process variation on the driver's tail current mirror from large volume measurement data. The statistical characteristics of the driver's output voltage calculated from the measured data are compared with Monte Carlo simulation. The difference between the measured and the simulated averages and standard deviations are less than 20% showing that we can easily characterize the random process variation at low cost by using our cost-efficient automatic large data acquisition method.

A new approach to the current regulator design of LED strings based on current mirror

  • Kim, Pu-Jin;Yoo, Min-Ki;Lee, Rok-Hee;Lee, Koo-Hwa;Jang, Kyeong-Kun;Kang, Sin-Ho
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2008년도 International Meeting on Information Display
    • /
    • pp.837-840
    • /
    • 2008
  • This paper studies the current regulator of LED Backlighting system for LCD. The proposed regulator and a typical regulator are introduced. To find out the characteristics of two regulators, Prototype samples of LED Backlighting system are made. Both the proposed regulator and a typical regulator are compared with electrical, thermal and optical characteristics each viewpoint.

  • PDF

전류방식 CMOS에 의한 ROM 형의 다치 논리 회로 설계 (Design of Multiple Valued Logic Circuits with ROM Type using Current Mode CMOS)

  • 최재석;성현경
    • 전자공학회논문지B
    • /
    • 제31B권4호
    • /
    • pp.55-61
    • /
    • 1994
  • The multiple valued logic(MVL) circuit with ROM type using current mode CMOS is presented in this paper. This circuit is composed of the multiple valued-to-binary(MV/B) decoder and the selection circuit. The MV/B decoder decodes the single input multiple valued signal to N binary signal, and the selection circuits is composed N$\times$N array of the selecion cells with ROM types. The selection cell is realized with the current mirror circuits and the inhibit circuits. The presented circuit is suitable for designing the circuit of MVL functions with independent variables, and reduces the number of selection cells for designing the circuit of symmetric MVL functions as many as {($N^2$-N)/2}+N. This circuit possess features of simplicity. expansibility for array and regularity, modularity for the wire routing. Also, it is suitable for VLSI implementation.

  • PDF

PoRAM의 4bit 셀 어레이 구조와 이를 동작시키기 위한 센싱 기법 (The 4bit Cell Array Structure of PoRAM and A Sensing Method for Drive this Structure)

  • 김정하;이상선
    • 대한전자공학회논문지SD
    • /
    • 제44권6호
    • /
    • pp.8-18
    • /
    • 2007
  • 본 논문에서는 PoRAM의 4bit 셀 어레이 구조와 이를 동작시키기 위한 센싱 방법에 대해서 연구하였다. PoRAM은 기존의 SRAM이나 DRAM과는 다른 동작을 취한다. PoRAM 소자의 상단전극과 하단전극에 전압을 가했을 때 저항 성분 변화에 따른 셀에 흐르는 전류를 측정하여 상태를 구분한다. 셀 어레이의 새로운 어드레싱 방법으로, 행-디코더는 "High", 열-디코더는 "Low"로 선택하여, 셀에 해당하는 전류가 워드라인에서 비트라인으로 흐르게 하였다. 이때 흐르는 전류를 큰 값으로 증폭시켜 원하는 값을 얻고자 전압 센스 앰플리파이어를 사용한다. 이는 전압 센싱 방법인 전류 미러를 이용한 1단 차동 증폭기를 사용한다. 전압 센스 앰플리파이어에서 증폭을 시켜주기 위해 셀에서 측정된 전류 값을 전압 값으로 변환시켜주는 장치가 필요하다. 1단 차동 증폭기 입력 단에 소자 저항인 diode connection NMOS을 달아주었다. 이를 사용함으로써 전류 값과 저항 값의 곱으로 나타내어진 입력값(Vin)과 기준전압(Vref)을 비교하여 지우기 상태일 경우에는 "Low", 쓰기 상태일 경우에는 "High"로 증폭되는 것을 확인했다.

CNT 센서 어레이를 위한 신호 검출 시스템 (A Signal Readout System for CNT Sensor Arrays)

  • 신영산;위재경;송인채
    • 대한전자공학회논문지SD
    • /
    • 제48권9호
    • /
    • pp.31-39
    • /
    • 2011
  • 본 논문에서는 Carbon Nanotube(CNT) 센서 어레이를 위한 저 전력, 소 면적의 신호 검출 시스템을 제안한다. 제안된 시스템은 신호 검출회로, 디지털 제어기, UART I/O로 구성된다. 신호 검출회로는 VGA를 공유하는 64개의 transimpedance amplifier(TIA)와 11비트 해상도의 successive approximation register-ADC(SAR-ADC)를 사용하였다. TIA는 센서의 전압 바이어스 및 전류를 증폭하기 위한 active input current mirror(AICM)와 증폭된 전류를 전압으로 변환하는 저항 피드백 방식의 VGA(Variable Gain Amplifier)로 구성되어있다. 이러한 구조는 큰 면적과 많은 전력을 필요로 하는 VGA를 공유하기 때문에 다수의 센서 어레이에 대해 검출 속도의 저하 없이 저 전력, 소 면적으로 신호 검출이 가능하게 한다. SAR-ADC는 저 전력을 위하여 입력 전압 level에 따라 하위 bit의 동작을 생략하는 수정된 알고리즘을 사용하였다. ADC 및 센서의 선택은 UART Protocol 기반의 디지털 제어기에 의해 선택되며, ADC의 data는 UART I/O를 통해 컴퓨터와 같은 단말기를 통해 모니터링 할 수 있다. 신호 검출회로는 0.13${\mu}m$ CMOS 공정으로 설계되었으며 면적은 0.173 $mm^2$이며 640 sample/s의 속도에서 77.06${\mu}W$의 전력을 소모한다. 측정 결과 10nA - 10${\mu}A$의 전류 범위에서 5.3%의 선형성 오차를 가진다. 또한 UART I/O, 디지털 제어기는 0.18${\mu}m$ CMOS 공정을 이용하여 제작하였으며 총면적은 0.251 $mm^2$ 이다.

우주비행체용 세라믹 복합재료 해외기술 동향 (Current Status of Ceramic Composites Technology for Space Vehicle)

  • 이호성
    • 항공우주산업기술동향
    • /
    • 제7권2호
    • /
    • pp.76-84
    • /
    • 2009
  • 본 논문에서는 우주비행체에 사용하는 세라믹 복합재료의 기술개발에 대한 외국의 현황을 검토하였다. 우주선진국에서는 세라믹 복합재료의 경량 및 우수한 고온 특성을 이용하기 위해 최첨단 엔진구조물에 적용하여 우주비행체의 성능을 향상시키기 위하여 많이 사용해왔다. 특히 내열성, 내산화성 그리고 고온에서의 높은 강도가 요구되는 우주비행체에 적합하여, 로켓엔진챔버, 노즐, 태양판, 레이더안테나, 우주반사경 구조물, 초음속비행체 선단부, 재진입비행체의 노즈팁, 그리고 우주비행체의 방열판등에 사용하고 있다. 이러한 부품을 제작하기 위한 공정기술과 현재의 응용사례를 제시되어 향후 국내의 우주개발사업에 적용될 수 있도록 하였다.

  • PDF

Atmospheric Turbulence Simulator for Adaptive Optics Evaluation on an Optical Test Bench

  • Lee, Jun Ho;Shin, Sunmy;Park, Gyu Nam;Rhee, Hyug-Gyo;Yang, Ho-Soon
    • Current Optics and Photonics
    • /
    • 제1권2호
    • /
    • pp.107-112
    • /
    • 2017
  • An adaptive optics system can be simulated or analyzed to predict its closed-loop performance. However, this type of prediction based on various assumptions can occasionally produce outcomes which are far from actual experience. Thus, every adaptive optics system is desired to be tested in a closed loop on an optical test bench before its application to a telescope. In the close-loop test bench, we need an atmospheric simulator that simulates atmospheric disturbances, mostly in phase, in terms of spatial and temporal behavior. We report the development of an atmospheric turbulence simulator consisting of two point sources, a commercially available deformable mirror with a $12{\times}12$ actuator array, and two random phase plates. The simulator generates an atmospherically distorted single or binary star with varying stellar magnitudes and angular separations. We conduct a simulation of a binary star by optically combining two point sources mounted on independent precision stages. The light intensity of each source (an LED with a pin hole) is adjustable to the corresponding stellar magnitude, while its angular separation is precisely adjusted by moving the corresponding stage. First, the atmospheric phase disturbance at a single instance, i.e., a phase screen, is generated via a computer simulation based on the thin-layer Kolmogorov atmospheric model and its temporal evolution is predicted based on the frozen flow hypothesis. The deformable mirror is then continuously best-fitted to the time-sequenced phase screens based on the least square method. Similarly, we also implement another simulation by rotating two random phase plates which were manufactured to have atmospheric-disturbance-like residual aberrations. This later method is limited in its ability to simulate atmospheric disturbances, but it is easy and inexpensive to implement. With these two methods, individually or in unison, we can simulate typical atmospheric disturbances observed at the Bohyun Observatory in South Korea, which corresponds to an area from 7 to 15 cm with regard to the Fried parameter at a telescope pupil plane of 500 nm.

파노라믹 스캔 라이다 시스템용 4-채널 차동 CMOS 광트랜스 임피던스 증폭기 어레이 (Four-Channel Differential CMOS Optical Transimpedance Amplifier Arrays for Panoramic Scan LADAR Systems)

  • 김상균;정승환;김성훈;;최한별;홍채린;이경민;어윤성;박성민
    • 전자공학회논문지
    • /
    • 제51권9호
    • /
    • pp.82-90
    • /
    • 2014
  • 본 논문에서는 선형성을 가진 파노라믹 스캔 라이다(PSL) 시스템용의 4-채널 차동 트랜스임피던스 증폭기 어레이를 0.18-um CMOS 공정을 이용하여 구현하였다. PSL시스템을 위한 성능의 비교분석을 위하여 전류모드 및 전압모드의 두 종류 트랜스임피던스 어레이 칩을 각각 구현하였으며, 채널당 1.25-Gb/s 동작속도를 갖도록 설계하였다. 먼저 전류모드 칩의 경우, 각 채널 광 수신입력단은 전류미러 구조로 구현하였으며, 특히 로컬 피드백 입력구조로 개선하여 낮은 입력저항과 낮은 잡음지수를 가질 수 있도록 설계하였다. 칩 측정 결과, 채널 당 $69-dB{\Omega}$ 트랜스임피던스 이득, 2.2-GHz 대역폭, 21.5-pA/sqrt(Hz) 평균 잡음 전류 스펙트럼 밀도, -20.5-dBm 수신감도, 및 1.8-V 전원전압에서 4채널 총 147.6-mW 소모전력을 보이며, 1.25-Gb/s 동작속도에서 크고 깨끗한 eye-diagram을 보인다. 한편, 전압모드 칩의 경우, 각 채널 광 수신입력단은 인버터 입력구조로 구현하여 낮은 잡음지수를 갖도록 설계하였다. 칩 측정 결과, 채널 당 $73-dB{\Omega}$ 트랜스임피던스 이득, 1.1-GHz 대역폭, 13.2-pA/sqrt(Hz) 평균 잡음 전류 스펙트럼 밀도, -22.8-dBm수신감도, 및 4채널 총 138.4-mW 소모전력을 보이며, 1.25-Gb/s 동작속도에서 크고 깨끗한 eye-diagra을 보인다.

FLARE 타겟을 이용한 다목적위성3호/3A호의 절대복사 검보정 계수 산출 (Experiment of KOMPSAT-3/3A Absolute Radiometric Calibration Coefficients Estimation Using FLARE Target)

  • 진경욱;박대순
    • 대한원격탐사학회지
    • /
    • 제39권6_1호
    • /
    • pp.1389-1399
    • /
    • 2023
  • Field Line of sight Automated Radiance Exposure (FLARE) 시스템을 이용하여 다목적위성3호/3A호의 절대복사 검보정 연구를 수행하였다. FLARE는 미국의 Labshphere사에 의해 개발된 시스템으로 SPecular Array Radiometric Calibration (SPARC) 개념을 적용한 것이다. FLARE는 거울처럼 반사하는 거울 타겟을 사용하여 산란되는 복사에너지의 원인 요소들을 최소화시킨 단순한 복사보정 방법을 제공한다. FLARE 시스템이 장착된 사이트를 통과하는 다목적위성3호/3A호를 이용한 영상자료 획득을 위해 2021년 7월 5일부터 7월 15일 사이에 필드캠페인을 진행하였다. 기상 상황 때문에 여러 번의 관측 자료 가운데 2개의 다목적위성3호 관측자료만이 유효한 샘플 영상으로 확인되었다. FLARE 시스템과 다목적위성3호 관측 자료를 바탕으로 절대복사 검보정 계수를 산출하였다. 7월 7일과 7월 13일 획득된 2개의 FLARE 관측 자료를 통해 계산된 결과는 근적외 채널을 제외하고 1% 이내의 매우 유사한 결과를 보여 주었다. 2021년 8월 획득된 다목적위성3호/3A호 자료를 추가하여 분석한 결과, 현재의 메타 데이터에 할당된 위성들의 이득값들과는 상당한 차이를 보였다. 제한된 획득자료로 인해 FLARE 시스템을 실제 운영 중인 다목적위성3호/3A호에 대한 절대복사 검보정 계수 산출 용도로 사용하기 위해서는 추가적인 연구가 필요할 것으로 판단된다.