• 제목/요약/키워드: current amplifier

검색결과 611건 처리시간 0.029초

A Low-Jitter Phase-Locked Loop Based on a Charge Pump Using a Current-Bypass Technique

  • Moon, Yongsam
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제14권3호
    • /
    • pp.331-338
    • /
    • 2014
  • A charge-pump circuit using a current-bypass technique, which suppresses charge sharing and reduces the sub-threshold currents, helps to decrease phase-locked loop (PLL) jitter without resorting to a feedback amplifier. The PLL shows no stability issues and no power-up problems, which may occur when a feedback amplifier is used. The PLL is implemented in 0.11-${\mu}m$ CMOS technology to achieve 0.856-ps RMS and 8.75-ps peak-to-peak jitter, which is almost independent of ambient temperature while consuming 4 mW from a 1.2-V supply.

Hot-Carrier에 의한 소자 외쇠화가 아날로그 회로에 미치는 영향 (A Study on the Effect of Device Degradation Induced by Hot-Carrier to Analog Circuits)

  • 류동렬;박종태;김봉렬
    • 전자공학회논문지A
    • /
    • 제31A권12호
    • /
    • pp.91-99
    • /
    • 1994
  • We used CMOS current mirror and differenial amplifier to find out how the degradation of each devices in circuit affect total circuit performance. The devices in circuit wer degraded by hot-carrier generated during circuit operation and total circuit performance were changed according to the change of each device parameters. To examine the circuit performance phenomena of current mirror, we analyzed three diffent kinds of current mirrors and made correlation model between circuit performance and stressed device parameters, and compare hot-carrier immunity of these circuits. Also we analyzed how the performance of differential amplifier degraded from the initial value after hot-carrier stress incircuit operations.

  • PDF

BiCMOS 선형 OTA (A BiCMOS linear Operational Transconductance Amplifier)

  • 박지만;소재환;류남규;정원섭
    • 전자공학회논문지A
    • /
    • 제31A권12호
    • /
    • pp.135-141
    • /
    • 1994
  • A linear BiCMOS operational transconductance amplifier (OTA) is described. It consists of a CMOS linear transconductor and a bipolar translineear current gain cell followed by three CMOS current mirrors. The proposed circuit has comparable linearity and temperature stability but superior dc characteristics to its bipolar counterpart. A test circuit with a transconductance of 47.3$\mu$s has been simulated. Simulation results show that a linearity error of less than $\pm$1 percent over an input volgate range from -1.0 to 1.0 V and a output dc offset current as small as-3.6 nA can be obtained.

  • PDF

디지털 제어 방식의 고속 PWM 전류 증폭기의 구현에 관한 연구 (Study on the Implementation of the Digital Controller of High-Speed PWM Current Amplifier)

  • 고덕화;백광렬
    • 제어로봇시스템학회논문지
    • /
    • 제8권2호
    • /
    • pp.97-103
    • /
    • 2002
  • This paper deals with a PWM(Pulse Width Modulation) current amplifier using digital controller in order to generate a gradient magnetic field far the MRI(Magnetic Resonance Image) system. Because of tolerance of discrete devices, it is difficult to set accurate values of the control parameters and to make an analog-controlling circuit. However, using digital controller, it is possible to set exact control parameters and to adopt a modern control techniques. It is shown that the digital controller will highly enhance the output current response and it will improve the quality of the MRI.

Application of Fuzzy Integral Control for Output Regulation of Asymmetric Half-Bridge DC/DC Converter with Current Doubler Rectifier

  • Chung, Gyo-Bum;Kwack, Sun-Geun
    • Journal of Power Electronics
    • /
    • 제7권3호
    • /
    • pp.238-245
    • /
    • 2007
  • This paper considers the problem of regulating the output voltage of a current doubler rectified asymmetric half-bridge (CDRAHB) DC/DC converter via fuzzy integral control. First, we model the dynamic characteristics of the CDRAHB converter with the state-space averaging method, and after introducing an additional integral state of the output regulation error, we obtain the Takagi-Sugeno (TS) fuzzy model for the augmented system. Second, the concept of parallel distributed compensation is applied to the design of the TS fuzzy integral controller, in which the state feedback gains are obtained by solving the linear matrix inequalities (LMIs). Finally, numerical simulations of the considered design method are compared to those of the conventional method, in which a compensated error amplifier is designed for the stability of the feedback control loop.

DTV 중계기에서의 UHF 전송장치용 구동증폭단의 구현 및 성능평가에 관한 연구 (A Study on Fabrication and Performance Evaluation of a Driving Amplifier Stage for UHF Transmitter in Digital TV Repeater)

  • 이영섭;전중성
    • 한국항해항만학회지
    • /
    • 제27권5호
    • /
    • pp.505-511
    • /
    • 2003
  • 본 논문에서는 UHF(470∼806 MHz) 대역에서 전송장치로 사용 가능한 DTV 중계기용 1 Watt 급 구동증폭단을 설계 및 제작하였다. 구동증폭단은 유전율 2.53, 두께 0.8 mm 기판을 사용하여, 전치증폭기 및 1 Watt 단위증폭기를 단일기판상에 집적화 하였다. 바이어스 전압 28 V DC, 전류 900 mA를 구동증폭단에 인가하였을 때, 470∼806 MHz의 대역에서 53.5 dB 이상의 이득, $\pm$0.5 dB의 이득 평탄도 및 -12 dB 이하의 입ㆍ출력 반사손실이 나타났다. 또한 출력전력이 1 Watt일 때 사용주파수 대역에서 2 MHz 주파수 간격의 두 신호를 구동증폭단에 입력하여 설계사양보다 우수한 48 dBc 이상의 상호변조왜곡 특성이 나타남을 알 수 있었다.

CSA 시스템을 위한 양극 뇌파증폭기의 개발 (Development of a High-Performance Bipolar EEG Amplifier for CSA System)

  • 유선국;김창현;김선호;김동준
    • 대한의용생체공학회:의공학회지
    • /
    • 제20권2호
    • /
    • pp.205-212
    • /
    • 1999
  • 수술실에서 수술도중 환자의 뇌파를 관찰하고자 할 경우에 전기수술기를 사용하게 되면 매우 높은 주파수와 큰 전압의 전기적 잡음이 발생하게 되며, 기존의 뇌파측정기는 이 잡음에 의해서 포화되어 뇌파 측정이 불가능하다. 본 연구에서는 고신뢰도의 뇌파 측정용 CSA 시스템을 구성하기 위하여 전기수술기의 간섭이 적은 양극 뇌파증폭기를 개발하고자 하였다. 개발된 양극 뇌파 증폭기는 balanced filter를 사용하여 전기수술기의 잡음이 뇌파 증폭기의 입력으로 들어가는 것을 줄이도록 하였으며, 전치증폭기의 전원과 신호를 접지와 분리하여 전기수술기에서 나온 전류가 뇌파 증폭기를 통해 접지로 흘러 들어가는 경로를 차단하였고, 높은 주파수에서도 CMRR 특성이 좋은 차동증폭기를 사용하여 고주파 성분의 공통 성분 잡음을 제거함으로써 전기수술기의 잡음을 상당히 줄일 수 있었다. 이와 같이 개발된 양극 뇌파증폭기는 고이득, 저잡음, 높은 CMRR, 고입력 임피던스, 낮은 열잡음 등의 특성을 가지므로 순수한 뇌파의 측정에 유용하며, 전기수술기를 사용할 경우에도 지속적으로 뇌파를 측정할 수 있는 고신뢰도의 CSA 시스템의 구현에 이용할 수 있다.

  • PDF

IC 보호회로를 갖는 저면적 Dual mode DC-DC Buck Converter (Low-area Dual mode DC-DC Buck Converter with IC Protection Circuit)

  • 이주영
    • 전기전자학회논문지
    • /
    • 제18권4호
    • /
    • pp.586-592
    • /
    • 2014
  • 본 논문에서는 DT-CMOS(Dynamic Threshold voltage Complementary MOSFET) 스위칭 소자를 사용한 DC-DC Buck 컨버터를 제안하였다. 높은 효율을 얻기 위하여 PWM 제어방식을 사용하였으며, 낮은 온 저항을 갖는 DT-CMOS 스위치 소자를 설계하여 도통 손실을 감소시켰다. 제안한 Buck 컨버터는 밴드갭 기준 전압 회로, 삼각파 발생기, 오차 증폭기, 비교기, 보상 회로, PWM 제어 블록으로 구성되어 있다. 삼각파 발생기는 전원전압(3.3V)부터 접지까지 출력 진폭의 범위를 갖는 1.2MHz의 주파수를 생성하며, 비교기는 2단 증폭기로 설계되었다. 그리고 오차 증폭기는 70dB의 이득과 $64^{\circ}$의 위상여유를 갖도록 설계하였다. 또한 제안한 Buck 컨버터는 current-mode PWM 제어회로와 낮은 온 저항을 갖는 스위치를 사용하여 100mA의 출력 전류에서 최대 95%의 효율을 구현하였으며, 1mA 이하의 대기모드에도 높은 효율을 구현하기 위하여 LDO 레귤레이터를 설계하였으며, 또한 2개의 IC 보호 회로를 내장하여 신뢰성을 확보하였다.

고이득 및 광대역 특성의 밀리미터파 MHEMT Cascode 증폭기 (High Gain and Broadband Millimeter-wave MHEMT Cascode Amplifier)

  • 안단;이복형;임병옥;이문교;백용현;채연식;박형무;이진구
    • 대한전자공학회논문지TC
    • /
    • 제41권8호
    • /
    • pp.105-111
    • /
    • 2004
  • 본 논문에서는 밀리미터파 대역에서 고이득과 광대역 특성을 갖는 MHEMT(Metamorphic High Electron Mobility Transistor) cascode 증폭기를 설계 및 제작하였다. Cascode 증폭기 제작을 위해 0.1 ㎛ InGaAs/InAlAs/GaAs MHEMT를 설계ㆍ제작하였다. 제작된 MHEMT는 드레인 전류 밀도 640 mA/mm, 최대 전달컨덕턴스(gm)는 653 mS/mm를 얻었으며, 주파수 특성으로 f/sub T/는 173 GHz, f/sub max/는 271 GHz의 우수한 특성을 나타내었다. Cascode 증폭기는 CPW 전송선로를 이용하여 광대역 특성을 얻을 수 있도록 정합회로를 설계하였으며, 1단과 2단 증폭기의 2가지 종류로 회로를 설계하였다. 설계된 증폭기는 본 연구에서 개발된 MHEMT MIMIC 공정을 이용해 제작되었다. 제작된 cascode 증폭기의 측정결과, 1단 증폭기는 3 dB 대역폭이 31.3∼68.3 GHz로 37 GHz의 넓은 대역 특성을 얻었으며, 대역내에서 평균 9.7 dB 및 40 GHz에서 최대 11.3 dB의 S21 이득 특성을 나타내었다. Cascode 2단 증폭기는, 3 dB 대역폭이 32.5∼62.0 GHz로 29.5 GHz의 대역폭과 대역내에서 평균 20.4 dB 및 36.5 GHz에서 최대 22.3 dB의 높은 이득 특성을 얻었다.

완전-차동 선형 OTA를 사용한 새로운 계측 증폭기 설계 (A Design of Novel Instrumentation Amplifier Using a Fully-Differential Linear OTA)

  • 차형우
    • 전자공학회논문지
    • /
    • 제53권1호
    • /
    • pp.59-67
    • /
    • 2016
  • 저가, 광대역, 그리고 넓은 이득 제어 범위를 갖는 전자 계측 시스템을 실현하기 위한 완전-차동 선형(fully-differential linear operational transconductance amplifier : FLOTA)를 사용한 새로운 계측 증폭기(instrumentation amplifier : IA)를 설계하였다. 이 IA는 한 개의 FLOTA, 두 개의 저항 그리고 한 개의 연산 증폭기(operational amplifier : op-amp로 구성된다. 동작 원리는 FLOTA에 인가되는 두 입력 전압의 차가 각각 동일한 차동 전류로 변환되고 이 전류는 op-amp의 (+)단자의 저항기와 귀환 저항기를 통과시켜 단일 출력 전압을 구하는 것이다. 제안한 IA의 동작 원리를 확인하기 위해 FLOTA를 설계하였고 상용 op-amp LF356을 사용하여 IA를 구현하였다. 시뮬레이션 결과 FLOTA를 사용한 전압-전류 특성은 ${\pm}3V$의 입력 선형 범위에서 0.1%의 선형오차와 2.1uA의 오프셋 전류를 갖고 있었다. IA는 1개의 저항기의 저항 값 변화로 -20dB~+60dB의 이득을 갖고 있으며, 60dB에 대한 -3dB 주파수는 10MHz이였다. 제안한 IA의 외부의 저항기의 정합이 필요 없고 다른 저항기로 오프셋을 조절할 수 있는 장점을 갖고 있다. 소비전력은 ${\pm}5V$ 공급전압에서 105mW이였다.