• 제목/요약/키워드: clock error

검색결과 263건 처리시간 0.022초

Determination of Geostationary Orbits (GEO) Satellite Orbits Using Optical Wide-Field Patrol Network (OWL-Net) Data

  • Shin, Bumjoon;Lee, Eunji;Park, Sang-Young
    • Journal of Astronomy and Space Sciences
    • /
    • 제36권3호
    • /
    • pp.169-180
    • /
    • 2019
  • In this study, a batch least square estimator that utilizes optical observation data is developed and utilized to determine geostationary orbits (GEO). Through numerical simulations, the effects of error sources, such as clock errors, measurement noise, and the a priori state error, are analyzed. The actual optical tracking data of a GEO satellite, the Communication, Ocean and Meteorological Satellite (COMS), provided by the optical wide-field patrol network (OWL-Net) is used with the developed batch filter for orbit determination. The accuracy of the determined orbit is evaluated by comparison with two-line elements (TLE) and confirmed as proper for the continuous monitoring of GEO objects. Also, the measurement residuals are converged to several arcseconds, corresponding to the OWL-Net performance. Based on these analyses, it is verified that the independent operation of electro-optic space surveillance systems is possible, and the ephemerides of space objects can be obtained.

클럭 표류율과 기준 신호를 이용한 두 센서 노드간 시간 동기 알고리즘 (Time Synchronization Algorithm using the Clock Drift Rate and Reference Signals Between Two Sensor Nodes)

  • 김현수;전중남
    • 정보처리학회논문지C
    • /
    • 제16C권1호
    • /
    • pp.51-56
    • /
    • 2009
  • 무선 센서 네트워크에서의 시간 동기 알고리즘은 위치 추적, 데이터 암호화, 중복 이벤트 감지 인식, 정밀한 TDMA 스케줄링 등의 다양한 응용을 위해서 필수적이다. 본 논문에서는 두 노드 사이에서 시간 보정을 위한 클럭 표류율과 기준 신호를 이용한 시간 동기 알고리즘인 CDRS을 제안한다. CDRS는 시간 동기를 위해 두 단계로 구성된다. 첫 번째 단계에서는 LTS를 이용하여 시간 보정 값인 노드간의 시간 차이와 클럭 표류율을 구한다. 이 단계가 끝나면 두 노드는 시간이 맞추어진 상태가 되고 클럭 표류율로 시간 차이를 보정할 수 있게 된다. 두 번째 단계에서는 동기 노드는 주기적으로 기준 신호를 전송한다. 비동기 노드는 수신된 신호를 사용하여 두 노드간 시간 차이를 측정하고, 시간 차이가 최대 허용 오차 범위를 초과하면 다시 첫 번째 단계를 수행한다. 시뮬레이션을 통한 성능 분석 결과, CDRS는 LTS 대비 시간 정확도가 향상된다. 또한 메시지 발생량이 LTS 대비 50% 감소하고, 기준 신호는 타임스탬프를 사용하지 않기 때문에 CDRS는 LTS에 비하여 시간 동기에 사용되는 에너지가 2.5배 정도 적게 사용된다.

차분 기법을 적용한 GPS 반송파 위상 측정치 고장 검사 (Application of the Difference Method in a Fault Test on GPS Carrier Phase Measurements)

  • 손은성;임성혁;김군택
    • 한국항행학회논문지
    • /
    • 제21권6호
    • /
    • pp.601-607
    • /
    • 2017
  • 이 연구에서는 GNSS (global navigation satellite system) 인프라 기반 측위 보정정보 생성을 위한 전처리 단계인 GPS (global positioning system) 반송파 위상 측정치의 고장 검사를 수행하였다. 기존 CARST (carrier acceleration ramp step test) 방법은 수신기 시계 오차를 제거하기 위해 평균값을 이용함으로써 검사 대상에 영향을 준다. 따라서 이 연구에서는 차분 기법을 적용하여 기존 CARST 결과와 비교하였다. 실 데이터에 인위적인 고장을 인가하여 고장 시뮬레이션을 수행한 결과 차분 기법을 적용할 경우 각각의 위성에 대해 독립적인 고장 검출이 가능한 것으로 판단되었으며 단일차분과 이중차분은 유사한 결과를 나타내었다. 실 데이터를 이용하여 기존의 방법과 비교한 결과 위성 간 차분, 수신국간 차분 결과의 장단점을 확인할 수 있었다. 그러나 결과 값에 대한 위성 및 수신기 시계 오차의 영향은 추가적인 분석이 필요할 것으로 판단된다.

한국형 위성항법시스템의 UDRE 모니터링 분석 (UDRE Monitoring Analysis of Korean Satellite Navigation System)

  • 박종근;안종선;허문범;주정민;이기훈;성상경;이영재
    • 한국항공우주학회지
    • /
    • 제43권2호
    • /
    • pp.125-132
    • /
    • 2015
  • 본 논문은 한국형 위성항법시스템의 위성궤도, 위성시계 고장 검출이 가능한 UDRE에 대한 모니터링 알고리즘 분석을 수행하였다. UDRE 모니터링을 위한 의사거리 잔차 생성방법 중 대류권 지연오차와 수신기 시계바이어스 추정방법에 대해 새로운 알고리즘을 제안한다. 대류권 지연오차는 국내 기상데이터에 더욱 적합한 Saastamoinen 모델과 Neill 매핑함수의 조합 모델을 사용하였으며, 수신기 시계 바이어스 추정방법으로는 칼만필터를 사용한 기법을 사용하였다. 국내 지역에서 직접 수신한 위성데이터와 기상데이터를 사용한 UDRE 모니터링 분석을 통해 한국지역에 더욱 적합한 UDRE 모니터링 한계치(Threshold)를 도출하고 추 후 한국형 위성항법시스템의 고장검출 기법으로 활용할 수 있을 것으로 기대한다.

TDOA 기반의 실시간 위치 측정 시스템을 위한 정밀 무선 시각 동기 시스템 (Precision Time Synchronization System over Wireless Networks for TDOA-based Real Time Locating Systems)

  • 조현태;정연수;장현성;박인구;백윤주
    • 한국통신학회논문지
    • /
    • 제34권1B호
    • /
    • pp.86-97
    • /
    • 2009
  • 실시간 위치 측정 시스템은 사람 또는 사물의 위치를 측정하고 추적하는 시스템이다. TDOA 기반의 실시간 위치 측정 시스템은 태그로부터 전달된 신호의 도착시간 차이를 이용하여 위치를 측정한다. TDOA 기반의 실시간 위치 측정 시스템에서 리더들 간의 도착시간 차이를 계산하기 위해서는 리더 간 시각 동기화가 필수적이다. 본 논문에서는 IEEE 802.15.4 네트워크에서의 실시간 위치 측정 시스템을 위한 정밀 시각 동기 시스템을 제안한다. IEEE 802.15.4 네트워크에서 정밀한 시각 동기를 이루기 위해서 본 논문에서는 네트워크 프로토콜 스택의 지연과 지터 등의 에러요인을 분석한다. 분석된 에러 요인들에 기반하여 하드웨어 시각 측정 장치를 개발하고, 칼만 필터를 적용하여 네트워크 프로토콜에서 발생하는 지연과 지터를 최소화하였다. 제안한 기법을 통하여 성능평가 결과, 실시간 위치 측정 시스템에서의 리더들은 상호간에 10나노초 이하의 시각 동기를 이루었다.

1000BASE-T의 4조 PAM-5 신호 상에서 동작하는 비터비 디코더의 구현 (Implementation of a Viterbi decoder operated in 4 Dimensional PAM-5 Signal of 1000Base-T)

  • 정재우;정해
    • 한국정보통신학회논문지
    • /
    • 제18권7호
    • /
    • pp.1579-1588
    • /
    • 2014
  • LAN 방식은 국내의 초고속 인터넷 서비스에서 가장 널리 사용되며, UHD TV와 같은 고속의 서비스를 제공하기 위하여 100 메가급에서 1 기가급 이더넷으로 빠르게 전환되고 있다. 1000BASE-T 물리계층은 1 Gbps의 전송속도를 달성하기 위해, 4조의 UTP상에서 각 조당 125 MHz의 PAM-5신호로 데이터를 전송한다. 채널 상에서 발생한 오류를 정정하기 위하여 송신측에서는 컨벌루션 부호와 PAM-5신호를 결합한 TCM을 사용하고, 수신측에서는 비터비 복호기를 사용한다. 본 논문에서는 1000BASE-T의 수신측에서 최소 125 MHz 속도와 최대 2조까지 오류 정정 능력을 제공하는 비터비 디코더를 구현한다. 그리고 구현한 디코더를 논리분석기로 이용해서 동작속도와 오류 정정 능력을 검증한다.

OFDM 무선 멀티미디어 통신 시스템의 오율성능 향상을 위한 효율적인 샘플링 클럭 동기방식 (Efficient Clock Synchronization Schemes for Enhancing Error Performance of OFDM Wireless Multimedia Communication Systems)

  • 김동옥;윤종호
    • 한국정보통신학회논문지
    • /
    • 제7권1호
    • /
    • pp.69-74
    • /
    • 2003
  • 본 논문에서는 OFDM 신호방식을 사용하는 무선채널 환경에서 무선 멀티미디어에 적합한 클럭 동기복원 알고리즘을 제안한다. 제안된 클럭 동기복원 알고리즘의 기본적인 접근은 수신기의 채널 추정기로부터 추정된 채널의 주파수 응답을 획득하여 IFFT를 통해 채널의 충격 응답 또는 다중 경로 강도 프로 파일을 구하고 시간 영역에서 채널의 에너지가 집중된 일정 범위의 위치를 추적하는 것이다. 또한, 샘플링 클럭 오프셋이 ${\pm}$1∼3 샘플 있는 경우 64-QAM, 16-QAM의 성좌점을 분석하고, BER 성능을 확인한 결과 최적 샘플 지점에서의 성좌점과 BER 성능에 비하여 2 샘플 이상의 오프셋이 발생했을 경우에는 심한 성능 열화가 나타나는 것을 확인하였고, 시뮬레이션 결과로부터, 제안된 알고리즘이 주파수 선택적 페이딩 채널 하에서도 우수한 동기특성을 제공함을 알 수 있다.

고속 SoC를 위한 클락 듀티 보정회로의 설계 (Design of clock duty-cycle correction circuits for high-speed SoCs)

  • 한상우;김종선
    • 한국산업정보학회논문지
    • /
    • 제18권5호
    • /
    • pp.51-58
    • /
    • 2013
  • 본 논문에서는 고속 SoC 설계시 필요한 클록킹 회로의 핵심 소자인 클록 듀티 보정회로 (Duty-Cycle Corrector: DCC)를 소개한다. 종래의 아날로그 피드백 DCC와 디지털 피드백 DCC의 구조와 동작에 대해 비교 분석한다. 듀티-보정 레인지의 확장과 동작 주파수 및 듀티-보정 정확도의 향상을 위해 아날로그와 디지털 DCC의 장점을 결합한 새로운 혼성-모드 피드백 DCC를 소개한다. 특히, 혼성-모드 DCC의 핵심 구성 회로인 듀티-앰프 (Duty-Cycle Amplifier: DCA)의 구조와 설계에 대해 자세히 소개한다. 싱글-스테이지 DCA와 투-스테이지 DCA 기반의 두 개의 혼성-모드 DCC가 각각 0.18-${\mu}m$ CMOS 공정으로 설계되었고, 투-스테이지 DCA기반 DCC가 더 넓은 듀티-보정 레인지와 더 적은 듀티-보정 에러를 갖고 있음을 증명하였다.

고용량 광 디스크의 고속 재생을 위한 병렬 데이터 추출구조 (Parallel Data Extraction Architecture for High-speed Playback of High-density Optical Disc)

  • 최광석
    • 한국멀티미디어학회논문지
    • /
    • 제12권3호
    • /
    • pp.329-334
    • /
    • 2009
  • 광 디스크를 재생하려면 광 신호를 아날로그 전기신호로 변환하는 광 픽업을 거치고 난 뒤 신호 간 간섭을 없애기 위해 아날로그적으로 등화를 하고, 등화된 아날로그 신호를 AD 변환하여 디지털적으로 동기화된 데이터와 클록을 추출해야 한다. BD와 같은 고용량의 광 디스크를 저속으로 재생하여 동기화된 데이터와 클록을 추출하는데 었어서 추출 데이터 BER을 최소화하는 알고리즘은 다양하게 개발되어 적용되고 있다. 그러나 고용량의 광 디스크를 고속으로 재생 할 때 저속에서 적용된 알고리즘을 동일한 혼성 데이터 PLL과 PRML 하드웨어 구조에 적용하려면 800MHz 이상의 신호 처리가 이루어져야 한다. 일반적으로 사용되는 0.13-${\mu}m$ CMOS 공정에서 기존 방식의 구조를 가지고 800MHz의 이상의 신호처리를 위해서는 고속으로 동작해야하는 아날로그 코어 등이 필요하고 많은 시간과 노력의 레이아웃이 수반되어야 하는 등의 문제점이 제기된다. 본 논문에서는 고용량 광 디스크의 최고 배속인 BD 8x까지 동작 가능한 데이터 및 클록 추출 회로로서 병렬 데이터 PLL 및 PRML 구조를 제안하였다. 제안한 구조를 가지고 실험한 결과 BD 8x 에 해당하는 속도에서 오류 없이 동작함을 확인하였다.

  • PDF

STM-1급 155.52 Mbps 고성능 CMOS 리시버의 구현 (155.52 Mbps High Performance CMOS Receiver for STM-1 Application)

  • 채상훈;정희범
    • 한국통신학회논문지
    • /
    • 제24권6B호
    • /
    • pp.1074-1079
    • /
    • 1999
  • 155.52 Mbps STM-1급 디지털 통신용 고성능 CMOS 리시버 칩을 설계 제작하였다. 제작된 리시버는 전송선로의 단락 또는 송신 중단 등으로 인해 데이터신호가 입력되지 않거나, 정전 발생 또는 시스템의 유지보수 등으로 인해 전원이 차단되었다가 복구될 때에도 155.52 MHz의 클락 주파수를 유지하여 항상 안정된 동작을 할 수 있는 구조로 이루어진다. 이를 위해 설계된 회로는 PLL을 기본으로 한 데이터 및 클락 복원회로 외에 데이터 감시회로와 전원 감시회로도 내장한다. 측정 결과 제작된 IC는 데이터신호가 입력되는 정상적인 상황에서뿐만 아니라, 데이터신호가 입력되지 않는 비정상적인 상황하에서도 항상 155.52 MHz의 안정된 클락을 발생시키고 있음을 알 수 있었음, PLL 루프의 실효 지터도 23 ps로 우수한 특성을 나타내었다.

  • PDF