155.52 Mbps High Performance CMOS Receiver for STM-1 Application

STM-1급 155.52 Mbps 고성능 CMOS 리시버의 구현

  • 채상훈 (호서대학교 전자공학과 정회원) ;
  • 정희범 (한국전자통신연구원 회로소자연구소 아놀로그회로팀 정회원)
  • Published : 1999.06.01

Abstract

A high performance CMOS receiver for 155.52 Mbps STM-1 digital communication has been designed and fabricated. The ASIC operates properly with 155.52 MHz clock frequency in case of the data loss due to some system error such as transmission line open or data transfer fail. Also it operates properly in case the system starts after the power failure or system maintenance. The designed circuit has especially PLL based self oscillation loop which operates on abnormal environment which is added to main oscillation loop. The measured results show that the circuit operates well with 153.52 MHz clock frequency not only on normal environment but also on abnormal environment. Rms jitter of the PLL loop is about 23 ps.

155.52 Mbps STM-1급 디지털 통신용 고성능 CMOS 리시버 칩을 설계 제작하였다. 제작된 리시버는 전송선로의 단락 또는 송신 중단 등으로 인해 데이터신호가 입력되지 않거나, 정전 발생 또는 시스템의 유지보수 등으로 인해 전원이 차단되었다가 복구될 때에도 155.52 MHz의 클락 주파수를 유지하여 항상 안정된 동작을 할 수 있는 구조로 이루어진다. 이를 위해 설계된 회로는 PLL을 기본으로 한 데이터 및 클락 복원회로 외에 데이터 감시회로와 전원 감시회로도 내장한다. 측정 결과 제작된 IC는 데이터신호가 입력되는 정상적인 상황에서뿐만 아니라, 데이터신호가 입력되지 않는 비정상적인 상황하에서도 항상 155.52 MHz의 안정된 클락을 발생시키고 있음을 알 수 있었음, PLL 루프의 실효 지터도 23 ps로 우수한 특성을 나타내었다.

Keywords

References

  1. ISSCC 90 v.33 A 30 MHz high-speed analog/digital PLL in 2 um CMOS B. Kim;D. Helman;P. Gray
  2. IEEE JSSC v.sc-28 no.4 Experimental results and modeling techniques for sunbstrate noise in mixed-signal integrated circuits David K. Su;Marc. J. Loinaz;Shoichi Maui;Bruce A. Wooley
  3. IEEE JSSC v.sc-22 no.2 Design of PLL-based clock generationcircuits D. Jeong;G. Borriello;D. Hodges;R. Katz
  4. IEEE Communication v.com-28 no.11 Charge-pump phase locked loops F. Gardner
  5. 대한전자공학회 논문지 v.32B no.4 ATM 교환기용 데이터 및 클락 복원회로의 설계 채상훈;곽명신
  6. 대한전자공학회 논문지 v.33B no.8 155.52Mbps CMOS 데이터 트랜스미터 회로의 설계 채상훈;김귀동;송원철