• 제목/요약/키워드: boundary scan

검색결과 117건 처리시간 0.022초

IEEE 1149.1을 이용한 확장된 스캔 경로 구조 (An Extended Scan Path Architecture Based on IEEE 1149.1)

  • 손우정;윤태진;안광선
    • 한국정보처리학회논문지
    • /
    • 제3권7호
    • /
    • pp.1924-1937
    • /
    • 1996
  • 본 논문에서는 다중 보드를 시험하기 위한 새로운 구조인 확장된 스캔 경로 (ESP: Exlended Scan Path)와 절차를 제안한다. 보드률 시험하기 위한 기존의 구조로는 단일 스캔 경로와 다중 스캔 경로가 있다. 단일 스캔 경로 구조는 시험 데이자의 전송 경로 인 스캔 경로가 하나로 연결되므로 스캔 경로가 단락이나 개방으로 결함이 생기면 나머지 스캔 경로에 올바른 시험 데이타를 입력할 수 없다. 다중 스캔 경로 구조는 다중 보드 시험 시보드마다 별도의 신호선이 추가된다. 그러므로 기존의 주 구조는 다중 보드 시험에는 부적절하다. 제안된 ESP구조를 단일 스캔 경로 구조와 비교하면, 스캔 경로 상에 결함이 발생하더라도 그 결함은 하나의 스캔 경로에만 한정되어 다른 스캔 경로의 시험 데이타에는 영향을 주지 않는다. 뿐만 아니라, 비스트(BIST: BUILT In Self Test)와 IEEE 1149.1 경계면 스캔 시험을 병렬로 수행함으로써 시험에 소요되는 시간을 단축한다. 또한 ESP 구조를 다중 스캔 경로 구조와 비교하면, 스캔 경로마다 신호선을 공통으로 사용함으로써 다중 보드 시험 시 추가되는 신호선이 없다. 본 논문 에서는 제안한 ESP 구조와 기존 시험 구조의 성능을 비교하기 위해서, ISCAS '85벤치 마크 회로를 대상으로 각 구조의 시험 수행 시간을 비교하여 우수함을 보였다.

  • PDF

873~1,273 K에서 열화된 강화흑연강(Compacted Graphite Iron, CGI)의 초음파특성 (Ultrasonic Characteristics of Degraded Compacted Graphite Iron from 873 to 1,273 K)

  • 이수철;남기우
    • 동력기계공학회지
    • /
    • 제17권4호
    • /
    • pp.72-78
    • /
    • 2013
  • Compacted graphite iron 340 was carried out the heat treatment from 873 to 1,273 K. Compacted graphite iron 340 was evaluated relationship between the sound velocity, the attenuation coefficient and the tensile strength. The obtained results are as following. The signal strength of C scan images were weak according to increasing of heat treatment temperature and time. The amplitude of A scan and B scan was also low. This can be cause that the graphite was grown into the type of vermicular, and the many of grain boundary with ultrasound scattering were increase. The sound velocity was depend upon the heat treatment temperature and time, the attenuation coefficient had nothing to do with the temperature and time. The higher the heat treatment temperature, the tensile strength and the sound velocity were decreased. However, the tensile strength was proportional to the sound velocity. The higher tensile strength, the faster the sound velocity.

디지탈 IC 및 보드의 시험을 위한 스캔 설계기술 (Scan Design Techniques for Chip and Board Level Testability)

  • 민형복
    • 전자공학회지
    • /
    • 제22권12호
    • /
    • pp.93-104
    • /
    • 1995
  • 디지탈 회로를 구현한 칩 및 보드의 시험 비용을 줄이기 위하여 사용되는 스캔 설계 기술 동향에 대하여 기술하였다. 스캔 설계 기술은 칩 수준에서 먼저 적용되기 시작하였다. 회로의 모든 플립플롭을 스캔할 수 있도록 하는 완전 스캔이 먼저 개발되었고, 최근에는 플립플롭의 일부분만 스캔할 수 있도록 하는 부분 스캔 기술이 활발하게 논의되고 있다. 한편 보드의 시험에 있어서도 보드에 실장되는 칩의 밀도가 증가되고, 표면 실장 기술이 일반화됨에 따라 종래의 시험 기술로는 충분한 시험을 거치는 것이 불가능하게 되었다. 따라서, 칩에 적용되던 기법과 유사한 스캔 설계 기술이 적용되기 시작하였다. 이를 경계 스캔(Boundary Scan)이라고 하는데, 이 기술은 80년대 후반부터 본격적으로 논의되기 시작하였다. 1990년에는 이 기술과 관련된 IEEE의 표준이 제정되어 더욱 많이 적용되는 추세에 있다. 이 논문에서는 이러한 칩 및 보드의 시험을 쉽게하기 위한 스캔 설계 기법의 배경, 발전 과정 및 기술의 내용을 소개한다.

  • PDF

농산물 및 미립자의 기하학적 특성 분석을 위한 컴퓨터 시각 시스템(II) -기하학적 특성 분석 알고리즘- (Computer Vision System for Analysis of Geometrical Characteristics of Agricultural Products and Microscopic Particles(II) -Algorithms for Geometrical Feature Analysis-)

  • 이종환;노상하
    • Journal of Biosystems Engineering
    • /
    • 제17권2호
    • /
    • pp.143-155
    • /
    • 1992
  • The aim of this study is to develop a general purpose algorithm for analyzing geometrical features of agricultural products and microscopic particles regardless of their numbers, shapes and positions with a computer vision system. Primarily, boundary informations of an image were obtained by Scan Line Coding and Scan & Chain Coding methods and then with these informations, geometrical features such as area, perimeter, lengths, widths, centroid, major and minor axes, equivalent circle diameter, number of individual objects, etc, were analyzed. The algorithms developed in this study was evaluated with test images consisting of a number of randomly generated ellipsoids or a few synthesized diagrams having different features. The result was successful in terms of accuracy.

  • PDF

MDSP의 경계 주사 기법 및 자체 테스트 기법 구현에 관한 연구 (A Study on Implementation of Boundary SCAN and BIST for MDSP)

  • 양선웅;장훈;송오영
    • 한국통신학회논문지
    • /
    • 제25권11B호
    • /
    • pp.1957-1965
    • /
    • 2000
  • 본 논문에서는 휴대 멀티미디어 응용을 위한 MDSP(Multimedia Fixed Point DSP) 칩의 내장 메모리 테스트와 기판 수준의 테스트를 지원하기 위해 내장 메모리 테스트를 위한 자체 테스트 기법, 기판 수준의 테스트 지원 및 내장 메모리를 위한 자체 테스트 회로를 제어하기 위한 경계 주사 기법을 구현하였다. 본 논문에서 구현한 기법들은 Verilog HDL을 이용하여 회로들을 설계하였으며, Synopsys 툴과 현대 heb60 라이브러리를 이용하여 합성하였다. 그리고 회로 검증을 위한 시뮬레이터는 Cadence사의 VerilogXL을 사용하였다.

  • PDF

지연고장 점검을 위한 IEEE1149.1 바운다리 스캔설계 (A new IEEE1149.1 boundary scan design for the detection of delay faults)

  • 김태형;박성주
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 하계종합학술대회논문집
    • /
    • pp.795-798
    • /
    • 1998
  • IEEE1149.1 바운다리스캔은 칩과 칩간의 연결선상에서 발생가능한 지연고장을 점검 할 수 없게 설계되어있다. 칩에서 패턴을 주입하는 UpdateDR과 연결선을 통해서 전달된 결과 값을 관측하는 captureDR간의 간격이 ITCK가 되도록 UPdaeDR을 변경하는 기술보다 동작속도 및 추가영역면에서 최적임을 보여준다.

  • PDF

연결선의 완벽한 진단을 위한 테스트 패턴의 생성 (A New Complete Diagnosis Patterns for Wiring Interconnects)

  • Park Sungju
    • 전자공학회논문지A
    • /
    • 제32A권9호
    • /
    • pp.114-120
    • /
    • 1995
  • It is important to test the various kinds of interconnect faults between chips on a card/module. When boundary scan design techniques are adopted, the chip to chip interconnection test generation and application of test patterns is greatly simplified. Various test generation algorithms have been developed for interconnect faults. A new interconnect test generation algorithm is introduced. It reduces the number of test patterns by half over present techniques. It also guarantees the complete diagnosis of mutiple interconnect faults.

  • PDF

CAE Solid Element Mesh Generation from 3D Laser Scanned Surface Point Coordinates

  • Jarng S.S.;Yang H.J.;Lee J.H.
    • 한국CDE학회논문집
    • /
    • 제10권3호
    • /
    • pp.162-167
    • /
    • 2005
  • A 3D solid element mesh generation algorithm was newly developed. 3D surface points of global rectangular coordinates were supplied by a 3D laser scanner. The algorithm is strait forward and simple but it generates hexahedral solid elements. Then, the surface rectangular elements were generated from the solid elements. The key of the algorithm is elimination of unnecessary elements and 3D boundary surface fitting using given 3D surface point data.

IEEE 1149.1 구조에서 다중 동적 신호 검출 (Detecting the Multiful Dynamic Signals on IEEE 1149.1 Structure)

  • 김상진;오주환
    • 한국산업정보학회:학술대회논문집
    • /
    • 한국산업정보학회 2001년도 춘계학술대회논문집:21세기 신지식정보의 창출
    • /
    • pp.209-216
    • /
    • 2001
  • A key advantage of boundary scan technology is the ability to observe data at device inputs and control data at device outputs, independent of on-chip system logic. But, this method has a disadvantage for detecting of faults that changes their states very fast. We present a method to solve this problem and make it possible to detect the signals. We shown the simulation results of testing a circuit that has fast signal above the clock speed.

  • PDF

경계주사 테스트 시스템에 관한 연구 (A Study of Boundary Scan Test System)

  • 유기수;송오영
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2002년도 춘계학술발표논문집 (하)
    • /
    • pp.1635-1638
    • /
    • 2002
  • IEEE Std.1149.1 표준의 제정으로 경계주사는 규격화되었다. 그러나 이러한 표준의 제정에도 불구하고 실제 보드 테스트를 수행하는 데에는 아직도 많은 어려움을 가지고 있다. 본 연구에서는 IEEE Std.1149.1의 표준을 만족하면서도 기존의 방법보다 안전성에서 우위를 보임과 동시에 보다 높은 고장 검출률을 가지는 경계주사 테스트 시스템의 새로운 구현 기법을 제시한다.

  • PDF