• 제목/요약/키워드: applied bias voltage

검색결과 259건 처리시간 0.029초

대기압 플라즈마 제트 시스템을 이용한 문화재 내 세균류 및 진균류의 살균 (Sterilization of Bacteria and Fungi in Cultural Heritages using Atmospheric Pressure Plasma Jet System)

  • 조성일;박동민;이병훈;소명기;하석진;정구환
    • 한국표면공학회지
    • /
    • 제53권6호
    • /
    • pp.285-292
    • /
    • 2020
  • Ancient cultural heritage made up of wood and organic fibers have been easily disintegrated or decomposed by various microorganisms like bacteria and fungi. Here, we demonstrate the effectiveness of an atmospheric pressure plasma jet (APPJ) system to sterilize the microorganisms in tangible cultural heritage. We collected several specimens from the surface of ancient documents and wooden artifacts. Finally, two bacteria and two fungi were prepared and sterilized using the APPJ treatment. The APPJ system is beneficial to its simple apparatus, quick operation time, and cost-effectiveness. Bacteria were almost sterilized within only 1 min treatment using 15 % O2 and applied bias voltage of 100 V. In case of the fungi, sterilization rate reached over 83 % but difficult to reach over 90 % even 10 min treatment. According to the plasma diagnostics using optical emission spectroscopy, it was found that the reactive oxygen species such as OH groups are critical for sterilization of microorganisms. Although further efforts should be performed, we believe that efficient sterilization could be realized by the simple, quick, and portable APPJ treatment system.

센서 시스템을 위한 저전력 시그마-델타 ADC (Low-Power Sigma-Delta ADC for Sensor System)

  • 신승우;권기백;박상순;최중호
    • 전기전자학회논문지
    • /
    • 제26권2호
    • /
    • pp.299-305
    • /
    • 2022
  • 다양한 물리적 신호를 디지털 신호 영역에서 처리하기 위해서 센서의 출력을 디지털로 변환하는 아날로그-디지털 변환기 (ADC)는 시스템 구성에 있어 매우 중요한 구성 블록이다. 센서 신호 처리를 위한 아날로그 회로의 역할을 디지털로 변환하는 추세에 따라 이러한 ADC의 해상도는 높아지는 추세이다. 또한 ADC는 모바일 기기의 배터리 효율 증대를 위해서 저전력 성능이 요구된다. 기존 integrating 시그마-델타 ADC의 경우 고해상도를 가지는 특징이 있지만, 저전압 조건과 미세화 공정으로 인해 적분기의 연산증폭기 이득 오차가 증가해 정확도가 낮아지게 된다. 이득 오차를 최소화하기 위해 버퍼 보상 기법을 적용할 수 있지만 버퍼의 전류가 추가된다는 단점이 있다. 본 논문에서는 이와 같은 단점을 보완하고자 버퍼를 스위칭하며 전류를 최소화시키고, 하이패스 바이어스 회로를 통해 settling time을 향상시켜 기존과 동일한 해상도를 갖는 ADC를 설계하였다.

NMOS 소자의 제작 및 평가 (Fabrication and Evaluation of NMOS Devices)

  • 이종덕
    • 대한전자공학회논문지
    • /
    • 제16권4호
    • /
    • pp.36-46
    • /
    • 1979
  • 본 연구에서는 N -채널 실리콘 게이트 제작기술에 의하여 일련의 크기를 가지는 커페시터와 트렌지스터들이 제작되었다. 그 결과 다양한 이온 주입 조걸, 즉 B 의 경우 에너지 30keV∼60keV와 도오스 3 × 10 ~ 5 × 10 개/㎠ 그리고 P 의 경우 에너지 1001keV∼ 175keV와 4 ×10 ~ 7×11개/㎠ 도오스 영역에서 이들에 대한 D.C. 인자들의 측정치들이 이론적인 계산치들과 비상, 분석되어 있다. 이 D.C. 인자들에는 threshold전압, 공핍층의 폭, 게이트 산화물 두께, 표면상태, 가동 하전입자 밀도, 전자의 이동도 그리고 마지막으로 누설전류가 있는데, 이중 실제 MOS의 제작에 있어서 특허 중요한 threshold전압에 있어서는, 커어브트레이서와 C - V plot을 통하여 측정된 값들이 실제 재산에서 이용된 SUPREM II 컴퓨우터 프로그램에 의한 결과와 훌륭히 접근하고 있다. 그 밖에 여기나온 D.C.인자들 중에서 도오핑 수준은 기판의 역 게이트 바이어스에서 threshold전압들로 부터 계산된 것이고, 역전도는 정의된 subthreshold 기울기로 부터 추산된 것임을 밝혀 둔다. 마지막으로 이와같은 D. C. 시험 결과들을 종합적으로 평가해 볼 때 만들어진 커페시터와 트렌지스터들이 N -채널 MOS I. C. 기억소자용으로 적합함을 보여주고 있다.

  • PDF

배터리 전류의 정밀 측정을 위한 단일 비트 2차 CIFF 구조 델타 시그마 모듈레이터 (A Single-Bit 2nd-Order CIFF Delta-Sigma Modulator for Precision Measurement of Battery Current)

  • 배기경;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제13권3호
    • /
    • pp.184-196
    • /
    • 2020
  • 본 논문에서는 배터리 관리 시스템 (BMS)에서 2차 전지 배터리를 통해 흐르는 전류의 정밀한 측정을 위한 cascaded-of-integrator feedforward (CIFF) 구조의 단일 비트 2차 델타-시그마 모듈레이터를 제안하였다. 제안된 모듈레이터는 2개의 스위치드 커패시터 적분기, 단일 비트 비교기, 비중첩 클록 발생기 및 바이어스와 같은 주변 회로로 구현하였다. 제안된 구조는 낮은 공통 모드 입력 전압을 가지는 low-side 전류 측정 방법에 적용되도록 설계되었다. Low-side 전류 측정 방법을 사용하면 회로 설계에 부담이 줄어들게 되는 장점을 가진다. 그리고 ±30mV 입력 전압을 15비트 해상도를 가지는 ADC로 분해하기 때문에 추가적인 programmable gain amplifier (PGA)를 구현할 필요가 없어 수 mW의 전력소모를 줄일 수 있다. 제안된 단일 비트 2차 CIFF 델타-시그마 모듈레이터는 350nm CMOS 공정으로 구현하였으며 5kHz 대역폭에 대해 400의 oversampling ratio (OSR)로 95.46dB의 signal-to-noise-and-distortion ratio (SNDR), 96.01dB의 spurious-free dynamic range (SFDR) 및 15.56비트의 effective-number-of-bits (ENOB)을 달성하였다. 델타 시그마 모듈레이터의 면적 및 전력 소비는 각각 670×490㎛2 및 414㎼이다.

CMOS X-Ray 검출기를 위한 위상 고정 루프의 전하 펌프 회로 (A Charge Pump Circuit in a Phase Locked Loop for a CMOS X-Ray Detector)

  • 황준섭;이용만;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제13권5호
    • /
    • pp.359-369
    • /
    • 2020
  • 본 논문에서는 CMOS X-Ray 검출기의 메인 클럭을 발생시키는 위상 고정 루프(phase locked loop, PLL)을 위한 전류 불일치를 줄이면서도 넓은 동작 범위를 가지는 전하 펌프(charge pump, CP) 회로를 제안하였다. CP 회로의 동작 범위와 전류 불일치는 CP 회로를 구성하는 전류원 회로의 동작 범위와 출력 저항에 의해서 결정된다. 제안된 CP 회로는 넓은 동작 범위를 확보하기 위한 wide operating 전류 복사 바이어스 회로와 전류 불일치를 줄이기 위한 출력 저항이 큰 캐스코드 구조의 전류원으로 구현하였다. 제안된 wide operating range 캐스코드 CP 회로는 350nm CMOS 공정을 이용하여 칩으로 제작되었으며 소스 측정 장치(source measurement unit)을 활용하여 전류 일치 특성을 측정하였다. 이때 전원 전압은 3.3V이고 CP 회로의 전류 ICP=100㎂이었다. 제안된 CP 회로의 동작 범위 △VO_Swing=2.7V이고 이때 최대 전류 불일치는 5.15%이고 최대 전류 편차는 2.64%로 측정되었다. 제안된 CP 회로는 낮은 전류 불일치 특성을 가지면서 광대역 주파수 범위에 대응할 수 있으므로 다양한 클럭 속도가 필요한 시스템에 적용할 수 있다.

Simulation Study on a Quasi Fermi Energy Movement in the Floating Body Region of FITET (Field-induced Inter-band Tunneling Effect Transistor)

  • Song, Seung-Hwan;Kim, Kyung-Rok;Kang, Sang-Woo;Kim, Jin-Ho;Kang, Kwon-Chil;Shin, Hyung-Cheol;Lee, Jong-Duk;Park, Byung-Gook
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.679-682
    • /
    • 2005
  • Negative-differential conductance (NDC) characteristics as well as negative-differential trans-conductance (NDT) characteristics have been observed in the room temperature I-V characteristics of Field-induced Inter-band Tunneling Effect Transistors (FITETs). These characteristics have been explained with inter-band tunneling physics, from which, inter-band tunneling current flows when the energy bands of degenerately doped regions align, and it does not flow when they don't. FITET is an SOI device and the body region is not directly connected to the external terminal. Therefore, Fermi energy in the body region is determined by electrical coupling among four regions - gate, source, drain and substrate. So, a quasi Fermi energy of the majority carriers in the floating body region can be changed by external voltages, and this causes the energy band movements in the body region, which determine whether the energy bands between degenerately doped junctions aligns or not. This is a key point for an explanation of NDT and NDC characteristics. In this paper, a quasi Fermi energy movement in the floating body region of FITET was investigated by a device simulation. This result was applied for the description of relation between quasi Fermi energy in the body region and external gate bias voltage.

  • PDF

13.56 MHz, 300 Watt 고효율 Class E 전력 송신기 설계 (Highly Efficient 13.56 MHz, 300 Watt Class E Power Transmitter)

  • 전정배;서민철;김형철;김민수;정인오;최진성;양영구
    • 한국전자파학회논문지
    • /
    • 제22권8호
    • /
    • pp.805-808
    • /
    • 2011
  • 본 논문에서는 220 V의 AC 전원을 공급받아 13.56 MHz의 RF 신호를 출력하는 고효율, 고출력 Class E 전력송신기를 설계하였다. 송신기는 AC-DC 변환기와 class E 전력 증폭기로 구성된다. 설계된 AC-DC 변환기는 220V/60 Hz의 가정용 전원을 공급 받아서 약 290 V의 DC 전압을 출력한다. 이때, AC-DC 변환기는 98.03 %의 매우 높은 변환 효율을 가진다. 변환 효율을 최대로 하기 위하여 별도의 DC-DC 변환기를 사용하지 않고, AC-DC 변환기의 출력 전압을 주 전력 증폭기의 드레인 바이어스 전압으로 사용하였다. 또한, class E 전력 증폭기의 전력손실을 최소화하기 위해 high-Q 인덕터를 제작하였다. 측정 결과, 13.56 MHz에서 동작하는 class E 전력 증폭기는 최대 출력 전력 323.6 Watt에서 84.2 %의 PAE(Power-Added Efficiency)를 가진다. AC-DC 변환기를 포함한 class E 전력 송신기는 323.6 Watt에서 82.87 %의 매우 높은 효율 특성을 나타낸다.

L-band 위성통신 시스템을 위한 극소형 25 Watt 고출력증폭기에 관한 연구 (A Study on the Ultra Small Size 25 Watt High Power Amplifier for Satellite Mobile Communications System at L-Band)

  • 전중성;예병덕;김동일
    • 한국항해항만학회지
    • /
    • 제26권1호
    • /
    • pp.22-27
    • /
    • 2002
  • 본 논문에서는 hybrid 기법을 이용하여 INMARSAT 위성의 상향 주파수인 L-HAND(1.6265∼1.6465 GHz)에서 동작하는 위성단말기용 25 Watt C급 고출력증폭기를 설계 ·제작하였다. 제작의 간편성을 위해서 전력증폭기를 크게 구동증폭단과 전력증폭단으로 나누어 구현하였으며, 전력증폭단을 구동하기 위한 구동단은 Motorola사의 MRF-640을 사용하여 2단으로 구성하였고, 전력증폭단은 MRF-16006과 MRF-16730을 사용하였다. 또 각 부에 직류 전원을 공급하기 위해 바이어스 회로부를 같은 하우징 내에 장착하여 무게 및 부피를 최소화하였다. 제작된 고출력증폭기는 20 MHz 대역폭 내에서 이득이 30 dB 이상, 입 ·출력 정재파비는 1.7 이하의 특성을 가졌다. 1.635 GHz 주파수에 대해 1 dB 압축점의 출력전력은 44 dBm 으로서 설계시 목표로 했던 출력전력 25 Watt를 상회하였다. 본 논문에서 제시한 SSPA(Solid State Power Amplifier) 제작 기법은 각종 Radar 및 SCPC(Signal Channel Per Carrier)용 전력증폭기 설계 및 제작에도 적용할 수 있다.

음극전착법을 이용한 α-Fe2O3 막의 광전기화학적특성 (Photoeletrochemical Properties of α-Fe2O3 Film Deposited on ITO Prepared by Cathodic Electrodeposition)

  • 이은호;주오심;정광덕;최승철
    • 한국세라믹학회지
    • /
    • 제40권9호
    • /
    • pp.842-848
    • /
    • 2003
  • ITO 기판위에 음극전착법으로 $\alpha$-Fe$_2$O$_3$막을 제조하였다 $\alpha$-Fe$_2$O$_3$막의 특성을 향상시키기 위하여 전착시간, 전착전압, 열처리 조건을 변화시켜 그 특성을 조사하였다. 전착된 전극에 100 mW/$ extrm{cm}^2$의 백색광을 조사하여 광전류밀도를 측정하고, XRD, SEM, UV-visible spectrophotometer를 통해 제조 조건에 따른 특성변화를 관찰하였다. 그리고 100 mW/$\textrm{cm}^2$의 백색광하 0 bais에서의 전극의 안정성을 검토하였다. 인가전압 -2V, 인가시간 180s 전착조건에서 얻어진 막을 50$0^{\circ}C$에서 1시간 열처리하여 순수한 $\alpha$-Fe$_2$O$_3$막이 형성되었으며, 이 조건에서 얻어진 막에서 834$\mu$A/$\textrm{cm}^2$의 가장 큰 광전류밀도가 측정되었다.