• 제목/요약/키워드: amplifiers

검색결과 731건 처리시간 0.032초

비선형 간섭계 파라메트릭 광증폭기 (Nonlinear interferometric optical parametric amplifier)

  • 이상용;김재관;정제명;장호성
    • 한국광학회지
    • /
    • 제14권2호
    • /
    • pp.175-183
    • /
    • 2003
  • Kerr 매질로 구성된 비선형 간섭계의 파라메트릭 증폭을 자기위상변조(self-phase modulation)를 이용하여 구하고, 사광자혼합(four-wave mixing)의로 구한 것과 등가임을 보여 파라메트릭 이득 발생에 적합함을 보였다. 또한 빛의 전파 거리에 대한 파워 이득의 변화율을 구하여 비선형 팔의 길이에 따라 이득이 포화됨을 보이고, 파라메트릭 증폭의 대역폭 특성을 비축퇴사광자혼합(nondegenerated four-wave mixing)을 통해 분석하였다. 수치해석을 통해 자기위상변조로 구한 파라메트릭 증폭의 여러 특성을 분석하여, 전광증폭기(all-optical amplifier)와 같은 전광소자의 분석 및 설계에 적용될 수 있음을 보였다.

Ka 대역 위성통신 및 BWLL 시스템용 3단 MMIC 저잡음 증폭기 설계 및 제작 (A 3 Stage MMIC Low Noise Amplifier for the Ka Band Satellite Communications and BWLL System)

  • 염인복;정진철;이성팔
    • 한국전자파학회논문지
    • /
    • 제12권1호
    • /
    • pp.71-76
    • /
    • 2001
  • Ka 대역 위성통신 및 BWLL 시스템용 3단 저잡음 증폭기가 MMIC 기술로 설계 및 제작되었다. MMIC 저잡음 증폭기는 잡음지수와 높은 이득 그리고 진폭 선형성을 만족하기 위하여 2단의 single-ended 형태의 증폭단과 1단의 balanced 형태의 증폭단으로 구성되었다. 낮은 잡음지수와 높은 이득을 얻기 위하여 0.15$\mu\textrm{m}$ pHEMT 소자가 사용되었다. CD에서 80 GHz 대역까지의 안정도 확보를 위하여 직렬 및 병렬 궤환 회로와 λ/4 short 라인이 삽입되었다. 설계된 MMIC 저잡음 증폭기의 크기는 3.1mm $\times$2.4mm(7.44mm$^2$)이다. 제작된 MMIC 저잡음 증폭기의 wafer 상에서의 측정 결과, 22~ 30 GHz 주파수 대역에서 잡음지수는 2.0 dB이하이고 이득은 26dB이상으로 설계 결과와 일치하였다.

  • PDF

밀리미터파 응용을 위한 MMIC 저잡음 증폭기 설계 (MMIC Low Noise Amplifier Design for Millimeter-wave Application)

  • 장병준;염인복;이성팔
    • 한국전자파학회논문지
    • /
    • 제12권7호
    • /
    • pp.1191-1198
    • /
    • 2001
  • 본 연구에서는 밀리미터파용 MMIC 저잡음 증폭기를 0.15$\mu$m pHEMT TRW 파운드리를 이용하여 설계, 제작하였다. 증폭기 설계시 능동소자모델링과 EM 시뮬레이션을 중심으로 설계가 이루어졌다. 기존의 모델의 단점을 기술하고 스케일링 문제를 해결하기 위하여 분산소자 모델을 사용하여 소신호 파라미터와 잡음 파리 미터를 정확히 예측하였다. 이러한 모델을 사용하며 2-단 단일 종지형 저잡음 증폭기 2종이 각각 Q-band(40~44 GHz)와 V-band(58~65GHz) 주파수 대역에서 설계되었다. Q-band 저잡음 증폭기의 경우 2.2 dB의 평균잡음지수와 18.3 dB의 평균이득이 측정되었으며 V-band 저잡음 증폭기의 경우는 65 GHz에서 14.7 dB의 평균이득과 2.9 dB의 평균잡음지수가 측정되었다. 이러한 결과는 시뮬레이션 결과와 일치하며 따라서 본 논문에서 사용설계기법이 밀리미터파 대역에서도 정확함을 의미한다. 또한 기존의 문헌과 비교하여 볼 때 잡음지수와 이득면에서 state-of-the-art성능을 나타냄을 확인하였다.

  • PDF

전력 증폭기의 복소 포락선 전달특성을 이용한 Postdistortion 방식의 선형화기의 설계 (Design of Postdistortion Linearizer using Complex Envelope Transfer Characteristics of Power Amplifier)

  • 한재희;이덕희;남상욱;남상욱;임종식
    • 한국전자파학회논문지
    • /
    • 제12권7호
    • /
    • pp.1086-1093
    • /
    • 2001
  • 본 논문에서는 n차 오차신호발생기(error signal generator)를 이용한 postdistortion 방식의 RF 전력증폭기의 선형화 기법을 제안하였다. n차 ESG(error signal generator)는 전력증폭기의 기저대역 등가 복소 전달함수를 바탕으로 오차신호를 발생시켜, 이를 전력증폭기의 출력 단에서 n차 이하의 비선형성만을 제거한다. 따라서, 출력 단의 n차 이상의 혼변조 왜곡(intermodulation distortion) 성분에 영향을 미치지 않으며, 개루프(open-loop) 형태이므로 시스템의 안정성을 보장할 수 있다. 또한, 전력증폭기의 입력 신호를 이용하여 오차신호를 발생시키므로 feedforward 방식에서와 같이 오차신호 발생에 따른 주신호 경로(main signal path)의 시간지연 회로가 불필요하다. 실험 결과로 7차 ESG를 이용한 postdistorter를 최대 출력이 5 W인 셀룰러 대역 A급 증폭기에 적용한 경우의 혼변조 왜곡 개선도와 3-carrier CDMA 신호를 이용한 측정 결과를 제시하여 본 방법의 타당성을 검증하였다.

  • PDF

20 GHz대 1 Watt 고출력증폭 MMIC의 설계 및 제작 (A 20 GHz Band 1 Watt MMIC Power Amplifier)

  • 임종식;김종욱;강성춘;남상욱
    • 한국전자파학회논문지
    • /
    • 제10권7호
    • /
    • pp.1044-1052
    • /
    • 1999
  • 20 GHz대 2단 1 watt 고출력증폭기가 MMIC 기술로 설계, 제작되었다. $0.15\mu\textrm{m}$ 게이트를 구현하는 pHEMT 기술이 MMIC 고출력증폭기 제작에 사용되었는데, 단일 pHEMT 소자는 크기는 $400\mu\textrm{m}$이며 출력단 소자의 합 은 3200 m이다. HEMT 소자의 소오스에 연결한 궤환 회로와 바이어스 회로, 그리고 선로상의 안정화 회로를 이 용하여 전대역에서 안정하게 동작하도록 설계하였다. 래인지 결합기로 각 단을 분리하여 독립적으로 설계하였으 며, 이로 인하여 우수한 입출력 반사계수를 얻었다. 설계를 간단하게 시작하기 위하여 파운더리 라이브러리에서 제공된 비선형 등가회로로부터 선형 s-파라미터를 구하고, 이로부터 입출력측 등가회로를 추출하여 초기 설계 에 이용하였다. 제작된 1 watt MMIC 고출력증폭기는 17-25GHz 대역에서 15 dB 이상의 선형이득. -20dB 이 하의 반사계수. 그리고 31 dBm의 출력전력 특성을 나타내었는데. 설계시 예측된 성능과 매우 잘 일치한다.

  • PDF

A 6-16 GHz GaN Distributed Power Amplifier MMIC Using Self-bias

  • Park, Hongjong;Lee, Wonho;Jung, Joonho;Choi, Kwangseok;Kim, Jaeduk;Lee, Wangyong;Lee, Changhoon;Kwon, Youngwoo
    • Journal of electromagnetic engineering and science
    • /
    • 제17권2호
    • /
    • pp.105-107
    • /
    • 2017
  • The self-biasing circuit through a feedback resistor is applied to a gallium nitride (GaN) distributed power amplifier (PA) monolithic microwave circuit (MMIC). The self-biasing circuit is a useful scheme for biasing depletion-mode compound semiconductor devices with a negative gate bias voltage, and is widely used for common source amplifiers. However, the self-biasing circuit is rarely used for PAs, because the large DC power dissipation of the feedback resistor results in the degradation of output power and power efficiency. In this study, the feasibility of applying a self-biasing circuit through a feedback resistor to a GaN PA MMIC is examined by using the high operation voltage of GaN high-electron mobility transistors. The measured results of the proposed GaN PA are the average output power of 41.1 dBm and the average power added efficiency of 12.2% over the 6-16 GHz band.

System identification of soil behavior from vertical seismic arrays

  • Glaser, Steven D.;Ni, Sheng-Huoo;Ko, Chi-Chih
    • Smart Structures and Systems
    • /
    • 제4권6호
    • /
    • pp.727-740
    • /
    • 2008
  • A down hole vertical seismic array is a sequence of instruments installed at various depths in the earth to record the ground motion at multiple points during an earthquake. Numerous studies demonstrate the unique utility of vertical seismic arrays for studying in situ site response and soil behavior. Examples are given of analyses made at two sites to show the value of data from vertical seismic arrays. The sites examined are the Lotung, Taiwan SMART1 array and a new site installed at Jingliao, Taiwan. Details of the installation of the Jingliao array are given. ARX models are theoretically the correct process models for vertical wave propagation in the layered earth, and are used to linearly map deeper sensor input signals to shallower sensor output signals. An example of Event 16 at the Lotung array is given. This same data, when examined in detail with a Bayesian inference model, can also be explained by nonlinear filters yielding commonly accepted soil degradation curves. Results from applying an ARMAX model to data from the Jingliao vertical seismic array are presented. Estimates of inter-transducer soil increment resonant frequency, shear modulus, and damping ratio are presented. The shear modulus varied from 50 to 150 MPa, and damping ratio between 8% and 15%. A new hardware monitoring system - TerraScope - is an affordable 4-D down-hole seismic monitoring system based on independent, microprocessor-controlled sensor Pods. The Pods are nominally 50 mm in diameter, and about 120 mm long. An internal 16-bit micro-controller oversees all aspects of instrumentation, eight programmable gain amplifiers, and local signal storage.

고성능 AIPS 내의 연산증폭기에 대하여 부저항소자를 사용한 이득개선방법 (A Gain Enhancing Scheme for Op-Amp in High Performance AIPS Using Negative Resistance Element)

  • 정강민;김성묵
    • 정보처리학회논문지A
    • /
    • 제12A권6호
    • /
    • pp.531-538
    • /
    • 2005
  • 고성능 VLSI 아날로그 정보처리시스템(AIPS)에서 고 이득 Op-Amp는 기본적 정보처리소자이다. 증폭기는 시스템 내 피드백루프에 사용시 안정도와 정확도를 얻기 위하여 고 이득이 요구된다. 1단의 증폭으로 이득이 충분하지 않을 경우 이득 부스팅 또는 추가적인 이득단이 필요하다. 본 논문에서 부 저항소자를 사용할 경우 이득이 개선되며 1단으로 고 이득을 손쉽게 얻을 수 있음을 보였다. 기존의 방법에 비교하여 본 연구에 제안된 방법은 전 출력 스윙, 적은 회로면적과 전력소비, 그리고 여러 구조의 증폭기에 적용가능 하다는 잇점을 지니고 있다. 부 저항소자는 Op-Amp에 사용될 경우 (+)와 (-) 차동출력 사이에 설치되어 증폭기 출력저항을 상쇄한다. 부 저항소자를 교차 연결된 CMOS 인버터의 형태로 구현할 경우 간단한 구조로서 40 dB 보다 더 큰 이득개선을 손쉽게 얻을 수 있음을 HSPICE 시뮬레이션을 통하여 확인하였다.

보행수 측정 및 보행패턴 분류 알고리즘 (A Study on a Algorithm of Gait Analysis and Step Count with Pressure Sensors)

  • 도주표;최대영;김동준;김경호
    • 전기학회논문지
    • /
    • 제66권12호
    • /
    • pp.1810-1814
    • /
    • 2017
  • This paper develops an approach to the algorithm of Gait pattern Analysis and step measurement with Multi-Pressure Sensors. The process of gait consists of 8 steps including stance and swing phase. As 3 parts of foot is supporting most of human weight, multiple pressure sensors are attached on the parts of foot: forefoot, big toe, heel. As 3 parts of foot is supporting most of human weight, multiple pressure sensors are attached on the parts of foot: forefoot, big toe, heel. normal gait proceed from heel, forefoot and big toe over time. While normal gait proceeds, values of heel, forefoot and big toe can be changed over time. So Each values of pressure sensors over time could discriminate whether it is normal or abnormal gait. Measuring Device consists of non-inverting amplifiers and low pass filter. Through timetable of values, normal gait pattern can be analyzed, because of supported weight of foot. Also, the peak value of pressure can judge whether it is walking or running. While people are running, insole of shoes is floating in the air on moment. Using this algorithm, gait analysis and step count can be measured.

MOS 가변저항을 이용한 로렌츠 회로의 PSPICE 해석 (PSPICE analysis of the Lorenz circuit using the MOS resistor)

  • 지성현;김부강;남상국;응우웬 반 하;박용수;송한정
    • 한국산학기술학회논문지
    • /
    • 제16권2호
    • /
    • pp.1348-1354
    • /
    • 2015
  • 논문에서는 공학적 응용을 위한 로렌츠 카오스 회로를 연산증폭기, 곱셈기 및 MOS 가변저항 등을 이용하여 전자회로로 구현하였다. PSPICE 모의실험을 통하여, MOS 저항의 전압 변화에 따라, 로렌츠 회로가 주기상태, 카오스 상태로 변하는 것을 시간파형, 주파수 특성 및 위상특성 등을 통하여 보였다. 제안하는 회로를, 하드웨어로 구현하여 MOS 저항의 전압변화에 따라 로렌츠 회로의 카오스 다이내믹스가 제어됨을 확인하였다.