• 제목/요약/키워드: Voltage-mode control

검색결과 887건 처리시간 0.023초

차량 충돌 방지 레이더 시스템 응용을 위한 77 GHz 도파관 전압 조정 발진기 (77 GHz Waveguide VCO for Anti-collision Radar Applications)

  • 류근관;김성찬
    • 한국정보통신학회논문지
    • /
    • 제18권7호
    • /
    • pp.1652-1656
    • /
    • 2014
  • 본 논문에서는 차량 충돌 방지 레이더 시스템 응용을 위하여 중심 주파수가 77 GHz인 도파관 (waveguide) 전압조정 발진기 (VCO, voltage controlled oscillator)를 구현하였다. 구현된 도파관 전압 조정 발진기는 GaAs 기반의 건다이오드 (Gunn diode)와 버랙터 다이오드 (varactor diode), 도파관 천이기 (waveguide transition), 저역 통과 필터(LPF, low pass filter) 및 공진기 (resonator) 기능을 동시에 수행하는 다이오드의 바이어스 (bias) 포스트 (post)로 구성되어진다. 77 GHz 신호는 동공 (cavity)을 38.50 GHz에서 발진하도록 설계하여 2체배된 신호를 사용하였으며 WR-12에서 WR-10으로 천이되어 출력된다. 도파관 천이기는 77 GHz의 중심주파수에서 1.86 dB의 삽입손실(insertion loss)과 -30.22 dB의 입력반사계수 (S11, input reflection coefficient) 특성을 갖는다. 제작된 도파관 전압조정 발진기는 870 MHz의 대역폭 (bandwidth)과 12.0 dBm ~ 13.75 dBm의 출력 전력 특성을 나타내었다. 위상잡음 특성은 1 MHz 오프셋 (offset)에서 -100.78 dBc/Hz의 우수한 특성을 얻었다.

캔 통신을 이용한 자동차 엔진 정보 표시장치 (Automobile Engine Information Display Device Using CAN Communication)

  • 박양재
    • 디지털융복합연구
    • /
    • 제17권12호
    • /
    • pp.203-210
    • /
    • 2019
  • 오늘날 대부분의 자동차는 전자제어를 통하여 엔진의 상태를 제어하여 최적의 성능을 얻을 수 있도록 하고 있다. 본 연구는 캔통신을 이용하여 자동차의 엔진의 정보를 운전자에게 실시간으로 화면에 표시하여 고장진단과 최적의 자동차 상태를 유지하는 장치를 개발하였다. 이 시스템은 엔진에서 발생되는 정보를 OBD2 소켓을 통하여 엔진의 흡배기온도, 현재 배터리 전압, 타이어 공기압, RPM, DPF 포집량, 토크, 마력 등의 정보를 실시간으로 운전자에게 표시하여 운전자가 차량의 상태를 즉시 확인이 가능하다. 타이어의 공기압을 측정하여 화면에 표시하여 안전운행에 도움을 줄 수 있으며, 자신의 취향에 맞도록 변속타이밍을 설정할 수 있는 모드를 제공한다. 특히 디젤엔진 자동차의 경우 매연으로 인한 문제는 자동차 성능과 환경오염에 악영향을 미칠 수 있으므로 시스템 화면에 DPF 포집량을 표시하여 환경오염 방지와 효율적인 자동차 관리를 할 수 있도록 시스템을 개발하였다.

저전력 고속 VLSI를 위한 Fast-Relocking과 Duty-Cycle Correction 구조를 가지는 DLL 기반의 다중 클락 발생기 (A DLL-Based Multi-Clock Generator Having Fast-Relocking and Duty-Cycle Correction Scheme for Low Power and High Speed VLSIs)

  • 황태진;연규성;전치훈;위재경
    • 대한전자공학회논문지SD
    • /
    • 제42권2호
    • /
    • pp.23-30
    • /
    • 2005
  • 이 논문에서는 낮은 stand-by power 및 DLL의 재동작 후 fast relocking 구조를 가지는 저전력, 고속 VISI 칩용 DLL(지연 고정 루프) 기반의 다중 클락 발생기를 제안하였다. 제안된 구조는 주파수 곱셈기를 이용하여 주파수 체배가 가능하며 시스템 클락의 듀티비에 상관없이 항상 50:50 듀티비를 위한 Duty-Cycle Correction 구조를 가지고 있다. 또한 DAC를 이용한 디지털 컨트롤 구조를 클락 시스템이 standby-mode에서 operation-mode 전환 후 빠른 relocking 동작을 보장하고 아날로그 locking 정보를 레지스터에 디지털 코드로 저장하기 위해 사용하였다. 클락 multiplication을 위한 주파수 곱셈기 구조로는 multiphase를 이용한 feed-forward duty correction 구조를 이용하여 지연 시간 없이 phase mixing으로 출력 클락의 duty error를 보정하도록 설계하였다. 본 논문에서 제안된 DLL 기반 다중 클락 발생기는 I/O 데이터 통신을 위한 외부 클락의 동기 클락과 여러 IP들을 위한 고속 및 저속 동작의 다중 클락을 제공한다. 제안된 DLL기반의 다중 클락 발생기는 $0.35-{\mu}m$ CMOS 공정으로 $1796{\mu}m\times654{\mu}m$ 면적을 가지며 동작 전압 2.3v에서 $75MHz\~550MHz$ lock 범위와 800 MHz의 최대 multiplication 주파수를 가지고 20psec 이하의 static skew를 가지도록 설계되었다.

Pseudo Relaxation-Oscillating 기법의 PWM 발생기를 이용한 저면적, 고효율 SMPS (A Low Area and High Efficiency SMPS with a PWM Generator Based on a Pseudo Relaxation-Oscillating Technique)

  • 임지훈;위재경;송인채
    • 전자공학회논문지
    • /
    • 제50권11호
    • /
    • pp.70-77
    • /
    • 2013
  • 본 논문에서는 새로운 기법의 PWM 발생기를 이용한 저면적, 고효율 SMPS를 제안한다. 제안된 회로에서 PWM의 duty ratio는 pseudo relaxation-oscillation technique를 이용한 PWM 발생기의 내부 커패시터 전압 기울기를 제어하는 방식으로 결정된다. 기존의 SMPS들에 비해, 제안된 제어 방식은 loop bandwidth 보상을 위해 기존의 아날로그 제어방식의 SMPS에서 요구되는 필터회로나 디지털 제어방식의 SMPS에서 요구되는 디지털 compensator가 필요 없기 때문에 단순한 구조로 구성된다. 또한, 제안된 회로는 PWM 발생기의 내부 캐패시터 용량 변화를 통해 1MHz~10MHz까지 스위칭 주파수를 사용자가 선택할 수 있다. 시뮬레이션 수행결과 제안된 SMPS는 10MHz 스위칭 주파수를 선택했을 때 내부회로에서 소모되는 전류는 최대 2.7mA, 파워 Trail을 제외한 전체 시스템의 전류 소모는 15mA였다. 또한, 제안된 SMPS는 시뮬레이션으로 3.3V출력에서 9mV의 최대 리플 전압이 발생하였다. 본 논문에서는 동부하이텍 BCD $0.35{\mu}m$ 공정 파라미터를 이용한 시뮬레이션 및 칩 테스트를 통해 제안된 회로를 검증하였다.

계통 연계 PV-ESS 확장성 확보를 위한 병렬 DC-모듈형 PCS 설계 (The bidirectional DC module type PCS design for the System Inter Connection PV-ESS of Secure to Expandability)

  • 황락훈;나승권;최병상
    • 한국정보전자통신기술학회논문지
    • /
    • 제14권1호
    • /
    • pp.56-69
    • /
    • 2021
  • 상용계통과 연계한 PV 시스템은 인버터의 특성과 더불어 소형, 고 역률, 낮은 고조파 출력, 고 신뢰성, 최대출력 운전, 저비용 등의 장점이 요구된다. 태양광발전시스템의 PV 에너지를 계통과 부하로 전달하기 위해 양방향의 PCS가 요구되어 진다. 본 논문에서는 태양광 발전의 ESS를 고려한 PCS를 제안하여 부하평준화를 통한 전력의 안정적인 공급을 확인하고자 한다. 이를 위해 일사량과 부하량에 따른 5단계의 동작 모드 알고리즘을 제안하고, 충/방전 제어를 위한 제어기를 설계 하였다. 양방향의 효율적인 에너지 전달을 위해 DC-link단에 양방향 컨버터 및 배터리를 연결하고, 연계형 인버터를 통해 DC-link 전압 및 인버터 출력전압을 제어하였다. 제안된 시스템의 타당성을 입증하기 위해 PSIM을 사용한 시뮬레이션을 수행하여 타당성과 안정성을 검토하였으며, 이를 확인하기 위해 3[kW] PCS를 제작하여 실험하였다. 실험결과를 통해 제안된 시스템에 요구되어지는 특성을 검증하였으며 기존 시스템에 비해 강인한 시스템을 구성하였다.

다목적 유전자알고리즘을 이용한 스마트 TMD의 퍼지제어 (Fuzzy Control of Smart TMD using Multi-Objective Genetic Algorithm)

  • 강주원;김현수
    • 한국전산구조공학회논문집
    • /
    • 제24권1호
    • /
    • pp.69-78
    • /
    • 2011
  • 본 연구에서는 스마트 TMD를 효과적으로 제어할 수 있는 퍼지제어알고리즘을 개발하기 위하여 다목적 유전자알고리즘을 이용한 최적화기법을 제안하였다. 예제구조물로는 풍하중을 받는 76층 벤치마크건물을 선택하였다. 스마트 TMD를 구성하기 위하여 100kN 용량의 MR 감쇠기를 사용하였고, 스마트 TMD의 진동주기는 예제구조물의 1차모드 고유진동주기에 맞추어 조율되었다. MR 감쇠기의 감쇠력은 예제구조물의 풍응답을 최소화할 수 있도록 퍼지제어기를 통해서 조절된다. 퍼지제어기의 입력변수는 75층의 가속도 응답과 스마트 TMD의 변위응답으로 하였고, 출력변수는 MR 감쇠기로 전달되는 명령전압으로 하였다. 퍼지제어기의 최적화를 위하여 다목적 유전자알고리즘인 NSGA-II 기법이 사용되었고, 이때 75층의 가속도 응답과 스마트 TMD의 변위응답을 목적함수로 사용하였다. 최적화 결과, 구조물의 풍응답과 STMD의 변위응답을 동시에 적절히 제어할 수 있는 다수의 퍼지제어기를 얻을 수 있었다. 수치해석을 통해서 스마트 TMD의 성능이 수동 TMD에 비하여 월등히 뛰어남을 알 수 있었고 경우에 따라서는 샘플 능동 TMD보다 더 우수한 제어성능을 발휘하였다.

새로운 무손실 스너버에 의한 PWM-PFC 스텝-업 컨버터 (PWM-PFC Step-Up Converter For Novel Loss-Less Snubber)

  • 곽동걸;이봉섭;정도영
    • 전자공학회논문지SC
    • /
    • 제43권1호
    • /
    • pp.45-52
    • /
    • 2006
  • 본 논문에서는 새로운 무손실 스너버 회로를 설계하여 적용한 PWM-PFC 스텝-업 컨버터에 대해 제안한다. 제안된 컨버터는 전류불연속 제어모드에 의해 제어회로 구성이 간단하고 회로 구성소자의 용량을 줄일 수 있다. 또한 입력전류는 스위치의 듀티율 일정제어에 의한 교류 입력전압의 크기에 비례한 불연속적인 펄스열의 정현파상으로 된다. 그 결과 입력역률은 거의 단위역률로 주어지고 듀티율 일정제어에 의해서 제안된 컨버터는 제어기법이 간단하게 된다. 일반적으로 입력전류 불연속제어에 의한 컨버터의 경우, 사용된 스위치의 턴-온 동작은 영전류 스위칭으로 되는 장점이 있지만, 스위치의 턴-오프 동작은 최대 전류에서 스위칭되어 스위칭 손실을 증대시키고 스위치의 과중한 스트레스를 가져오게 된다. 이것은 컨버터의 효율을 저하 시키는 요인이다. 본 논문에서는 부분공진 회로로 동작되는 새로운 무손실 스너버 회로를 설계하여 스위치들의 턴-온, 턴-오프 동작을 소프트 스위칭으로 만들어 컨버터의 효율을 더욱 증대시킨다 제안된 PWM-PFC 스텝-업 컨버터는 컴퓨터 시뮬레이션과 실험을 통하여 그 타당성이 입증된다.

Control and Analysis of an Integrated Bidirectional DC/AC and DC/DC Converters for Plug-In Hybrid Electric Vehicle Applications

  • Hegazy, Omar;Van Mierlo, Joeri;Lataire, Philippe
    • Journal of Power Electronics
    • /
    • 제11권4호
    • /
    • pp.408-417
    • /
    • 2011
  • The plug-in hybrid electric vehicles (PHEVs) are specialized hybrid electric vehicles that have the potential to obtain enough energy for average daily commuting from batteries. The PHEV battery would be recharged from the power grid at home or at work and would thus allow for a reduction in the overall fuel consumption. This paper proposes an integrated power electronics interface for PHEVs, which consists of a novel Eight-Switch Inverter (ESI) and an interleaved DC/DC converter, in order to reduce the cost, the mass and the size of the power electronics unit (PEU) with high performance at any operating mode. In the proposed configuration, a novel Eight-Switch Inverter (ESI) is able to function as a bidirectional single-phase AC/DC battery charger/ vehicle to grid (V2G) and to transfer electrical energy between the DC-link (connected to the battery) and the electric traction system as DC/AC inverter. In addition, a bidirectional-interleaved DC/DC converter with dual-loop controller is proposed for interfacing the ESI to a low-voltage battery pack in order to minimize the ripple of the battery current and to improve the efficiency of the DC system with lower inductor size. To validate the performance of the proposed configuration, the indirect field-oriented control (IFOC) based on particle swarm optimization (PSO) is proposed to optimize the efficiency of the AC drive system in PHEVs. The maximum efficiency of the motor is obtained by the evaluation of optimal rotor flux at any operating point, where the PSO is applied to evaluate the optimal flux. Moreover, an improved AC/DC controller based Proportional-Resonant Control (PRC) is proposed in order to reduce the THD of the input current in charger/V2G modes. The proposed configuration is analyzed and its performance is validated using simulated results obtained in MATLAB/ SIMULINK. Furthermore, it is experimentally validated with results obtained from the prototypes that have been developed and built in the laboratory based on TMS320F2808 DSP.

Carbon nanotube field emission display

  • Chil, Won-Bong;Kim, Jong-Min
    • E2M - 전기 전자와 첨단 소재
    • /
    • 제12권7호
    • /
    • pp.7-11
    • /
    • 1999
  • Fully sealed field emission display in size of 4.5 inch has been fabricated using single-wall carbon nanotubes-organic vehicle com-posite. The fabricated display were fully scalable at low temperature below 415$^{\circ}C$ and CNTs were vertically aligned using paste squeeze and surface rubbing techniques. The turn-on fields of 1V/${\mu}{\textrm}{m}$ and field emis-sion current of 1.5mA at 3V/${\mu}{\textrm}{m}$ (J=90${\mu}{\textrm}{m}$/$\textrm{cm}^2$)were observed. Brightness of 1800cd/$m^2$ at 3.7V/${\mu}{\textrm}{m}$ was observed on the entire area of 4.5-inch panel from the green phosphor-ITO glass. The fluctuation of the current was found to be about 7% over a 4.5-inch cath-ode area. This reliable result enables us to produce large area full-color flat panel dis-play in the near future. Carbon nanotubes (CNTs) have attracted much attention because of their unique elec-trical properties and their potential applica-tions [1, 2]. Large aspect ratio of CNTs together with high chemical stability. ther-mal conductivity, and high mechanical strength are advantageous for applications to the field emitter [3]. Several results have been reported on the field emissions from multi-walled nanotubes (MWNTs) and single-walled nanotubes (SWNTs) grown from arc discharge [4, 5]. De Heer et al. have reported the field emission from nan-otubes aligned by the suspension-filtering method. This approach is too difficult to be fully adopted in integration process. Recently, there have been efforts to make applications to field emission devices using nanotubes. Saito et al. demonstrated a car-bon nanotube-based lamp, which was oper-ated at high voltage (10KV) [8]. Aproto-type diode structure was tested by the size of 100mm $\times$ 10mm in vacuum chamber [9]. the difficulties arise from the arrangement of vertically aligned nanotubes after the growth. Recently vertically aligned carbon nanotubes have been synthesized using plasma-enhanced chemical vapor deposition(CVD) [6, 7]. Yet, control of a large area synthesis is still not easily accessible with such approaches. Here we report integra-tion processes of fully sealed 4.5-inch CNT-field emission displays (FEDs). Low turn-on voltage with high brightness, and stabili-ty clearly demonstrate the potential applica-bility of carbon nanotubes to full color dis-plays in near future. For flat panel display in a large area, car-bon nanotubes-based field emitters were fabricated by using nanotubes-organic vehi-cles. The purified SWNTs, which were syn-thesized by dc arc discharge, were dispersed in iso propyl alcohol, and then mixed with on organic binder. The paste of well-dis-persed carbon nanotubes was squeezed onto the metal-patterned sodalime glass throuhg the metal mesh of 20${\mu}{\textrm}{m}$ in size and subse-quently heat-treated in order to remove the organic binder. The insulating spacers in thickness of 200${\mu}{\textrm}{m}$ are inserted between the lower and upper glasses. The Y\ulcornerO\ulcornerS:Eu, ZnS:Cu, Al, and ZnS:Ag, Cl, phosphors are electrically deposited on the upper glass for red, green, and blue colors, respectively. The typical sizes of each phosphor are 2~3 micron. The assembled structure was sealed in an atmosphere of highly purified Ar gas by means of a glass frit. The display plate was evacuated down to the pressure level of 1$\times$10\ulcorner Torr. Three non-evaporable getters of Ti-Zr-V-Fe were activated during the final heat-exhausting procedure. Finally, the active area of 4.5-inch panel with fully sealed carbon nanotubes was pro-duced. Emission currents were character-ized by the DC-mode and pulse-modulating mode at the voltage up to 800 volts. The brightness of field emission was measured by the Luminance calorimeter (BM-7, Topcon).

  • PDF

WLAN을 위한 고속 링 발진기를 이용한 5.8 GHz PLL (5.8 GHz PLL using High-Speed Ring Oscillator for WLAN)

  • 김경모;최재형;김삼동;황인석
    • 전자공학회논문지SC
    • /
    • 제45권2호
    • /
    • pp.37-44
    • /
    • 2008
  • 본 논문에서는 고속 링 발진기를 이용한 WLAN용 5.8 GHz PLL을 제안하였다. 제안한 PLL에 사용된 링 발진기는 부 스큐 지연방식을 이용하여 차동 구조로 설계되었다. 따라서 Power-Supply-Injected Noise에 둔감하며, 1/f Noise를 감소시키기 위하여 Tail Current Source를 사용하지 않았다. 제안한 링 발진기는 $0{\sim}1.8V$의 컨트롤 전압에 걸쳐 $5.13{\sim}7.04GHz$의 발진주파수를 보였다. 본 논문에서 제안한 PLL 회로는 0.18 um 1.8 V TSMC CMOS 라이브러리를 기본으로 하여 설계하였고 시뮬레이션을 통하여 성능을 검증하였다. 동작 주파수는 5.8 GHz이며, Locking Time은 2.5 us, 5.8 GHz에서의 소비 전력은 59.9mW로 측정되었다.