• 제목/요약/키워드: Universal gate

검색결과 30건 처리시간 0.031초

회전된 셀을 이용한 QCA 유니버셜 게이트 기반의 XOR 게이트 설계 (Design of XOR Gate Based on QCA Universal Gate Using Rotated Cell)

  • 이진성;전준철
    • 예술인문사회 융합 멀티미디어 논문지
    • /
    • 제7권3호
    • /
    • pp.301-310
    • /
    • 2017
  • 양자점 셀룰라 오토마타(QCA: quantum-dot cellular automata)는 나노 크기의 셀을 이용하여 다양한 연산을 수행하며, 매우 빠른 연산속도와 적은 전력손실로 차세대 기술로 떠오르고 있다. 본 논문에서는 QCA 상에서 새로운 유니버셜 게이트(universal gate)를 제안한다. 또한, 유니버셜 게이트를 이용하여 시공간 효율성 측면에서 우수한 XOR 게이트를 제안한다. 유니버셜 게이트는 자기 자신으로 모든 기본 논리 게이트를 만들어 낼 수 있는 게이트이다. 한편, 제안된 유니버셜 게이트는 기본 셀과 회전된 셀을 활용하여 설계한다. 제안된 유니버셜 게이트의 회전된 셀은 3-입력 다수결게이트 구조의 중앙부에 위치한다. 3-입력 다수결 게이트를 이용하여 XOR 게이트를 설계할 때는 5개 이상의 3-입력 다수결 게이트가 사용되지만, 본 논문에서는 3개의 유니버셜 게이트를 사용하여 XOR 게이트를 제안한다. 제안하는 XOR 게이트는 기존의 XOR 게이트보다 사용된 게이트 수가 줄었으며 설계 면적이나 소요 클럭면에서 우수함을 확인할 수 있다.

칩 테스트를 위한 UART-to-APB 인터페이스 회로의 설계 (UART-to-APB Interface Circuit Design for Testing a Chip)

  • 서영호;김동욱
    • 한국항행학회논문지
    • /
    • 제21권4호
    • /
    • pp.386-393
    • /
    • 2017
  • 칩을 개발하는 과정에서 설계된 칩의 검증을 위해 FPGA (field programmable gate array)를 많이 이용한다. FPGA에 다운로드 된 회로를 검증하기 위해서는 FPGA로 데이터를 입력해야 한다. PC와 외부 보드를 통한 칩과의 통신을 위한 많은 방식이 있지만 가장 간단하고 쉬운 방법은 범용 비동기화 송수신기 (UART; universal asynchronous receiver/transmitter)를 이용한 방식이다. 최근 대부분의 회로는 AMBA (advanced microcontroller bus architecture) 버스에 연결되도록 설계되어 있다. 즉, 설계된 회로를 검증하기 위해서는 UART를 거친 후에 AMBA 버스를 통해 데이터를 전달해야 한다. AMBA 버스도 최근에 버전 4.0까지 거치면서 다양한 버전이 존재하는데 간단히 테스트를 하기 위한 용도로는 APB (advanced peripheral bus)가 적합하다. 본 논문에서는 UART-to-APB 인터페이스를 위한 회로를 설계하였다. Verilog HDL을 이용하여 설계된 회로는 Altera Cyclone FPGA에서 구현되었고, 최대 380 MHz의 속도에서 동작이 가능하였다.

정진폭 다중 부호 이진 직교 변복조기의 FPGA 설계 및 SoC 구현 (FPGA Design and SoC Implementation of Constant-Amplitude Multicode Bi-Orthogonal Modulation)

  • 홍대기;김용성;김선희;조진웅;강성진
    • 한국통신학회논문지
    • /
    • 제32권11C호
    • /
    • pp.1102-1110
    • /
    • 2007
  • 본 논문에서는 기존의 정진폭 다중 부호 이진 직교 (CAMB: Constant-Amplitude Multi-code Biorthogonal) 변조 이론을 적용한 변복조기를 프로그래밍 가능한 게이트 배열 (FPGA: Field-Programmable Gate Array)을 사용하여 설계하고 시스템 온 칩 (SoC: System on Chip)으로 구현하였다. 이 변복조기는 FPGA을 이용하여 타겟팅 한 후 보드실험을 통해 설계에 대한 충분한 검증을 거쳐 주문형 반도체 (ASIC: Application Specific Integrated Circuit) 칩으로 제작되었다. 이러한 12Mbps급 모뎀의 SoC를 위하여 ARM (Advanced RISC Machine)7TDMI를 사용하였으며 64K바이트 정적 램 (SRAM: Static Random Access Memory)을 내장하였다. 16-비트 PCMCIA (Personal Computer Memory Card International Association), USB (Universal Serial Bus) 1.1, 16C550 Compatible UART (Universal Asynchronous Receiver/Transmitter) 등 다양한 통신 인터페이스를 지원할 뿐 아니라 ADC (Analog to Digital Converter)/DAC (Digital to Analog Converter)를 포함하고 있어 실제 현장에서 쉽게 활용될 수 있을 것으로 기대된다.

사용차 구동축의 진동발생 메카니즘의 규명 (Vibration Excitation Mechanism of Commercial Vehicle Driveline)

  • Park, B.Y.
    • 한국정밀공학회지
    • /
    • 제12권12호
    • /
    • pp.109-119
    • /
    • 1995
  • A driveline incorporating universal joints when driving through an angle can excite various components in a vehicle with second order excitation of torsional and bending vibrations, being transmitted either audibly(noise), or physically(vibration). For a certain range of vehicle dpeed noises can be radiated from the cab wall, in which resonances occur by the excitations transmitted from the driveline as a vibration source. In this paper, the excitation mechanism of cab noises is studied especially for the vehicle speed range of 65 .approx. 75 km/h through the simulation for torsional vibrations of the driveline and for bending vibrations of the cab of an 11 Ton grade Cargo Truck, and verified additionally by vibration and noise measurements. As a result, it is found that the uncomfortable noises in the cab are caused mainly by the abrupt increase of the joint angle of driveline near the axle differential resulted from the excessive clearance alignment of the leaf spring gate.

  • PDF

양자컴퓨터 제어 기술 (Technical Trend and Challenging Issues for Quantum Computing Control System)

  • 정용화;최병수
    • 전자통신동향분석
    • /
    • 제36권3호
    • /
    • pp.87-96
    • /
    • 2021
  • Quantum computers will be a game-changer in various fields, such as cryptography and new materials. Quantum computer is quite different from the classical computer by using quantum-mechanical phenomena, such as superposition, entanglement, and interference. The main components of a quantum computer can be divided into quantum-algorithm, quantum-classical control interface, and quantum processor. Universal quantum computing, which can be applied in various industries, is expected to have more than millions of qubits with high enough gate accuracy. Currently, It uses general-purpose electronic equipment, which is placed in a rack, at room temperature to make electronic signals that control qubits. However, implementing a universal quantum computer with a low error rate requires a lot of qubits demands the change of the current control system to be an integrated and miniaturized system that can be operated at low temperatures. In this study, we explore the fundamental units of the control system, describe the problems and alternatives of the current control system, and discuss a future quantum control system.

디지털 CMOS 회로의 Multi-Level Test를 위한 범용 Test Set 생성 (Universal Test Set Generation for Multi-Level Test of Digital CMOS Circuits)

  • Dong Wook Kim
    • 전자공학회논문지A
    • /
    • 제30A권2호
    • /
    • pp.63-75
    • /
    • 1993
  • As the CMOS technology becomes the most dominant circuit realization method, the cost problem for the test which includes both the transistor-level FET stuck-on and stuck-off faults and the gatelevel stuck-at faults becomes more and more serious. In accordance, this paper proposes a test set and its generation algorithm, which handles both the transistor-level faults and the gate-level faults, thus can unify the test steps during the IC design and fabrication procedure. This algorithm uses only the logic equation of the given logic function as the input resource without referring the transistor of gate circuit. Also, the resultant test set from this algorithm can improve in both the complexity of the generation algorithm and the time to apply the test as well as unify the test steps in comparing the existing methods.

  • PDF

LCD 모니터의 어댑터를 위한 고역률 고효율 PFC AC/DC 컨버터 (High Power Factor High Efficiency PFC AC/DC Converter for LCD Monitor Adapter)

  • 박경화;김정은;윤명중;문건우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2003년도 추계학술대회 논문집
    • /
    • pp.85-89
    • /
    • 2003
  • Many single-stage PFC(power-facto.-correction) ACHC converters suffer from the high link voltage at high input voltage and light load condition. In this paper, to suppress the link voltage, a novel high power factor high efficiency PFC AC/DC converter is proposed using the single controller which generates two gate signals so that one of them is used far gate signal of the flyback DC/DC converter switch and the other is applied to the Boost PFC stage. A 130w prototype for LCD monitor adapter with universal input $(90-265V_{rms})$ and 19.5V 6.7A output is implemented to verify the operational principles and performances. The experimental results show that the maximum link voltage stress is about 450V at 270Vac input voltage. Moreover, efficiency and power factor are over $84\%$ and 0.95, respectively, under the full load condition.

  • PDF

스핀계에서 양자얽힘 이동 (Quantum Entanglement Transfer in Spin-1/2 Systems)

  • 이혁재
    • 한국자기학회지
    • /
    • 제16권1호
    • /
    • pp.84-87
    • /
    • 2006
  • 직접적인 상호작용 없이 멀리 떨어져 있는 두개의 스핀-1/2 입자돈이 양자적으로 얽힐 수 있는 방법을 제시하였다. 이것은 국소적으로 양자 얽힘 상태에 있는 두개의 다른 입자들을 멀리 떨어져 있는 입자들에 각각 보내서 국소적으로 상호작용을 하면 떨어져 있는 입자를 양자 얽힘 상태로 바꿀 수 있다. 이것은 원래 국소적으로 얽혀있는 두 입자의 상태가 상호작용이 없는 다른 두 입자로 이동된 것을 알 수 있다. 이 프로세스가 양자 컴퓨터에서 중요한 게이트인 CNOT 게이트를 대신할 수 있음을 논의하였다.

A Study on Constructing Highly Adder/multiplier Systems over Galois Felds

  • Park, Chun-Myoung
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 ITC-CSCC -1
    • /
    • pp.318-321
    • /
    • 2000
  • This paper propose the method of constructing the highly efficiency adder and multiplier systems over finite fie2, degree of uk terms, therefore we decrease k into m-1 degree using irreducible primitive polynomial. We propose two method of control signal generation for perform above decrease process. One method is the combinational logic expression and the other method is universal signal generation. The proposed method of constructing the highly adder/multiplier systems is as following. First of all, we obtain algorithms for addition and multiplication arithmetic operation based on the mathematical properties over finite fields, next we construct basic cell of A-cell and M-cell using T-gate and modP cyclic gate. Finally we construct adder module and multiplier module over finite fields after synthesize ${\alpha}$$\^$k/ generation module and control signal CSt generation module with A-cell and M-cell. Then, we propose the future research and prospects.

  • PDF

사출성형에서 캐비티압력과 인장강도에 관한 연구 (A Study on Cavity Pressure and Tensile Strength of Injection Molding)

  • 유중학;김희송
    • 한국자동차공학회논문집
    • /
    • 제2권6호
    • /
    • pp.110-116
    • /
    • 1994
  • In this research, the tensile strength of molded parts and pressure distribution were analyzed to study the cavity filling stage and packing stage in injection molding. The measurement of cavity pressure was obtained by a data acquisition system with the installation of transducers in the cavity. Molded parts were tested by a universal testing machine to obtain the tensile strength. For the experimental work, the tensile strength of molded parts increased with longer packing time and exact freezing time of the gate was obtained by a cavity pressure curve. In addition, the effect of packing did not occur and tensile strength was almost constant after early 1.5 sec of the freezing time of gate. Density tended to be higher about 0.2% due to a larger degree of mold temperature and melt temperature. Also, changing pressure in the cavity was effectively sensed. Thereafter, the possibility of the development of pattern recognition expert system was confirmed on the basis of the experimental results.

  • PDF