• 제목/요약/키워드: Timing synchronization

검색결과 263건 처리시간 0.036초

OFDM의 심벌 타이밍 옵셋 추정을 위한 1심벌 옵셋의 훈련심벌 사용법과 CP 출력조절법 (Symbol timing Offset Estimation for OFDM Using the 1 Symbol Offset Training Symbol and Controled CP Power)

  • 옥윤철;하영호
    • 전자공학회논문지
    • /
    • 제50권12호
    • /
    • pp.3-13
    • /
    • 2013
  • 이 논문에서는 OFDM 시스템의 시간 영역 동기를 위한 2가지 방법을 제안한다. 이것은 심벌타이밍 판정의 모호함의 원인이되는 플레토와 사이드로브를 제거하기 위하여 부 심벌간에 1심벌 옵셋을 두고 타이밍 메트릭을 구하는 방법과 플레토 현상을 경감시킬 수 있는 전력감소지수(Reduction Factor, ${\rho}$), 제동상수(Break Constant, ${\beta}_k$) 그리고 심벌이식깊이(Implant Depth, ${\delta}_I$)등의 파라메터를 사용하여 CP(Cyclic Prefix) 구간의 전력을 수정하는 방법이다. 제안된 2가지 방법은 기존에 제안된 심벌타이밍 동기화기법들과 컴퓨터모의시험을 통해서 성능평가가 이루어졌으며, 제안된 방법들은 다중경로의 레일레이 페이딩채널에서 기존의 시스템에 비해서 더 우수한 통계적 특성을 나타내었다.

OFDM 기반 WAVE 시스템의 시간동기 하드웨어 설계 (Hardware Design for Timing Synchronization of OFDM-Based WAVE Systems)

  • 현트롱안;김진상;조원경
    • 한국통신학회논문지
    • /
    • 제33권4A호
    • /
    • pp.473-478
    • /
    • 2008
  • 5.9 GHz WAVE(Wireless Access for the Vehicular Environment)는 노변-차량, 차량-차량 통신을 통하여 공공안전과 개인통신을 지원하기 위한 중단거리 무선통신 방식이다. WAVE 물리계층의 핵심기술은 시간동기오류에 민감한 OFDM 방식이며 통신링크상의 지연을 최소화하여 고속의 차량통신 환경을 제공하는 것이 매우 중요하다. 본 논문에서는 오류에 강인하고 복잡도가 낮고 지연시간이 적은 WAVE 시스템 응용을 위한 시간동기 알고리즘과 하드웨어 구조를 제안한다. 제안된 알고리즘은 기존의 알고리즘에 비교하여 연산의 복잡도와 지연시간이 감소되며 하드웨어 구조는 파이프라인 구조와 고속 동작에 영향을 줄 수 있는 RAM이 필요하지 않다는 장점이 있다. Matlab과 FPGA를 이용한 하드웨어 구현을 통한 동기화 오차율(SER) 실험결과, 제안된 알고리즘이 고속 이동환경에 대해 강인하고 효율적이라는 확인하였다.

패킷 기반 통신을 하는 애드 혹 네트워크에서 반딧불 영감을 받은 분산 타이밍 동기 연구 (A Study on the Firefly-Inspired Distributed Timing Synchronization in Ad Hoc Networks With Packet-Based Communications)

  • 이효석;김성진;권동승;장성철;김형진;신원용
    • 한국정보통신학회논문지
    • /
    • 제17권3호
    • /
    • pp.575-583
    • /
    • 2013
  • 애드 혹 네트워크에서 반딧불 영감을 받은 접근 방식을 사용하는 분산 타이밍 동기 기술을 연구한다. 노드가 직교주파수분할다중접속 무선 인터페이스에서 통신하는 패킷 기반 통신을 하는 다중 반송파 시스템에 잘 적용될 수 있도록, 펄스의 결합진동자 이론에 기반한 반딧불 동기 알고리즘을 재조명한다. 주요 결과로써, 네트워크 내 노드수 및 네트워크 위상과 같은 다양한 네트워크 변수가 주어질 때, 타이밍 동기화 시간을 최소화 하는 방식에서 결합 함수 및 검파 임계값을 최적 설계함으로써 새로운 동기 코드 검파기를 소개한다. 실제적인 네트워크 환경에서 동기 상태로의 수렴을 보이기 위해 컴퓨터 모의실험을 수행한다.

안드로이드 기반의 다중 기기에서의 동영상 동시 재생을 위한 동기화 기법 (A Synchronization Technique for Android Multivision Applications with Multiple Smart Devices)

  • 김강현;윤준호;이법재;김대영
    • 정보과학회 논문지
    • /
    • 제42권1호
    • /
    • pp.1-6
    • /
    • 2015
  • 스마트기기는 일상에서 많이 사용되고 있으나, 스마트기기 스크린 크기는 멀티미디어 콘텐츠를 감상하기에는 여전히 작다. 그래서 여러 대의 스마트 기기를 이용해서 멀티비전을 구성하게 되면 스크린을 확장해서 볼 수는 있지만 기기 상호간에 발생하는 시간지연에 의해 영상 및 소리의 불일치가 발생할 수 있다. 본 논문에서는 이러한 시간 지연을 최소화 시킬 수 있는 두 가지 동기화 기법을 구현 및 검증하여 효율적인 기법을 최종안으로 제안한다. 이 기법은 Controller의 재생 시간을 기준으로 하여 Viewer 역할을 하는 기기가 자신의 재생 시간을 반복 조정하여 재생 동기화 하는 방법이다. 이 기법을 사용하면 네트워크 품질이나 단말기 제조사에 관계없이 여러 대의 스마트 기기로 멀티비전을 구성하여 확장된 크기의 멀티미디어 콘텐츠를 감상할 수 있을 것으로 기대된다.

디지틀 셀룰러 이동통신을 위한 동기 부호 설계 (Synchronization Sequency Design for Digital Cellular Mobile Communications)

  • 한영일
    • 한국통신학회논문지
    • /
    • 제25권10A호
    • /
    • pp.1480-1485
    • /
    • 2000
  • 본 논문은 디지틀 셀룰러 이동전화를 위한 효과적인 동기시퀀스 설계에 대하여 기술하였다. 논문에서 연구된 동기시퀀스의 종류는 시프트 되지 않은 시퀀스와 가운데로 지연 시프트된 시퀀스에서 극성이 반대이고 크기가 같은 두 개의 피크값을 갖고, 그 외 다른 모든 지연에서 가장 낮은 자기상관함수값을 갖는다. 이들 동기시퀀스들은 동기 타이밍을 이중점검하고 동기탐색시간을 줄이기 위해서 이용될 수 있다.

  • PDF

Low Latency Synchronization Scheme Using Prediction and Avoidance of Synchronization Failure in Heterochronous Clock Domains

  • Song, Sung-Gun;Park, Seong-Mo;Lee, Jeong-Gun;Oh, Myeong-Hoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제15권2호
    • /
    • pp.208-222
    • /
    • 2015
  • For the performance-efficient integration of IPs on an SoC utilizing heterochronous multi-clock domains, we propose a synchronization scheme that causes low latency overhead when data are crossing clock boundaries. The proposed synchronization scheme is composed of a clock predictor and a synchronizer. The clock predictor of a sender clock domain produces a predicted clock that is used in a receiver clock domain to detect possible synchronization failures in advance. When the possible synchronization failures are detected, a synchronizer at the receiver delays data-capture times to avoid the possible synchronization failures. From the simulation of the proposed scheme through SPICE modeling using a Chartered $0.18{\mu}m$ CMOS process, we verified the functionalities and timing behavior of the clock predictor and the synchronizer. The simulation results show that the clock predictor produces a predicted clock before a synchronization failure, and the synchronizer samples data correctly using the predicted clock.

차분방법에 의한 OFDM 심볼 동기검출 방식 (A Symbol Synchronization Detection by Difference Method for OFDM Systems)

  • 주창복;박남천
    • 대한전자공학회논문지TC
    • /
    • 제43권2호
    • /
    • pp.56-65
    • /
    • 2006
  • 본 논문에서는 멀티패스 채널의 지연프로필이나 채널에 부가되는 잡음에 영향을 받지 않으면서 정확한 GI검출 성능을 보이는 간단한 구조의 수정차분방식의 동기검출 방식에 있어서 동기 검출점에서의 S/N비율과 동기점 검출성능과의 관계를 보여준다. 컴퓨터 시뮬레이션에서는 또 IEEE802.11a 표준의 OFDM 프레임을 사용하고 쇼트와 롱 트레이닝의 4심볼을 심볼 동기타이밍 검출에 사용한다. 수신 OFDM신호위상이 1심볼내에서 ${\pi}/2$이내로 일어나는 최소위상채널은 물론 ${\pi}$까지 회전하는 비최소위상 채널에서도 수정차분방식은 채널에 부가되는 잡음전력의 크기에 관계없이 OFDM신호의 1샘풀간격 이내의 오차로 타이밍을 검출해내는 성능을 보인다.

적응적 루프필터의 지터 평균값을 이용한 ATSC DTV 심볼 타이밍 동기 방식 (A Symbol Timing Recovery scheme using the jitter mean of adaptive loop filter in ATSC DTV systems)

  • 김주경;이주형;송현근;김재명;김승원
    • 대한전자공학회논문지TC
    • /
    • 제42권10호
    • /
    • pp.1-8
    • /
    • 2005
  • 본 논문에서는 ATSC 지상파 DTV 시스템에서 심볼 타이밍 동기 성능 개선을 위한 알고리즘을 제안한다. 일반적으로 심볼 타이밍 동기를 위해 사용되는 가드너 방법은 다중 경로 페이딩 환경에서 성능이 좋지만 지터에 의해 성능 열화가 발생한다. 지터량는 루프 필터 대역폭이 작을수록 작아지지만, 수렴속도는 느려지게 된다. 본 논문에서는 수렴속도는 빠르면서 수렴 후 지터량를 감소시키기 위해 일정시간마다 루프필터의 출력 값을 평균하고 이 평균값을 이용하여 옵셋량을 추정한 후 점차적으로 대역폭을 줄여 지터의 크기를 줄이는 알고리즘을 제안한다. 제안하는 알고리즘은 기존의 방식에 비해 수렴속도와 지터의 기에서 좋은 성능을 보인다.

3GPP LTE 하향링크 시스템의 초기 셀 탐색기 SSS 검출 시 복잡도 최소화를 위한 CP 길이 선 결정 알고리즘 (Complexity Reduced CP Length Pre-decision Algorithm for SSS Detection at Initial Cell Searcher of 3GPP LTE Downlink System)

  • 김영범;김종훈;장경희
    • 한국통신학회논문지
    • /
    • 제34권9A호
    • /
    • pp.656-663
    • /
    • 2009
  • 3GPP (3rd Generation Partnership Project) LTE (Long Term Evolution) 시스템의 하양링크에서는 초기 동기화 및 셀 탐색 과정을 수행하기 위해 PSS (primary synchronization signal) 와 SSS (secondary synchronization signal) 시퀀스를 사용한다. 단말기는 PSS를 이용하여 슬롯 타이밍과 주파수 동기, 그리고 셀 ID를 획득한 후 SSS를 검출해야 하는데, 3GPP LTE에서 지원되는 2 종류의 CP (Cyclie Prefix) 길이로 인해 2번의 FFT를 수행하여 SSS reference 신호와의 cross-correlation을 이용해 무선 프라밍 타이밍과 셀 그룹 ID를 획득한다. 본 논문에서는 단말기의 셀 탐색기에서 SSS 검출 시 복잡도를 최소화하기 위해 extended CP로 전송한 경우 CP 길이를 선 결정하여 FFT와 cross-correlation의 계산 복잡도를 최대 50%까지 감소시키는 알고리즘을 제안한다. 컴퓨터 모의실험을 통해 매우 작은 성능 열화를 가지면서, 복잡도는 크게 감소하는 결과를 확인할 수 있었다.

Time Synchronization Error and Calibration in Integrated GPS/INS Systems

  • Ding, Weidong;Wang, Jinling;Li, Yong;Mumford, Peter;Rizos, Chris
    • ETRI Journal
    • /
    • 제30권1호
    • /
    • pp.59-67
    • /
    • 2008
  • The necessity for the precise time synchronization of measurement data from multiple sensors is widely recognized in the field of global positioning system/inertial navigation system (GPS/INS) integration. Having precise time synchronization is critical for achieving high data fusion performance. The limitations and advantages of various time synchronization scenarios and existing solutions are investigated in this paper. A criterion for evaluating synchronization accuracy requirements is derived on the basis of a comparison of the Kalman filter innovation series and the platform dynamics. An innovative time synchronization solution using a counter and two latching registers is proposed. The proposed solution has been implemented with off-the-shelf components and tested. The resolution and accuracy analysis shows that the proposed solution can achieve a time synchronization accuracy of 0.1 ms if INS can provide a hard-wired timing signal. A synchronization accuracy of 2 ms was achieved when the test system was used to synchronize a low-grade micro-electromechanical inertial measurement unit (IMU), which has only an RS-232 data output interface.

  • PDF