• 제목/요약/키워드: Timing recovery loop

검색결과 24건 처리시간 0.023초

Inmarsat Mini-m 시스템의 하향 링크 수신기를 위한 Timing Recovery 루프 설계 (Design of a Timing Recovery Loop for Inmarsat Mini-m System Downlink Receiver)

  • 조병창;한정수;최형진
    • 한국통신학회논문지
    • /
    • 제33권6A호
    • /
    • pp.685-692
    • /
    • 2008
  • 본 논문에서는 Inmarsat (International Marine Satellite) mini-m 시스템의 하향 링크 수신기를 위한 timing recovery 루프를 제안한다. Inmarsat mini-m 시스템 규격에서 요구하는 frequency tolerance는 ${\pm}924$ Hz (signal bandwidth: 2.4 kHz) 이며, timing acquisition 시간은 하나의 UW (Unique Word) 신호 구간인 15ms 이기 때문에 주파수 옵셋에 강인하고 UW 신호 구간에서의 빠른 aquisition 이 가능한 루프 설계가 요구된다. 이에 따라 본 논문에서는 주파수 옵셋에 강인하고 빠른 aquisition 이 가능한 timing recovery 루프를 제안하였으며, 제안된 timing recovery 루프는 UW detector와 UW detector에 의해 검출된 UW 신호를 이용한 timing recovery 루프를 연동한 구조이다. UW detector는 주파수 옵셋 환경에서 안정적인 성능을 위해 차동 기반의 noncoherent detector 방식을 적용하였으며, TED (Timing Error Detector) 알고리즘은 기존의 GAD (Gardner Detector) 알고리즘 대신 본 논문에서 제안하는 UW 신호를 이용한 차동 기반의 ELD (Early Late Detector) 알고리즘 적용하였다. 제안된 방식과 기존의 GAD와의 성능 비교를 통해 제안된 방식이 만족스러운 성능과 신뢰성 있는 동작이 가능함을 입증하였다.

가변 심볼율 MQASK(M-ary Quadrature Amplitude Keying) 디지털 수신기를 위한 타이밍 복원 방안 (A Timing Recovery Scheme for Variable Symbol Rate Digital M-ary QASK Receiver)

  • 백대성;임원규;김종훈
    • 한국통신학회논문지
    • /
    • 제38A권7호
    • /
    • pp.545-551
    • /
    • 2013
  • MQASK 수신기에서 수신 심볼의 타이밍 동기에 사용되는 타이밍 복원 루프 Timing Error Detector(TED) 와 입력신호의 표본화율을 제어하는 VCO또는 NCO 및 루프 필터로 구성된다. 여기서 수신신호의 심볼율과 수신기의 표본화율의 시간 축에서의 위상차를 검출하는 TED는 심볼율과 표본화율의 주파수차가 클 경우 정상동작을 하지 못하는 단점이 있다. 본 논문에서는 PLL의 주파수 검출기와 같은 역할을 타이밍 복원 루프에서 수행하여 타이밍 복원 입력 신호의 주파수 차가 매우 큰 경우에도 타이밍 복원을 가능하게 할 수 있는 심볼율 변별기(Symbol Rate Discriminator SRD) 와 이를 사용한 타이밍 복원루프 구조를 제안 하였으며 이를 통해 심볼율이 가변되는 신호에 대한 타이밍 동기 획득이 가능함을 모의실험을 통해 입증하였다.

MQASK 디지털 수신기 타이밍 복원 루프 구조의 최적화 연구 (The Optimization of Timing Recovery Loop for an MQASK All Digital Receivers)

  • 서광남;김종훈
    • 한국통신학회논문지
    • /
    • 제35권1C호
    • /
    • pp.40-44
    • /
    • 2010
  • MQASK 디지털 수신기의 타이밍 복원 루프에서는 self-noise의 영향으로 발생하는 타이밍 jitter에 의해 성능이 저하된다. 타이밍 jitter는 타이밍 복원 루프 내에 전치필터를 사용함으로써 해결할 수 있지만, 전치필터에 의해 루프지연이 발생하고, 타이밍 복원 루프의 안정성 및 acquisition 성능이 감소하게 된다. 또한, 전치필터에 의해 타이밍 복원 루프의 복잡도가 증가한다. 본 논문에서는 jitter-free 타이밍 복원 루프에서 전치필터로 인해 발생하는 루프지연을 제거하기 위해 정합필터, resampler, 그리고 전치필터의 기능을 포함한 다상필터 구조의 resampler를 제안하였다. 본 논문에서 제안한 다상필터 구조의 resampler를 사용한 타이밍 복원 루프에서는 타이밍 jitter를 제거하기 위해 사용된 전치필터로 인해 발생하는 루프지연을 해결함으로써 타이밍 복원 루프의 안정성을 향상시키고, 타이밍 jitter를 효과적으로 제거한다. 또한, 타이밍 복원 루프의 구조가 간단해지기 때문에 하드웨어 구현 시에 유리하다.

Harnessing Integration of Symbol-Rate Equalizer and Timing Recovery for Enhanced Stability

  • Adrian Francisco Ramirez;Felipe Pasquevich;Graciela Corral Briones
    • Journal of information and communication convergence engineering
    • /
    • 제22권2호
    • /
    • pp.89-97
    • /
    • 2024
  • This research conducted a comparative analysis of two communication systems. The first system utilizes a conventional series configuration consisting of a symbol-rate least mean square (LMS) equalizer followed by a timing recovery loop. The second system introduces an innovative approach that integrates a symbol-rate LMS equalizer and a timing recovery component within a single loop, allowing mutual feedback between the two blocks. In this integrated system, the equalizer also provides timing error information, thereby eliminating the requirement for a separate threshold error detector. This study examines the performance curves of both system configurations. The simulation results revealed that the integrated system may offer improved stability in terms of multiple transmission challenges, including phase and frequency offsets and intersymbol interference. Further analysis and discussion highlight the significant insights and implications of the proposed architecture. Overall, the present findings provide an alternative perspective on the joint implementation of equalization and timing recovery in communication systems.

수신 데이타의 버퍼 점유률을 이용한 적응클럭 복원 (An adaptive clock recovery utilizing data buffer filling rate)

  • 이종형;김태균
    • 전자공학회논문지A
    • /
    • 제33A권3호
    • /
    • pp.47-54
    • /
    • 1996
  • In this paper we propose a new timing recovery method by means of utilizing service data filling rate instead of timing information of transmitter. A proposed algorithm controls the phase locked loop in the opposite direction ot data filling rate of FIFO in receiver, and it is based on the fact that average of cell jitters is zero. The proposed method is simple compared with timing information method of transmitter. It can be utilized for timing recovery in synchronous digital hierarchy as well as in plesiochronous digial hierarchy without common reference clocks in end-to-end erminals. We implement the interactive video communication system and test the proposed algorithm. As a result, we hav econfirmed that it yields good perfomrnces in terms of jitters characteristics and hardware complexity.

  • PDF

적응적 루프필터의 지터 평균값을 이용한 ATSC DTV 심볼 타이밍 동기 방식 (A Symbol Timing Recovery scheme using the jitter mean of adaptive loop filter in ATSC DTV systems)

  • 김주경;이주형;송현근;김재명;김승원
    • 대한전자공학회논문지TC
    • /
    • 제42권10호
    • /
    • pp.1-8
    • /
    • 2005
  • 본 논문에서는 ATSC 지상파 DTV 시스템에서 심볼 타이밍 동기 성능 개선을 위한 알고리즘을 제안한다. 일반적으로 심볼 타이밍 동기를 위해 사용되는 가드너 방법은 다중 경로 페이딩 환경에서 성능이 좋지만 지터에 의해 성능 열화가 발생한다. 지터량는 루프 필터 대역폭이 작을수록 작아지지만, 수렴속도는 느려지게 된다. 본 논문에서는 수렴속도는 빠르면서 수렴 후 지터량를 감소시키기 위해 일정시간마다 루프필터의 출력 값을 평균하고 이 평균값을 이용하여 옵셋량을 추정한 후 점차적으로 대역폭을 줄여 지터의 크기를 줄이는 알고리즘을 제안한다. 제안하는 알고리즘은 기존의 방식에 비해 수렴속도와 지터의 기에서 좋은 성능을 보인다.

IMT-2000 시스템을 위한 QPSK 복조기 구현 (Implementation of QPSK Demodulator for IMT-2000 System)

  • 김상명;김상훈;황원철;정지원
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2000년도 춘계종합학술대회
    • /
    • pp.226-230
    • /
    • 2000
  • 본 논문에서는 CPLD 칩을 이용하여 QPSK 복조기를 구현하고, 그 결과를 검토하였다. 복조기는 비트 동기를 포착하는 STR(Symbol Timing Recovery) loop와 반송파 동기를 포착하는 CPR(Carrier Phase Recovery) loop로 구성된다 STR loop는 DD-Gardner 방식을, CPR loop는 빠른 반송파 포착을 위하여 Decision-Directed 동기화 방식을 이용하여 구현한 결과를 제시하였다. Altera사의 Design Compiler를 이용하여 FLEX10K 칩에 합성한 QPSK 복조기의 속도는 약 2 (Mbps)의 전송속도를 가지며, ASIC으로 구현시에는 CPLD 속도의 5-6배 이상의 고속화가 가능하다.

  • PDF

Chip Timing Recovery Algorithm Robust to Frequency Offset and Time Variant Fading

  • Kang, Hyung-Wook;Lee, Young-Yong;Park, Hyung-Jin
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 ITC-CSCC -3
    • /
    • pp.1948-1951
    • /
    • 2002
  • In this paper, we propose a chip timing recovery algorithm that is robust to frequency offset and time variant fading environments for DS/CDMA. The proposed structure is a modified non-coherent Delay Locked Loop (DLL) that employs a decimator. Analytical expression for the proposed non-coherent DLL S-curve and steady-state timing jitter is derived and confirmed by computer simulation. The results show that the proposed structure can reduce a steady-state timing jitter of the regenerated spreading code replica to frequency offset and time-variant fading in mobile radio channel, especially in very low SNR.

  • PDF

VDL Mode-2에 적용 가능한 버스트 모드 심벌 타이밍 복원기 (Burst Mode Symbol Timing Recovery for VDL Mode-2)

  • 김종만;최승덕;은창수
    • 한국항행학회논문지
    • /
    • 제13권3호
    • /
    • pp.337-343
    • /
    • 2009
  • 본 논문에서는 D8PSK 변조 방식을 이용하는 VDL Mode-2 수신기에 적용 가능한 버스트 모드 심벌 타이밍 복원기를 제안하고 성능 분석과 연동실험을 실시하였다. IIR 루프필터를 사용하여 심볼 타이밍 에러를 최소화 하는 방식은 수렴 속도가 늦기 때문에 버스트 모드에 적용하기 곤란하다. 즉 빠른 수렴 특성이 중요시 된다. 본 논문에서 제안한 방식은 프리앰블을 이용하여 초기 동기가 이루어진 후 최대 심벌 전력을 갖는 방향으로 한 샘플 빠르게 또는 한 샘플 느리게 샘플 클럭을 이동하여 최적의 심벌을 취하는 방식이다. 제안된 방식을 적용한 수신기와 호주 ADS사 송신 장비와 연동 시험한 결과 100 ppm 이상에서도 잘 동작함을 확인하였다.

  • PDF

WDM 방식을 이용한 DPLL 구현에 관한 연구 (A Study on the DPLL Implementation using the WDM Phase Detector)

  • 이상목;정재훈;최상태;한일송
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1987년도 전기.전자공학 학술대회 논문집(II)
    • /
    • pp.950-953
    • /
    • 1987
  • A wave difference method(WDH) phase detector for timing recovery is designed in the digital subscriber loop receiver. This paper describes the architecture and experimental results of the WDM, tankless timing extraction PLL. The results show that the designed WDM timing extraction circuit have stable jitter performance without the use of high precision LC tank circuit.

  • PDF