The Optimization of Timing Recovery Loop for an MQASK All Digital Receivers

MQASK 디지털 수신기 타이밍 복원 루프 구조의 최적화 연구

  • 서광남 (숭실대학교 정보통신전자공학부 무선통신시스템연구실) ;
  • 김종훈 (숭실대학교 정보통신전자공학부 무선통신시스템연구실)
  • Published : 2010.01.31

Abstract

The timing error detector(TED) employed in the closed loop type timing synchronization scheme for an MQASK all digital receiver suffers from the selfnoise-induced timing jitter. To eliminate the timing jitter a prefilter can be added in front of the TED. The prefilter method, however, degrades the stability and timing acquisition performance due to the loop delay and increases the complexity of the synchronizer. This paper proposes a polyphase filter type resampler approach to optimize the performance and architecture of the synchronizer simultaneously. The proposed scheme uses two resamplers which performs matched filtering and matched prefiltering so that the loop delay is minimized with minimal hardware resources. Simulation results showed an excellent acquisition performance with reduced timing jitter.

MQASK 디지털 수신기의 타이밍 복원 루프에서는 self-noise의 영향으로 발생하는 타이밍 jitter에 의해 성능이 저하된다. 타이밍 jitter는 타이밍 복원 루프 내에 전치필터를 사용함으로써 해결할 수 있지만, 전치필터에 의해 루프지연이 발생하고, 타이밍 복원 루프의 안정성 및 acquisition 성능이 감소하게 된다. 또한, 전치필터에 의해 타이밍 복원 루프의 복잡도가 증가한다. 본 논문에서는 jitter-free 타이밍 복원 루프에서 전치필터로 인해 발생하는 루프지연을 제거하기 위해 정합필터, resampler, 그리고 전치필터의 기능을 포함한 다상필터 구조의 resampler를 제안하였다. 본 논문에서 제안한 다상필터 구조의 resampler를 사용한 타이밍 복원 루프에서는 타이밍 jitter를 제거하기 위해 사용된 전치필터로 인해 발생하는 루프지연을 해결함으로써 타이밍 복원 루프의 안정성을 향상시키고, 타이밍 jitter를 효과적으로 제거한다. 또한, 타이밍 복원 루프의 구조가 간단해지기 때문에 하드웨어 구현 시에 유리하다.

Keywords

References

  1. F.M. Gardner, "Interpolation in digital modems - Part I," IEEE Trans. Commun., Vol.41, pp. 501-507, Mar. 1993 https://doi.org/10.1109/26.221081
  2. B.Lankl, G.Sebald, "Jitterreduced Digital Timing Recovery for Multilevel PAM and QAM Systems," May 1993.
  3. Nunzio Aldo D' Andread, "Design and Analysis of a Jitter-Free Clock Recovery Scheme for QAM Systems," IEEE Trans. Commu., Vol.41, No. 9, Sep. 1993.
  4. Fredic J.Harris, "Multirate Digital Filter for Symbol Timing Synchronization in Software Defined Radio," IEEE Journal Comuun. Vol. 19, No.12, Dec. 2001.
  5. F.M. Gardner, Phaselock Techniques-Third Edition. New York : Willey.