• 제목/요약/키워드: Ti capping

검색결과 46건 처리시간 0.026초

Co-Deposition법을 이용한 Yb Silicide/Si Contact 및 특성 향상에 관한 연구

  • 강준구;나세권;최주윤;이석희;김형섭;이후정
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.438-439
    • /
    • 2013
  • Microelectronic devices의 접촉저항의 향상을 위해 Metal silicides의 형성 mechanism과 전기적 특성에 대한 연구가 많이 이루어지고 있다. 지난 수십년에 걸쳐, Ti silicide, Co silicide, Ni silicide 등에 대한 개발이 이루어져 왔으나, 계속적인 저저항 접촉 소재에 대한 요구에 의해 최근에는 Rare earth silicide에 관한 연구가 시작되고 있다. Rare-earth silicide는 저온에서 silicides를 형성하고, n-type Si과 낮은 schottky barrier contact (~0.3 eV)를 이룬다. 또한, 비교적 낮은 resistivity와 hexagonal AlB2 crystal structure에 의해 Si과 좋은 lattice match를 가져 Si wafer에서 high quality silicide thin film을 성장시킬 수 있다. Rare earth silicides 중에서 ytterbium silicide는 가장 낮은 electric work function을 갖고 있어 낮은 schottky barrier 응용에서 쓰이고 있다. 이로 인해, n-channel schottky barrier MOSFETs의 source/drain으로써 주목받고 있다. 특히 ytterbium과 molybdenum co-deposition을 하여 증착할 경우 thin film 형성에 있어 안정적인 morphology를 나타낸다. 또한, ytterbium silicide와 마찬가지로 낮은 면저항과 electric work function을 갖는다. 그러나 ytterbium silicide에 molybdenum을 화합물로써 높은 농도로 포함할 경우 높은 schottky barrier를 형성하고 epitaxial growth를 방해하여 silicide film의 quality 저하를 야기할 수 있다. 본 연구에서는 ytterbium과 molybdenum의 co-deposition에 따른 silicide 형성과 전기적 특성 변화에 대한 자세한 분석을 TEM, 4-probe point 등의 다양한 분석 도구를 이용하여 진행하였다. Ytterbium과 molybdenum을 co-deposition하기 위하여 기판으로 $1{\sim}0{\Omega}{\cdot}cm$의 비저항을 갖는 low doped n-type Si (100) bulk wafer를 사용하였다. Native oxide layer를 제거하기 위해 1%의 hydrofluoric (HF) acid solution에 wafer를 세정하였다. 그리고 고진공에서 RF sputtering 법을 이용하여 Ytterbium과 molybdenum을 동시에 증착하였다. RE metal의 경우 oxygen과 높은 반응성을 가지므로 oxidation을 막기 위해 그 위에 capping layer로 100 nm 두께의 TiN을 증착하였다. 증착 후, 진공 분위기에서 rapid thermal anneal(RTA)을 이용하여 $300{\sim}700^{\circ}C$에서 각각 1분간 열처리하여 ytterbium silicides를 형성하였다. 전기적 특성 평가를 위한 sheet resistance 측정은 4-point probe를 사용하였고, Mo doped ytterbium silicide와 Si interface의 atomic scale의 미세 구조를 통한 Mo doped ytterbium silicide의 형성 mechanism 분석을 위하여 trasmission electron microscopy (JEM-2100F)를 이용하였다.

  • PDF

펄스형 Nd:YAG 레이저를 이용한 Al의 용접 특성연구 (A study on the pure Al weldability using a pulsed Nd : YAG laser)

  • 김덕현
    • Journal of Welding and Joining
    • /
    • 제11권1호
    • /
    • pp.52-61
    • /
    • 1993
  • Laser welding of ASTM no. 1060 Al plate with a pulsed Nd: YAG laser of 200W average power was performed for end capping of KMRR nuclear fuel elements In this research, we performed basic welding experiments. Firstly, laser output parameters which affect laser welding parameters were studied by changing laser input parameters for effective welding of 1060 Al plates. We found that laser power density and pulse energy are important parameters for smooth bead shape. Secondly, welding parameters which affect weld width-to-depth ratio were studied by changing power density and pulse energy, shielding gas, and defocusing. We found that power density must be higher than 0.3 Mw/cm$^{2}$ pulse energy must be higer than 3 J. travel speed must not exceed 200mm/sec, laser focus must be existed beneath 2-3mm from plate surface and helium is proper shielding gas. Thirdly, we studied the weld defects of Al-1060 such as crack and porosity in lap-joint welding. We designed new welding geometry for crack free welding of Al-1060 plates, and obtained crack free weldment but with lack of fusion. However, with Ti, Zr grain refiner elements, we can weld Al plates without solidification hot crack. Finally, we studied the origin of porosity by changing shielding gas. And we found that porosity was resulted from entrapment of shielding gas by the collapsing keyhole.

  • PDF

나노급 CMOSFET을 위한 Pd 적층구조를 갖는 열안정 높은 Ni-silicide (Thermal Stable Ni-silicide Utilizing Pd Stacked Layer for nano-scale CMOSFETs)

  • 유지원;장잉잉;박기영;이세광;종준;정순연;임경연;이가원;왕진석;이희덕
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 추계학술대회 논문집 Vol.21
    • /
    • pp.10-10
    • /
    • 2008
  • Silicide is inevitable for CMOSFETs to reduce RC delay by reducing the sheet resistance of gate and source/drain regions. Ni-silicide is a promising material which can be used for the 65nm CMOS technologies. Ni-silicide was proposed in order to make up for the weak points of Co-silicide and Ti-silicide, such as the high consumption of silicon and the line width limitation. Low resistivity NiSi can be formed at low temperature ($\sim500^{\circ}C$) with only one-step heat treat. Ni silicide also has less dependence of sheet resistance on line width and less consumption of silicon because of low resistivity NiSi phase. However, the low thermal stability of the Ni-silicide is a major problem for the post process implementation, such as metalization or ILD(inter layer dielectric) process, that is, it is crucial to prevent both the agglomeration of mono-silicide and its transformation into $NiSi_2$. To solve the thermal immune problem of Ni-silicide, various studies, such as capping layer and inter layer, have been worked. In this paper, the Ni-silicide utilizing Pd stacked layer (Pd/Ni/TiN) was studied for highly thermal immune nano-scale CMOSFETs technology. The proposed structure was compared with NiITiN structure and showed much better thermal stability than Ni/TiN.

  • PDF

원자층 증착법을 이용한 고 단차 Co 박막 증착 및 실리사이드 공정 연구

  • 송정규;박주상;이한보람;윤재홍;김형준
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2012년도 춘계학술발표대회
    • /
    • pp.83-83
    • /
    • 2012
  • 금속 실리사이드는 낮은 비저항, 실리콘과의 좋은 호환성 등으로 배선 contact 물질로 널리 연구되고 있다. 특히 $CoSi_2$는 선폭의 축소와 관계없이 일정하고 낮은 비저항과 열적 안정성이 우수한 특성 등으로 배선 contact 물질로 활발히 연구되고 있다. 금속 실리사이드를 실리콘 평면기판에 형성시키는 방법으로는 열처리를 통한 금속박막과 실리콘 기판 사이에 확산작용을 이용한 SALICIDE (self-algined silicide) 기술이 대표적이며 CoSi2도 이와 같은 방법으로 형성할 수 있다. Co 박막을 증착하는 방법에는 물리적 기상증착법 (PVD)과 유기금속 화학 증착법 등이 보고되어있지만 최근 급격하게 진행 중인 소자구조의 나노화 및 고 단차화에 따라 기존의 증착 기술은 낮은 단차 피복성으로 인하여 한계에 부딪힐 것으로 예상되고 있다. ALD(atomic layer deposition)는 뛰어난 단차 피복성을 가지고 원자단위 두께조절이 용이하여 나노 영역에서의 증착 방법으로 지대한 관심을 받고 있다. 앞선 연구에서 본 연구진은 CoCp2 전구체과 $NH_3$ plasma를 사용하여 Plasma enhanced ALD (PE-ALD)를 이용한 고 순도 저 저항 Co 박막 증착 공정을 개발 하고 이를 SALICIDE 공정에 적용하여 $CoSi_2$ 형성 연구를 보고한 바 있다. 하지만 이 연구에서 PE-ALD Co 박막은 플라즈마 고유의 성질로 인하여 단차 피복성의 한계를 보였다. 이번 연구에서 본 연구진은 Co(AMD)2 전구체와 $NH_3$, $H_2$, $NH_3$ plasma를 반응 기체로 사용하여 Thermal ALD(Th-ALD) Co 및 PE-ALD Co 박막을 증착 하였다. 고 단차 Co 박막의 증착을 위하여 Th-ALD 공정에 초점을 맞추어 Co 박막의 특성을 분석하였으며, Th-ALD 및 PE-ALD 공정으로 증착된 Co 박막의 단차를 비교하였다. 연구 결과 Th-ALD Co 박막은 95% 이상의 높은 단차 피복성을 가져 PE-ALD Co 박막의 단차 피복성에 비해 크게 향상되었음을 확인하였다. 추가적으로, Th-ALD Co 박막에 고 단차 박막의 증착이 가능한 Th-ALD Ru을 capping layer로 이용하여 CoSi2 형성을 확인하였고, 기존의 PVD Ti capping layer와 비교하였다. 이번 연구에서 Co 박막 및 $CoSi_2$ 의 특성 분석을 위하여 X선 반사율 분석법 (XRR), X선 광전자 분광법 (XPS), X선 회절 분석법 (XRD), 주사 전자 현미경 (SEM), 주사 투과 전자 현미경 (STEM) 등을 사용하였다.

  • PDF

Shallow S/D Junction에 적용 가능한 NiSi를 형성하기 위한 Ni-Pd 합금의 특성 연구 (The Study of Ni-Pd Alloy Characteristics to Form a NiSi for Shallow S/D Junction)

  • 이원재;오순영;아그츠바야르투야;윤장근;김용진;장잉잉;종준;김도우;차한섭;허상범;왕진석;이희덕
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.603-606
    • /
    • 2005
  • In this paper, the formation and thermal stability of Ni-silicide using Ni-Pd alloys is studied for ultra shallow S/D junction of nano-scale CMOSFETs. There are no different effects when Ni-Pd is used in single structure and TiN capping structure. But, in case of Cobalt interlayer structure, it was found that Pure Ni had lower sheet resistance than Ni-Pd, because of a thick silicide. Also, Ni-Pd has merits that surface of silicide and interface between silicide and silicon have a good morphology characteristics. As a result, Ni-Pd is an optimal candidate for shallow S/D junction when cobalt is used for thermal stability.

  • PDF

Schottky Contact Application을 위한 Yb Germanides 형성 및 특성에 관한 연구

  • 나세권;강준구;최주윤;이석희;김형섭;이후정
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.399-399
    • /
    • 2013
  • Metal silicides는 Si 기반의microelectronic devices의 interconnect와 contact 물질 등에 사용하기 위하여 그 형성 mechanism과 전기적 특성에 대한 연구가 많이 이루어지고 있다. 이 중 Rare-earth(RE) silicides는 저온에서 silicides를 형성하고, n-type Si과 낮은 Schottky Barrier contact (~0.3 eV)을 이룬다. 또한 낮은 resistivity와 Si과의 작은 lattice mismatch, 그리고 epitaxial growth의 가능성, 높은 thermal stability 등의 장점을 갖고 있다. RE silicides 중 ytterbium silicide는 가장 낮은 electric work function을 갖고 있어 n-channel schottky barrier MOSFETs의 source/drain으로 주목받고 있다. 또한 Silicon 기반의 CMOSFETs의 성능 향상 한계로 인하여 germanium 기반의 소자에 대한 연구가 이루어져 왔다. Ge 기반 FETs 제작을 위해서는 낮은 source/drain series/contact resistances의 contact을 형성해야 한다. 본 연구에서는 저접촉 저항 contact material로서 ytterbium germanide의 가능성에 대해 고찰하고자 하였다. HRTEM과 EDS를 이용하여 ytterbium germanide의 미세구조 분석과 면저항 및 Schottky Barrier Heights 등의 전기적 특성 분석을 진행하였다. Low doped n-type Ge (100) wafer를 1%의 hydrofluoric (HF) acid solution에 세정하여 native oxide layer를 제거하고, 고진공에서 RF sputtering 법을 이용하여 ytterbium 30 nm를 먼저 증착하고, 그 위에 ytterbium의 oxidation을 방지하기 위한 capping layer로 100 nm 두께의 TiN을 증착하였다. 증착 후, rapid thermal anneal (RTA)을 이용하여 N2 분위기에서 $300{\sim}700^{\circ}C$에서 각각 1분간 열처리하여 ytterbium germanides를 형성하였다. Ytterbium germanide의 미세구조 분석은 transmission electron microscopy (JEM-2100F)을 이용하였다. 면 저항 측정을 위해 sulfuric acid와 hydrogen peroxide solution (H2SO4:H2O2=6:1)에서 strip을 진행하여 TiN과 unreacted Yb을 제거하였고, 4-point probe를 통하여 측정하였다. Yb germanides의 면저항은 열처리 온도 증가에 따라 감소하다 증가하는 경향을 보이고, $400{\sim}500^{\circ}C$에서 가장 작은 면저항을 나타내었다. HRTEM 분석 결과, deposition 과정에서 Yb과 Si의 intermixing이 일어나 amorphous layer가 존재하였고, 열처리 온도가 증가하면서 diffusion이 더 활발히 일어나 amorphous layer의 두께가 증가하였다. $350^{\circ}C$ 열처리 샘플에서 germanide/Ge interface에서 epitaxial 구조의 crystalline Yb germanide가 형성되었고, EDS 측정 및 diffraction pattern을 통하여 안정상인 YbGe2-X phase임을 확인하였다. 이러한 epitaxial growth는 면저항의 감소를 가져왔으며, 열처리 온도가 증가하면서 epitaxial layer가 증가하다가 고온에서 polycrystalline 구조의 Yb germanide가 형성되어 면저항의 증가를 가져왔다. Schottky Barrier Heights 측정 결과 또한 면저항 경향과 동일하게 열처리 증가에 따라 감소하다가 고온에서 다시 증가하였다.

  • PDF