• 제목/요약/키워드: Synchronization algorithm

검색결과 525건 처리시간 0.026초

Non-Data-Aided Spectral-Line Method for Fine Carrier Frequency Synchronization in OFDM Receivers

  • Roh, Heejin;Cheun, Kyungwhoon
    • Journal of Communications and Networks
    • /
    • 제6권2호
    • /
    • pp.112-122
    • /
    • 2004
  • A nonlinear spectral-line method utilizing the fourth absolute moment of the receiver discrete Fourier transform output is proposed as a non-data-aided fine carrier frequency synchronization algorithm for OFDM receivers. A simple modification of the algorithm resulting in low implementation complexity is also developed. Analytic expressions are derived for the steady-state frequency error variances of the algorithms and verified to be very accurate via computer simulations over AWGN and frequency selective multipath channels. Numerical results show that the proposed algorithms provide reliable and excellent steady-state performance, especially with PSK modulation. Also, the proposed algorithms are insensitive to symbol timing offsets, only requiring a coarse symbol timing recovery.

OFDM 기반 WAVE 시스템의 시간동기 하드웨어 설계 (Hardware Design for Timing Synchronization of OFDM-Based WAVE Systems)

  • 현트롱안;김진상;조원경
    • 한국통신학회논문지
    • /
    • 제33권4A호
    • /
    • pp.473-478
    • /
    • 2008
  • 5.9 GHz WAVE(Wireless Access for the Vehicular Environment)는 노변-차량, 차량-차량 통신을 통하여 공공안전과 개인통신을 지원하기 위한 중단거리 무선통신 방식이다. WAVE 물리계층의 핵심기술은 시간동기오류에 민감한 OFDM 방식이며 통신링크상의 지연을 최소화하여 고속의 차량통신 환경을 제공하는 것이 매우 중요하다. 본 논문에서는 오류에 강인하고 복잡도가 낮고 지연시간이 적은 WAVE 시스템 응용을 위한 시간동기 알고리즘과 하드웨어 구조를 제안한다. 제안된 알고리즘은 기존의 알고리즘에 비교하여 연산의 복잡도와 지연시간이 감소되며 하드웨어 구조는 파이프라인 구조와 고속 동작에 영향을 줄 수 있는 RAM이 필요하지 않다는 장점이 있다. Matlab과 FPGA를 이용한 하드웨어 구현을 통한 동기화 오차율(SER) 실험결과, 제안된 알고리즘이 고속 이동환경에 대해 강인하고 효율적이라는 확인하였다.

SBAS SIGNAL SYNCHRONIZATION

  • Kim, Gang-Ho;Kim, Do-Yoon;Lee, Taik-Jin;Kee, Changdon
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2006년도 International Symposium on GPS/GNSS Vol.1
    • /
    • pp.309-314
    • /
    • 2006
  • In general DGPS system, the correction message is transferred to users by wireless modem. To cover wide area, many DGPS station should be needed. And DGPS users must have a wireless modem that is not necessary in standalone GPS. But SBAS users don't need a wireless modem to receive DGPS corrections because SBAS correction message is transmitted from the GEO satellite by L1 frequency band. SBAS signal is generated in the GUS(Geo Uplink Subsystem) and uplink to the GEO satellite. This uplink transmission process causes two problems that are not existed in GPS. The one is a time delay in the uplink signal. The other is an ionospheric problem on uplink signal, code delay and carrier phase advance. These two problems cause ranging error to user. Another critical ranging error factor is clock synchronization. SBAS reference clock must be synchronized with GPS clock for an accurate ranging service. The time delay can be removed by close loop control. We propose uplink ionospheric error correcting algorithm for C/A code and carrier. As a result, the ranging accuracy increased high. To synchronize SBAS reference clock with GPS clock, I reviewed synchronization algorithm. And I modified it because the algorithm didn't consider doppler that caused by satellites' dynamics. SBAS reference clock synchronized with GPS clock in high accuracy by modified algorithm. We think that this paper will contribute to basic research for constructing satellite based DGPS system.

  • PDF

3상 인버터의 계통 연계를 위한 동기화 방법론에 대한 연구 (A Study on the Synchronization Methodology for Grid-connection of Three Phase Inverter)

  • 임병석;이준성;웬황난;잔반탄;고윤석
    • 한국전자통신학회논문지
    • /
    • 제14권5호
    • /
    • pp.951-958
    • /
    • 2019
  • 분산 전원의 계통 연계를 위해서는 연계 전에 분산 전원 출력전압을 계통전압과 동기화시켜야 하는데, 전압의 크기, 위상 그리고 주파수를 일치시키는 문제이기 때문에 쉽지 않다. 본 연구에서는 3상 인버터의 계통 연계를 위한 벡터제어 기반의 동기화 알고리즘을 개발하였다. 하나의 3상 전압형 인버터를 설계, 제작하여 개발된 알고리즘의 유효성을 검증하였다. 3상 인버터의 주제어장치는 DSP 기반으로 개발되었고, 계통의 전기적인 레벨은 실험실에서 실험이 가능한 전기적 레벨로 하였다. 그리고 실험을 통하여 3상 인버터의 출력전압이 계통전압을 추종하여 동기화를 이루는 것을 보임으로서 제시된 알고리즘이 계통 연계를 위한 동기화 알고리즘으로 활용될 수 있음을 확인될 수 있었다.

무선 센서 네트워크에서 에너지 효율성을 고려한 시간 동기 알고리즘 (EETS : Energy- Efficient Time Synchronization for Wireless Sensor Networks)

  • 김수중;홍성화;엄두섭
    • 전기전자학회논문지
    • /
    • 제11권4호
    • /
    • pp.322-330
    • /
    • 2007
  • Recent advances in wireless networks and low-cost, low-power design have led to active research in large-scale networks of small, wireless, low power sensors and actuators, In large-scale networks, lots of timing-synchronization protocols already exist (such as NTP, GPS), In ad-hoc networks, especially wireless sensor networks, it is hard to synchronize all nodes in networks because it has no infrastructure. In addition, sensor nodes have low-power CPU (it cannot perform the complex computation), low batteries, and even they have to have active and inactive section by periods. Therefore, new approach to time synchronization is needed for wireless sensor networks, In this paper, I propose Energy-Efficient Time Synchronization (EETS) protocol providing network-wide time synchronization in wireless sensor networks, The algorithm is organized two phase, In first phase, I make a hierarchical tree with sensor nodes by broadcasting "Level Discovery" packet. In second phase, I synchronize them by exchanging time stamp packets, And I also consider send time, access time and propagation time. I have shown the performance of EETS comparing Timing-sync Protocol for Sensor Networks (TPSN) and Reference Broadcast Synchronization (RBS) about energy efficiency and time synchronization accuracy using NESLsim.

  • PDF

최대 지연지터의 허용이 서비스 품질에 미치는 영향에 대한 분석 (An Analysis of Service Quality affected by Allowing Maximum Delay Jitter)

  • 이근왕
    • 한국정보과학회논문지:정보통신
    • /
    • 제27권2호
    • /
    • pp.123-130
    • /
    • 2000
  • 멀티미디어 동기화의 주요 관심은 미디어내 동기화에서의 지터와 미디어간 동기화에서의 스큐를 어떻게 해결하는 것인가이다. 멀티미디어 응용 소프트웨어를 효과적으로 개발하기 위해서 시간적 미디어와 공간적 미디어를 혼합하여 표현할 수 있는 멀티미디어 동기화 모델을 제안한다. 제안한 논문은 미디어간 동기화에 대한 QoS 처리를 위하여 네가지 파라미터를 이용하였고, 상대적인 지속시간 알고리즘과 지터 보상시간 알고리즘을 제시하였다. 그리고 키 매체가 손상이 되었을 때 키 매체의 최대 지연 지터 값만큼 기다림으로써 키 매체 이외의 매체에 최대 지연 지터 값만큼 추가적으로 재생할 수 있도록 하였다. 최대 지연 지터 값의 적용은 서비스 품질을 향상시키는 결과를 가져왔다.

  • PDF

다축 동기 제어 방법 기반의 산업용 고속 병렬로봇 제어 (Synchronization Error-based Control Approach for an Industrial High-speed Parallel Robot)

  • 도현민;김병인;박찬훈;경진호
    • 한국생산제조학회지
    • /
    • 제25권5호
    • /
    • pp.354-361
    • /
    • 2016
  • Parallel robots are usually used for performing pick-and-place motion to increase productivity in high-speed environments. The present study proposes a high-speed parallel robot and a control approach to improve the tracking performance for the purpose of handling a solar cell. However, the target processes are not limited to the solar cell-handling field. Therefore, a delta-type parallel manipulator is designed, and a ball joint structure is specifically proposed to increase the allowed angle that would meet the required workspace. A control algorithm considering the synchronization between multiple joints in a closed-chain mechanism is also suggested to improve the tracking performance, where the tracking and synchronization errors are simultaneously considered. In addition, a prototype machine with the proposed ball joint is implemented. A satisfactory tracking performance is achieved by applying the proposed control algorithm, with a cycle time of 0.3 s for a 0.1 kg payload.

CORDIC을 이용한 IEEE 802.11a용 저전력 주파수 옵셋 동기화기 (Low-power Frequency Offset Synchronization for IEEE 802.11a Using CORDIC Algorithm)

  • 장영범;한재웅;홍대기
    • 대한전자공학회논문지TC
    • /
    • 제46권2호
    • /
    • pp.66-72
    • /
    • 2009
  • 이 논문에서 OFDM(Orthogonal Frequency Division Multiplexing) 시스템의 주파수 옵셋 동기화 블록의 효율적인 구조를 제안한다. 기존의 CORDIC(Coordinate Rotation Digital Computer)을 이용한 주파수 옵셋 동기화 블록들은 위상 추정을 위하여 CORDIC Vector 모드를 사용하고, 보상을 위하여 CORDIC Rotation 모드를 사용하고 있다. 이와 비교하여 제안구조는 Vector 모드만을 사용하고 Relation모드는 Divider로 대치하는 알고리즘이다. 제안된 방식을 사용함으로써 Rotation 모드를 사용해야 했던 기존의 방식보다 하드웨어 구현복잡도가 감소함을 구현을 통하여 검증하였다. 검증 Tool로 Design Compiler를 사용하였고 각 비교 구조마다 동일한 Constraint를 적용하여 검증을 진행하였다. 제안구조에 대한 Front-End 칩 구현을 통하여 기존 구조에 비하여 22.1%의 gate count 감소를 보임으로써 저전력 통신용 칩에서 사용할 수 있음을 보였다.

IEEE 802.16.1a 기반 단말간 직접통신을 위한 시간 및 주파수 동기화 알고리즘 (Time and Frequency Synchronization Algorithm for IEEE 802.16.1a Based Talk-Around Direct Communications)

  • 배지민;김현수;장성철;윤철식;최지훈
    • 한국통신학회논문지
    • /
    • 제38A권2호
    • /
    • pp.191-200
    • /
    • 2013
  • 이 논문에서는 IEEE 802.16.1a 기반 단말간 직접통신을 위해 동기채널 프리앰블을 이용한 시간 및 주파수 오차, 신호대 간섭및잡음 비 추정 기법을 제안한다. 제안된 기법은 프리앰블의 구조를 고려하여 시간영역 및 주파수영역에서 시간 및 주파수 오차를 추정한다. 그리고 단말의 동작 환경을 고려하여 두가지 영역에서 추정된 값을 결합하여 추정 성능을 높인다. 직접통신 채널 환경에서의 모의실험을 통해 제안된 기법의 성능과 시간영역 혹은 주파수 영역에서 추정하는 기존 기법의 성능을 비교한다.

A Fast and Robust Grid Synchronization Algorithm of a Three-phase Converters under Unbalanced and Distorted Utility Voltages

  • Kim, Kwang-Seob;Hyun, Dong-Seok;Kim, Rae-Yong
    • Journal of Electrical Engineering and Technology
    • /
    • 제12권3호
    • /
    • pp.1101-1107
    • /
    • 2017
  • In this paper, a robust and fast grid synchronization method of a three-phase power converter is proposed. The amplitude and phase information of grid voltages are essential for power converters to be properly connected into the utility. The phase-lock-loop in synchronous reference frame has been widely adopted for the three-phase converter system since it shows a satisfactory performance under balanced grid voltages. However, power converters often operate under abnormal grid conditions, i.e. unbalanced by grid faults and frequency variations, and thus a proper active and reactive power control cannot be guaranteed. The proposed method adopts a second order generalized integrator in synchronous reference frame to detect positive sequence components under unbalanced grid voltages. The proposed method has a fast and robust performance due to its higher gain and frequency adaptive capability. Simulation and experimental results show the verification of the proposed synchronization algorithm and the effectiveness to detect positive sequence voltage.