• 제목/요약/키워드: SoC Platform

검색결과 229건 처리시간 0.021초

NOC 구조용 교착상태 없는 라우터 설계 (A Deadlock Free Router Design for Network-on-Chip Architecture)

  • ;;;;노영욱
    • 한국정보통신학회논문지
    • /
    • 제11권4호
    • /
    • pp.696-706
    • /
    • 2007
  • 다중처리기 SoC(MPSoC) 플랫폼은 SoC 설계 분야에 새로운 여러가지 혁신적인 트랜드를 가지고 있다. 급격히 십억 단위의 트랜지스터 집적이 가능한 시대에 게이트 길이가 $60{\sim}90nm$ 범위를 갖는 서브 마스크로 기술에서 주요문제점들은 확장되지 않는 선 지연, 신호 무결성과 비동기화 통신에서의 오류로 인해 발생한다. 이러한 문제점들은 미래의 SoC을 위한 NOC 구조의 사용에 의해 해결될 수 있다. 대부분의 미래 SoC들은 칩 상에서 통신을 위해 네트워크 구조와 패킷 기반 통신 프로토콜을 사용할 것이다. 이 논문은 NOC 구조를 위한 칩 통신에서 교착상태가 발생되지 않는 것을 보장하기 위해 적극적 turn prohibition을 갖는 적응적 wormhole 라우팅에 대해 기술한다. 또한 5개의 전이중, flit-wide 통신 채널을 갖는 간단한 라우팅 구조를 제시한다. 메시지 지연에 대한 시뮬레이션 결과를 나타내고 같은 연결비율에서 운영되는 다른 기술들의 결과와 비교한다.

모바일 환경에서의 XML 문서 디지털 서명 시스템 (XML Digital signature System based on Mobile Environment)

  • 학일명;홍현우;이성현;이재승;정희경
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2007년도 추계종합학술대회
    • /
    • pp.701-704
    • /
    • 2007
  • 최근 모바일 단말기를 통하여 휴대폰 결제, 계좌 이체, 주식 투자 등의 금융서비스를 이용하는 사용자가 증가하고 있다. 모바일 전자상거래에서 데이터는 XML 문서형태로 전송, 교환되고 있다. 그러나 XML 문서는 해킹이나 악성코드로 공격받게 될 경우 일반적인 XML 문서만으로는 전자상거래의 보안요구를 만족시키기 어렵다. 특히 현재 국내에서 개발된 WIPI(Wireless Internet Platform for Interoperability)의 경우, 개방적인 플랫폼으로서 집중적인 공격에 대비해야 할 필요성이 있다. 이에 본 논문에서는 모바일 환경에서 XML 문서의 디지털 서명에 관련한 W3C 권고안의 요구사항에 따라 기존의 RSA(Rivest Shamir Adleman), DSA(Digital Signature Algorithm), KCDSA(Korean certificate Digital Signature Algorithm) 및 HMAC(Hash Message Authentication Code) 알고리즘을 사용하여 모바일 환경에서의 XML 문서 디지털 서명 시스템을 설계 및 구현하였다. 본 시스템은 국내 무선 인터넷 표준인 WIPI 플랫폼에서 테스트를 진행하였다.

  • PDF

FPGA-Based Hardware Accelerator for Feature Extraction in Automatic Speech Recognition

  • Choo, Chang;Chang, Young-Uk;Moon, Il-Young
    • Journal of information and communication convergence engineering
    • /
    • 제13권3호
    • /
    • pp.145-151
    • /
    • 2015
  • We describe in this paper a hardware-based improvement scheme of a real-time automatic speech recognition (ASR) system with respect to speed by designing a parallel feature extraction algorithm on a Field-Programmable Gate Array (FPGA). A computationally intensive block in the algorithm is identified implemented in hardware logic on the FPGA. One such block is mel-frequency cepstrum coefficient (MFCC) algorithm used for feature extraction process. We demonstrate that the FPGA platform may perform efficient feature extraction computation in the speech recognition system as compared to the generalpurpose CPU including the ARM processor. The Xilinx Zynq-7000 System on Chip (SoC) platform is used for the MFCC implementation. From this implementation described in this paper, we confirmed that the FPGA platform is approximately 500× faster than a sequential CPU implementation and 60× faster than a sequential ARM implementation. We thus verified that a parallelized and optimized MFCC architecture on the FPGA platform may significantly improve the execution time of an ASR system, compared to the CPU and ARM platforms.

한 개의 선형 여유센서를 갖는 스튜어트 플랫폼의 실시간 순기구학 (Real-Time Forward Kinematics of the 6-6 Stewart Platform with One Extra Linear Sensor)

  • 심재경;이태영
    • 대한기계학회논문집A
    • /
    • 제25권9호
    • /
    • pp.1384-1390
    • /
    • 2001
  • This paper deals with the forward kinematics of the 6-6 Stewart platform of planar base and moving platform using one extra linear sensor. Based on algebraic elimination method, it first derives an 8th-degree univariate equation and then finds tentative solution sets out of which the actual solution is to be selected. In order to provide more exact solution despite the error between measured sensor value and the theoretic alone, a correction method is also used in this paper. The overall procedure requires so little computation time that it can be efficiently used for real-time applications. In addition, unlike the iterative scheme e.g. Newton-Raphson, the algorithm does not require initial estimates of solution and is free of the problems that it does not converge to actual solution within limited time. The presented method has been implemented in C language and a numerical example is given to confirm the effectiveness and accuracy of the developed algorithm.

The Unified UE Baseband Modem Hardware Platform Architecture for 3GPP Specifications

  • Kwon, Hyun-Il;Kim, Kyung-Ho;Lee, Chung-Yong
    • Journal of Communications and Networks
    • /
    • 제13권1호
    • /
    • pp.70-76
    • /
    • 2011
  • This paper presents the unified user equipment (UE) baseband modulation and demodulation (modem) hardware platform architecture to support multiple radio access technologies. In particular, this platform selectively supports two systems; one is HEDGE system, which is the combination of third generation partnership project (3GPP) Release 7 high speed packet access evolution (HSPA+) and global system for mobile communication (GSM)/general packet radio service (GPRS)/enhanced data rates for GSM evolution (EDGE), while the other is LEDGE system, which is the combination of 3GPP Release 8 long term evolution (LTE) and GSM/GPRS/EDGE. This is done by applying the flexible pin multiplexing scheme to a hardwired pin mapping process. On the other hand, to provide stable connection, high portability, and high debugging ability, the stacking structure is employed. Here, a layered board architecture grouped by functional classifications is applied instead of the conventional one flatten board. Based on this proposed configuration, we provide a framework for the verification step in wireless cellular communications. Also, modem function/scenario test and inter-operability test with various base station equipments are verified by system requirements and scenarios.

지연시간 효율 개선을 위한 On-Chip Network 구조 설계 및 구현 (Design and Implementation of On-Chip Network Architecture for Improving Latency Efficiency)

  • 조성민;조한욱;하진석;송용호
    • 대한전자공학회논문지SD
    • /
    • 제46권11호
    • /
    • pp.56-65
    • /
    • 2009
  • 최근 SoC의 집적도가 증가함에 따라 칩 내부의 통신 효율성은 시스템 성능에 직접적인 영향을 미치고 있다. 이에 따라 칩내부의 통신 메커니즘은 과거 shared wire를 이용한 버스 시스템에서 라우터를 기반으로 하는 NoC로 진화하고 있다. 하지만, NoC 내부의 라우터는 컨트롤 로직이 복잡해짐에 따라 신호 전달 과정에서 지연시간을 증가시켜 NoC의 성능을 제한시킨다. 따라서 본 논문에서는 이러한 지연시간을 개선시키기 위하여 낮은 복잡도를 갖는 라우터를 제시한다. 제안한 라우터의 구조 검증 및 성능 평가를 위하여 ESL 기법의 시뮬레이션 플랫폼을 구축하였다. 본 논문에서 제안한 NoC 구조는 기존의 VC 라우터 기반의 NoC에 비해 대역폭은 약 1-2% 정도 감소하였지만, 평균적으로 약 50%의 지연시간이 감소 효과를 보였다.

Web1.0과 프로슈밍기반 Web2.0 서비스 가치생태계 비교 (Value Ecosystems of Web Services : Benefits and Costs of Web as a Prosuming Service Platform)

  • 김도훈
    • 한국경영과학회지
    • /
    • 제36권4호
    • /
    • pp.43-61
    • /
    • 2011
  • We first develop a value ecosystem framework to model the SDP(Service Delivery Process) of web services. Since the web service has been evolving from the basic web architecture (e.g., traditional world wide web) to a prosuming platform based on virtualization technologies, the proposed framework of the value ecosystem focuses on capturing the key characteristics of SDP in each type of web services. Even though they share the basic elements such as PP(Platform Provider), CA(Customization Agency) and user group, the SDP in the traditional web services (so-called Web1.0 in this paper) is quite different from the most recent one (so-called Web2.0). In our value ecosystem, users are uniformly distributed over (0, ${\Delta}$), where ${\Delta}$��represents the variety level of users' preference on the web service level. PP and CA provide a standard level of web service(s) and prosuming service package, respectively. CA in Web1.0 presents a standard customization package($s_a$) at flat rate c, whereas PP and CA collaborate and provide customization service with a usage-based scheme. We employ a multi-stage game model to analyze and compare the SDPs in Web1.0 and Web2.0. Our findings through analysis and numerical simulations are as follows. First, the user group is consecutively segmented, and the pattern of the segmentations varies across Web1.0 and Web2.0. The standardized service level s (from PP) is higher in Web1.0, whereas the amount of information created in the value ecosystem is bigger in Web2.0. This indicates the role of CA would be increasingly critical in Web2.0: in particular, for fulfilling the needs of prosuming and service customization.

V2X 통신 기술 동향 (V2X Communication Technology Trends)

  • Han-gyun Jung;Seong-keun Jin;Jae-min Kwak
    • 한국항행학회논문지
    • /
    • 제27권6호
    • /
    • pp.861-864
    • /
    • 2023
  • Recently, V2X (vehicle-to-everyting) communication has established itself as an essential technology for cooperative autonomous driving. V2X communication currently includes DSRC (dedicated short range communication) communication technology, which is a WLAN (wireless local area network) based communication technology, and C-V2X (cellular-V2X) communication technology, which is a Cellular-based communication technology. Since these two communication methods are not compatible with each other, various studies and experiments are being conducted to select one of the two communication methods. In the case of C-V2X communication, there are LTE-V2X (long term evolutionV2X) communication technology, which is an initial version, and 5G-V2X communication technology, which is a next-generation version. 5G-V2X communication technology has been completed only until standardization, so LTE-V2X communication technology is mainly used. In this paper, we introduce trends related to various issues in V2X communication, including communication method decisions.

다중 플랫폼 영상정보용 공용 데이터링크의 링크 가용도 성능 분석 (Aeronautical Link Availability Analysis for the Multi-Platform Image & Intelligence Common Data Link)

  • 류영재;유정훈;박의영
    • 한국통신학회논문지
    • /
    • 제37C권10호
    • /
    • pp.965-976
    • /
    • 2012
  • 본 논문은 공지(Aeronautical to Ground) 통신 환경에서 장거리용 공용 데이터링크로 개발되는 다중플랫폼 영상 정보용 공용 데이터링크(MPI-CDL : Multi-Platform Image & Intelligence Common Data Link)의 링크 가용도 분석 방법을 제안하고 링크 가용도를 만족하기 위해 필요한 링크마진을 분석한다. 제안된 링크 가용도 분석 방법은 강우감쇄와 다중경로 페이딩 분석모델을 하나의 조건부 확률로 변환함으로써 강우감쇄와 다중경로 페이딩을 함께 고려하여 링크 가용도를 분석할 수 있다. 영상정보용 공용 데이터링크의 주파수, 운용 고도, 통달거리에 따른 링크 가용도를 만족하기 위한 링크마진을 분석하고 실제 영상정보용 데이터링크가 적용되는 무인항공기의 운용환경을 고려한 링크마진 분석결과를 제시한다.

웨어러블 서비스를 위한 다중 발전소자 기반 에너지 하베스터 플랫폼 구현 (An multiple energy harvester with an improved Energy Harvesting platform for Self-powered Wearable Device)

  • 박현문;김병수;김동순
    • 한국전자통신학회논문지
    • /
    • 제13권1호
    • /
    • pp.153-162
    • /
    • 2018
  • 웨어러블 디바이스의 서비스 제공을 위한 지속 가능한 전원에 대한 요구가 높아짐에 따라 에너지 하베스팅의 중요성이 증대되고 있다. 본 연구는 마찰소자를 고려한 다중 에너지 하베스팅 플랫폼인 EH-P를 개발하였다. 높은 전압과 낮은 전류를 가진 하베스팅 소자에 전압을 낮추면서 전류를 높일 수 있는 스위치 회로 제시하였다. PV와 TENG의 상호보완적 구성을 통해 실내 환경에서 짧은 시간동안 MCU가 동작할 수 있는 전압과 전류를 제공할 수 있었다. 결과적으로 제안된 플랫폼을 통해 웨어러블 플랫폼을 동작시키고, 제작된 웨어러블 디바이스에서 전체 소모 전력 요구량의 29%를 제공함으로써 웨어러블 디바이스 사용시간(device life time)을 증가시킬 수 있었다. 이 논문에 제시된 결과는 멀티플 하베스터 플랫폼에서 웨어러블 하베스팅 애플리케이션의 활용을 위한 발전 소자의 가능성을 보여주었다.