• 제목/요약/키워드: Signal Conversion

검색결과 705건 처리시간 0.02초

직접 변환 수신기에서 Early-Late 위상 보상기를 사용한 위상 오차 보정 (Phase Offset Correction using Early-Late Phase Compensation in Direct Conversion Receiver)

  • 김영완
    • 한국정보통신학회논문지
    • /
    • 제9권3호
    • /
    • pp.638-646
    • /
    • 2005
  • 최근 무선통신시스템에서 직접변환 트랜시버 또는 IF 샘플링 SDR 기반 수신기가 일반적인 트랜시버 구조에 상응하여 설계되어지고 있다. 일반적인 AFC/APC 보상 회로가 기저 대역에서 RF 입력 신호와 국부발진 신호의 주파수 및 위상 오차를 보정할지라도 직접변환 수신 구조에서는 주요한 열화요소로 작용한다. 일반적인 보상 회로의 제한적인 동작 영역과 기저 대역에서의 1/Q 채널의 불평형을 용이하게 보상할 수 있도록 RF 입력 신호단에서 주파수 및 위상 오차를 보정하는 방법을 본 논문에서 제안한다. RF 입력단에서 고정된 주파수 및 위상 오차 이외에 변화하는 주파수 및 위상 오차를 제안된 early-late 보상기에 의해 효과적으로 보상할 수 있다. RF 입력단에서의 주파수 및 위상 오차의 보정으로 직접변환 수신기의 기저 대역에서의 기존 주파수 및 위상 오차 보정 회로는 간단히 설계할 수 있으며 미세한 오차 보정 구조로 용이하게 이용할 수 있다.

Signal-flow graph에 의한 회로분석 (Network analysis by signal-flow graph)

  • 김형갑
    • 전기의세계
    • /
    • 제17권2호
    • /
    • pp.11-15
    • /
    • 1968
  • One of the most important methods used in the modern analysis of linear networks and systems is the signal flow graph technique, first introduced by S.J. Mason in 1953. In essence, the signal-flow graph technique is a graphical method of solving a set of simultaneous. It can, therefore, be regarded as an alternative to the substitution method or the conventional matrix method. Since a flow-graph is the pictorial representation of a set of equations, it has an obvious advantage, i.e., it describes the flow of signals from one point of a system to another. Thus it provides cause-and-effect relationship between signals. And it often significantly reduces the work involved, and also yields an easy, systematic manipulation of variables of interest. Mason's formula is very powerful, but it is applicable only when the desired quantity is the transmission gain between the source node and sink node. In this paper, author summarizes the signal-flow graph technique, and stipulates three rules for conversion of an arbitrary nonsource node into a source node. Then heuses the conversion rules to obtain various quantities, i.e., networks gains, functions and parameters, through simple graphical manipulations.

  • PDF

디지탈 필터의 설계 및 구현에 관한 연구 (A Study on Design and Implementation of Digital Filter)

  • 서은택;정진현
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1993년도 하계학술대회 논문집 A
    • /
    • pp.447-449
    • /
    • 1993
  • Digital filter is a signal processor which converts the sequence input sampled from analog signal into another sequence output. It includes software routines which filter digital signal, a computer system for executing the routines, and a data acquisition system which implements A/D, D/A signal conversion. In this paper, a data acquisition system is designed and implemented for one-board computer of MC68000. Also, the theory regarding signal conversion and and its problems occured in implementation are considered. And then, with the hardware implemented like this, design of a digital low-pass filter with the cutoff frequency of 200Hz is implemented, and related characteristics are considered.

  • PDF

All-Optical Bit-Rate Flexible NRZ-to-RZ Conversion Using an SOA-Loop Mirror and a CW Holding Beam

  • Lee, Hyuek Jae
    • Journal of the Optical Society of Korea
    • /
    • 제20권4호
    • /
    • pp.464-469
    • /
    • 2016
  • All-optical non-return-to-zero (NRZ) -to- return-to-zero (RZ) data-format conversion has been successfully demonstrated using a semiconductor optical amplifier in a fiber-loop mirror (so-called SOA-loop mirror) with a continuous-wave (CW) holding beam. The converted RZ signal after pulse compression has been used to create a 40 Gb/s OTDM (Optical Time Division Multiplexing) signal. Here is proposed an NRZ-to-RZ conversion method without any additional optical clocks, unlike conventional methods based on optical AND logic. In addition, it has the merit of operating at various bit-rate speeds without any controlling device. Moreover, it has a simple structure, and it can be used for all-optical bit-rate-flexible clock recovery.

240 GHz, 1.485 Gbps 비디오신호 무선 전송 시스템 (A 1.485 Gbps Wireless Video Signal Transmission System at 240 GHz)

  • 이원희;정태진
    • 한국인터넷방송통신학회논문지
    • /
    • 제10권4호
    • /
    • pp.105-113
    • /
    • 2010
  • 240 GHz 대역의 캐리어 주파수를 이용하여 1.485 Gbps 비디오 전송 시스템을 설계 및 시뮬레이션 하였다. 송수신기는 Schottky Barrier 다이오드 기반의 Sub-harmonic 믹서를 이용하였으며 특히, 수신기는 Heterodyne 및 Direct Detection 두 가지 방식을 적용하여 각각의 성능을 시뮬레이션 하였다. 변조방식은 ASK이며, 수신기에서는 Envelop 검출 방식을 사용하였다. 송신기 시뮬레이션 결과 Sub-harmonic 믹서의 LO 전력 7 dBm(5 mW)에서 IF 입력 전력 -3 dBm(0.5 mW)일 때 RF 출력 전력은 -11.4 dBm($73{\mu}W$)이었으며, SSB(Single Side Band) Conversion Loss는 8.4 dB이다. VDI사의 상용모델 WR3.4SHM(220~325 GHz)의 240 GHz에서의 Conversion loss 8.0 dB(SSB)와 근접한 결과를 얻었다. 1.485 Gbps NRZ 신호전송 시뮬레이션 결과 전송신호와 동일한 수신 파형을 얻었다.

주파수 상향 변환을 이용한 전치왜곡 전력 증폭기 설계 (A Design of Predistortion HPA using Frequency Up-Conversion Mixing Operation)

  • 정용채;김영;김철동
    • 한국전자파학회논문지
    • /
    • 제15권5호
    • /
    • pp.480-485
    • /
    • 2004
  • 본 논문에서는 혼합기의 주파수 상향 변환 동작을 이용한 새로운 전치왜곡 선형화 기법을 제안하였다. 이 선형화 기법은 주파수 상향 혼합 동작을 이용함에도 불구하고 추가적인 신호원을 필요로 하지 않는다. 대신 입력 신호로부터 2차 저주파 혼변조 왜곡 신호를 추출하여 주파수 상향 변환에 필요한 신호원으로 사용하였다. 제안한 전치왜곡 선형화 기법의 타당성을 보이기 위해 주파수가 1.8544 ㎓와 1.8556 ㎓인 2-톤 신호를 개인휴대 통신용 전력 증폭기에 인가하여 22 ㏈m/tone 출력시에 (CR) 비를 26 ㏈ 개선하였으며, 출력 신호레벨을 17 ㏈ 변화시키는 동작 영역에서 (C/I) 비를 20 ㏈ 이상 개선시켰다. 또한 IS-95A 1FA 신호를 인가하여 출력이 26.5 ㏈m일 때 885 KHz 및 1.25 MHz 이격 지점에서 인접 채널 전력비를 각각 10.8 ㏈, 6.4 ㏈ 개선시켰다.

장시간 절연체 열화실험을 위한 부분방전측정기술 연구 (A Study on the Technology Measuring Partial Discharge for Long Term Aging Experiments of Insulation Materials)

  • 선종호;김광화;박정후;조정수
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제49권12호
    • /
    • pp.665-672
    • /
    • 2000
  • This paper described the measurement technology to analyze the partial discharge characteristics for long term aging of insulations. This system was consisted of high voltage generation and measurement part, PD detection part, digital conversion and signal processing part. We used the VXI system for digital conversion and signal processing part. In the digital conversion part, we studied the error of partial discharge magnitude and memory capacity for reading digital signal with the sampling rate. In the signal processing part, we showed the program algorithm to count pulses and read peak values of partial discharge. The allowable minimum sampling rate of digizer was decided to 250kS/s through analyzing test. We confirmed that this system was very useful in the study of $\phi-q-n$ characteristics of long term PD experiments with specimens being consisted of internal void defects and CIGRE II electrodes.

  • PDF

전력제어 직접변환수신 6단자 소자 설계 및 제작 (Design and implementation of power-controlled front-end module for direct conversion receiver)

  • 김영완
    • 한국정보통신학회논문지
    • /
    • 제14권11호
    • /
    • pp.2391-2396
    • /
    • 2010
  • 본 논문에서는 국부발전 신호와 수신 RF 신호 전력을 제어할 수 있는 전력제어 6단자 소자를 구성하고 설계 제작하였다. 가변적인 6단자 수신 신호 전력을 제어하여 일정한 전력 세기를 갖는 6단자 소자 출력 신호로 유지하여 전력 검파기의 포화 및 성능 열화를 방지할 수 있는 직접변환 6단자 구조를 제안하였다. 이를 위하여 직접변환 수신방식의 성능을 개선하고 유지할 수 있는 전력제어 6단자 소자를 해석하고, 전력제어 소자와 6단자 소자를 구현하였다. 제작된 전력제어 6단자소자는 1.69 GHz주파수 대역에서 36 dB의 전력 제어와 약 1.6 dB 이내의 이득차, 그리고 약 $4^{\circ}$ 이내의 위상차를 갖는 양호한 수신 전처리기 성능을 나타내었다.

망막 두께 측정을 위한 32채널 영상획득장치 개발 (Development of 32-Channel Image Acquisition System for Thickness Measurement of Retina)

  • 양근호;유병국
    • 융합신호처리학회 학술대회논문집
    • /
    • 한국신호처리시스템학회 2003년도 하계학술대회 논문집
    • /
    • pp.110-113
    • /
    • 2003
  • In this paper, the multi-channel high speed data acquisition system is implemented. This high speed signal processing system for 3-D image display is applicable to the manipulation of a medical image processing, multimedia data and various fields of digital image processing. In order to convert the analog signal into digital one, A/D conversion circuit is designed. PCI interface method is designed and implemented, which is capable of transmission a large amount of data to computer. In order to, especially, channel extendibility of images acquisition, bus communication method is selected. By using this bus method, we can interface each module effectively. In this paper, 32-channel A/D conversion and PCI interface system for 3-dimensional and real-time display of the retina image is developed. The 32-channel image acquisition system and high speed data transmission system developed in this paper is applicable to not only medical image processing as 3-D representation of retina image but also various fields of industrial image processing in which the multi-point realtime image acquisition system is needed.

  • PDF

Structure-related Characteristics of SiGe HBT and 2.4 GHz Down-conversion Mixer

  • Lee, Sang-Heung;Kim, Sang-Hoon;Lee, Ja-Yol;Bae, Hyun-Cheol;Lee, Seung-Yun;Kang, Jin-Yeong;Kim, Bo-Woo
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제6권2호
    • /
    • pp.114-118
    • /
    • 2006
  • In this paper, the effect of base and collector structures on DC, small signal characteristics of SiGe HBTs fabricated by RPCVD was investigated. The structure of SiGe HBTs was designed into four types as follows: SiGe HBT structures which are standard, apply extrinsic-base SEG selective epitaxial growth (SEG), apply selective collector implantation (SCI), and apply both extrinsic-base SEG and SCI. We verified the devices could be applied to the fabrication of RFIC chip through a fully integrated 2.4 GHz down-conversion mixer.