• 제목/요약/키워드: Sequencer

검색결과 68건 처리시간 0.021초

런치패드를 활용한 융복합 영상시스템 연구 - 스텝시켄서(Step Squencer)를 중심으로 (A study on convergence interactive video system utilizing Launch Pad - Focusing on Step Sequencer)

  • 오승환
    • 디지털융복합연구
    • /
    • 제15권10호
    • /
    • pp.445-454
    • /
    • 2017
  • 최근 일반인을 위해 악기를 다루지 못하더라도 앱이나 웹에서 마치 놀이를 하듯이 연주하는 방법이 각광받고 있다. 그 이유는 자연스러운 우연성(randomness)의 연주 형태를 지니고 있기 때문이라고 판단된다. 따라서 관조적 관람객을 유인시키고 능동적으로 변화시키는 '우연 작동법'을 런치패드를 활용하여 이론적 배경과 사례분석을 통해 영상시스템을 개발, 제시하였다. 스텝시켄서 개발은 외부 프로그램으로 연결시켜 영상시스템을 스텝시켄서로 구현하는 방법과 모션 클립(Clip)들로 만들어 런치패드의 키(Key)마다 배치하여 실행시키는 키보드 런치형으로 구분하여 2가지 타입으로 개발하였으며, 최종 영상시스템을 통해 파생된 최적화 문제점과 해결책을 제시하였다.

가상현실을 통한 융복합 스텝시켄서(Step Squencer) 연구 (A Study on Convergence Step Sequence through Virtual Reality)

  • 오승환
    • 디지털융복합연구
    • /
    • 제16권11호
    • /
    • pp.487-493
    • /
    • 2018
  • 최근 다양한 가상현실 콘텐츠들이 폭발적으로 개발되고 있는 상황에서 선행연구에서의 '우연 작동법'을 언급한 바, 본 연구에서는 가상현실에서 스텝시켄서를 구현하고자 한다. 가상현실의 이론적 배경과 사례분석을 통해 VR의 주요경험 가치 3가지, 제약극복가치(Value of Overcoming Constraints), 경험증강가치(Value of Strengthening Experience), 신 경험 창조가치(Value of Creating New Experience)를 제안 하였으며 스텝시켄서의 정체성은 유지하되 사용자가 4가지 영역으로 구분된 음악 콘텐츠들을 보다 쉽고 컨트롤이 편리하도록 임장감과 몰입요소가 가미된 융복합형 스텝시켄서를 개발 제시하였다. 향후 연구를 통해 지속 발전되어 보다 다양한 융복합 VR 콘텐츠가 제작되기를 기대해 본다.

스텝시켄서를 통한 융복합 영상시스템 연구 (A Study on Convergence Video System through Step Squencer)

  • 오승환
    • 디지털융복합연구
    • /
    • 제17권11호
    • /
    • pp.435-440
    • /
    • 2019
  • 최근 모바일 앱(App)에서는 점차 악기를 전혀 다루지 못하는 일반인을 대상으로 하는 연주 앱들이 다양하게 출시되고 있다. 스텝시켄서를 근간으로 하는 영상시스템을 개발하려는 것은 첫째, 사용자에게 부담 없이 연주하게 하며, 둘째, 다중 참여를 유도하고 셋째, 영상과 융합된 새로운 스텝시켄서를 개발 제시하고자 한다. 또한 다중 스텝시켄서 운용시 파생되는 싱크(Sync) 문제로 인해 파생되는 영상 동기화를 해결하기 위해 틴에이지 엔지니어링의 포켓 오퍼레이터를 사용하여 다중 연결된 스텝시켄서를 구현하였으며, 다중참여를 위해 미라웹을 통한 최종 영상시스템을 개발하였다. 연구 한계점으로는 포켓 오퍼레이터의 소프트웨어화와 다양한 피드백을 통해 연구를 지속, 보완하여 보다 완성된 영상시스템이 개발되기를 기대해 본다.

분석기기지원을 위한 원격 데이터 분석 시스템 개발 (Development of Remote Data Analysis System for the Joint Use of Equipments)

  • 최인식
    • 기술혁신학회지
    • /
    • 제2권3호
    • /
    • pp.94-106
    • /
    • 1999
  • In Korea Basic Science Institute(KBSI) the remote data analysis system is developed for the joint use of advanced equipments. This system enables the researchers to access the datas which are produced at KBSI and analyse them by Java program on the Web,. Except Web browser such as Internet Explorer or Netscape Navigator no additional softwares are required for analysing data. We have developed remote data analysis systems for five major equipments which KBSI supports for the researchers, The systems which are developed are those for NMR spectrometer High Reso-lution Tandem mass Spectrometer Microscopic Imaging System DNA Sequencer and Natural Ra-dioactivity Measruement System, These programs work on any computer platform and any operat-ing system only if the internet is available. This remote data analysis system will be served as a part of Collaboratory the remote collaborative system.

  • PDF

Bit-Slice형 CPU의 Next Address 제어부와 Branch 제어부의 설계 (Design of Next Address Control Unit and Branch Control Unit of Bit-Slice Type CPU)

  • 최성훈;류종필;정호선;이우일;곽명신;유영욱
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1987년도 전기.전자공학 학술대회 논문집(II)
    • /
    • pp.1569-1572
    • /
    • 1987
  • The major objective of this paper is the design of control unit based on the bit slice technique. The branch control unit is device that provides 16-way branch when used in conjuction with the Microprogram Sequencer. The Next address control unit is designed specifically for next address control of the Microprogram Sequencer.

  • PDF

32Bit Floating-Point Processor의 설계에 관한 연구 (A Study on the Design of the 32-Bit Floating-Pint Processor)

  • 이건;김덕진
    • 대한전자공학회논문지
    • /
    • 제20권4호
    • /
    • pp.24-29
    • /
    • 1983
  • 본 논문에서는 32bit 부동 소수점 처리장치를 IEEE 표준에 따른 데이터 양식에 맞도록 설계하여 TTLIC로서 구성하였고 이 시스템과 Z-80 마이크로프로세서와 부동 소수점 4칙 연산에 관한 실행시간을 비교해 본 결과 10배 이상의 시간단축을 보았다. 제어회로 설계에는 AHPL(A Hardware Programming Language)을 사용하였고 TTL IC로 구성하였으나 연산장치와 제어장치를 1칩으로 만들 수 있는 기초를 이룩하였다. 이것을 조금 더 복원하면 32bit 컴퓨터의 연산장치로써 사용될 수 있음을 확신하였다.

  • PDF

Memory Tester용 ASIC 칩의 설계 (The Design of ASIC chip for Memory Tester)

  • 정지원;강창헌;최창;박종식
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.153-155
    • /
    • 2004
  • In this paper, we design the memory tester chip playing an important role in the memory tester as central parts. Memory tester has the sixteen inner instructions to control the test sequence and the address and data signals to DUT. These instructions are saved in memory with each block such as sequencer and pattern generator. Sequencer controls the test sequence according to instructions saved in the memory. And Pattern generator generates the address and data signals according to instructions saved in the memory, too. We can use these chips for various functional test of memory.

  • PDF

스트림 암호 ASC (Stream Cipher ASC)

  • 김길호;송홍복;김종남;조경연
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2009년도 춘계학술발표대회
    • /
    • pp.1474-1477
    • /
    • 2009
  • 본 논문에서는 ASR(Arithmetic Shift Register)과 SHA-2로 구성된 32비트 출력의 새로운 스트림 암호 ASC를 제안한다. ASC는 소프트웨어 및 하드웨어 구현이 쉽게 디자인된 스트림 암호 알고리즘이다. 특히 계산능력이 제한된 무선 통신장비에서 빠르게 수행할 수 있도록 개발되었다. ASC는 다양한 길이(8-32바이트)의 키를 지원하고 있으며, 워드 단위로 연산을 수행한다. ASC는 매우 간결한 구조를 가지고 있으며 선형 궤환 순서기(Linear Feedback Sequencer)로 ASR을 적용하였고, 비선형 순서기(Nonlinear sequencer)로 SHA-2를 적용하여 크게 두 부분으로 구성되어 있는 결합 함수(combining function) 스트림 암호이다. 그리고 8비트, 16비트, 32비트 프로세스에서 쉽게 구현이 가능하다. 제안한 스트림 암호 ASC는 최근에 표준 블록 암호로 제정된 AES, ARIA, SEED등의 블록 암호보다는 6-13배 빠른 결과를 보여주고 있으며, 안전성 또한 현대 암호 알고리즘이 필요로 하는 안전성을 만족하고 있다.