• 제목/요약/키워드: Sequence Design

검색결과 1,510건 처리시간 0.028초

자동차 모터 프레임 금형의 공정설계 전문가 시스템에 관한 연구 (A Study on the Process Design Expert System in Motor-Frame Die of an Automobile)

  • 배원락;박동환;박상봉;강성수
    • 한국소성가공학회:학술대회논문집
    • /
    • 한국소성가공학회 2000년도 추계학술대회 논문집
    • /
    • pp.132-135
    • /
    • 2000
  • A process design expert system for rotationally symmetric deep drawing products has been developed The application of the expert system to non-axisymmetric components, however, has not been reported yet. Thus, in this present study, the expert system for non-axisymmetric deep drawing products with elliptical shape was constructed by using process sequence design. The system developed in this work consists of four modules. The first one is a recognition of shape module to recognize non-axisymmetric products. The second one is three dimensional (3-D) modeling module to calculate the surface area for non-axisymmetric products. The third one is a blank design module to create an oval-shaped blank with the identical surface area. The forth one is a process planning module based on the production rules that play the best important role in an expert system for manufacturing. The production rules are generated and upgraded by interviewing with field engineers.

  • PDF

An Implementation Scheme for the Detection System of RFID Defective Tags Using LabVIEW OOP

  • Jung, Deok-Gil;Jung, Min-Po;Cho, Hyuk-Gyu;Lho, Young-Uhg
    • Journal of information and communication convergence engineering
    • /
    • 제9권1호
    • /
    • pp.21-26
    • /
    • 2011
  • In this paper, we suggest the object-oriented methodology for the design and implementation scheme for the program development in the application of control and instrumentation such as the detection system of RFID defective tags which needs the embedded programming. We apply the design methodology of UML in the system design phase, and suggest the implementation scheme of LabVIEW programs using LVOOP(LabVIEW Object Oriented Programming)in which make it possible to write the object-oriented programming. We design the class diagram and the sequence diagram using UML, and write the classes of LVOOP from the designed class diagram and the main VI from the sequence diagram, respectively. We show that it is possible to develop the embedded programs such as the RFID application through the implementation example of the detection system of RFID defective tags in this paper. And, we obtain the advantages based on the object-oriented design and implementation using the LVOOP approach such as the development of LabVIEW programs by adding the classes and the concept of object of the object-oriented language to LabVIEW.

Research on design requirements for passive residual heat removal system of lead cooled fast reactor via model-based system engineering

  • Mao Tang;Junqian Yang;Pengcheng Zhao;Kai Wang
    • Nuclear Engineering and Technology
    • /
    • 제56권8호
    • /
    • pp.3286-3297
    • /
    • 2024
  • Traditional text-based system engineering, which has been used in the design and application of passive residual heat removal system (PRHRS) for lead-cooled fast reactors, is prone to several problems such as low development efficiency, long iteration cycles, and model ambiguity. This study aims to effectively address the abovementioned problems by adopting a model-based system engineering (MBSE) method, which has been preliminarily applied to meet the design requirements of a PRHRS. The design process has been implemented based on the preliminary design of the system architecture and consists of three stages: top-level requirement analysis, functional requirements analysis, and design requirements synthesis. The results of the top-level requirements analysis and the corresponding use case diagram can determine the requirements, top-level use cases, and scenario flow of the system. During the functional requirements analysis, the sequence, activity, and state machine diagrams are used to develop the system function model and provide early confirmation. By comparing these sequence diagrams, the requirements for omissions and inconsistencies can be effectively checked. In the design requirements synthesis stage, the Analytic Hierarchy Process is used to conduct preliminary trade-off calculations on the system architecture, after which a white box model is established during the system architecture design. Through these two steps, the analysis and design of the system architecture are ultimately achieved. The resulting system architecture ensures the consistency of the design requirements. Ultimately, a functional hazard analysis was conducted for a specific incident to validate case requirements and further refine the system architecture. Future research can further reduce the design risk, improve the design efficiency, and provide a practical reference for the design and optimization of PRHRS in digital lead-cooled fast reactors.

클럭 조절 방식의 임계 클럭 조절형 LM-128 이진 수열 발생기 제안 (A proposal of binary sequence generator, Threshold Clock-Controlled LM-128)

  • 조정복
    • 한국정보통신학회논문지
    • /
    • 제19권5호
    • /
    • pp.1104-1109
    • /
    • 2015
  • 디지털 콘텐츠의 급속한 발전으로 미래의 요구에 부합할 수 있는 고속의 보안 암호 알고리즘 설계는 중요하다. 본 논문에서는 기존의 수열 발생기 보다 더 높은 처리율을 갖는 자체 수축형 LM-128 합산 수열 발생기를 제안한다. 임계 클럭 조절형 LM-128의 설계하고 구현하여 더 낮은 클럭 사이클을 가져서 더 높은 키 수열 발생 속도를 증명한다. 제안된 임계 클럭 조절형 발생기는 128비트 비밀 키와 초기 벡터를 갖는 내부 상태 256비트로 구성되어진다. 128-비트의 보안 수준의 암호는 고화질 및 고품질의 디지털 콘텐츠 보안에 적합하다.

IEEE 1149.1 테스트 기능이 내장된 PCI/USB 통합 인터페이스 회로의 설계 (Design of PCI/USB Interface Controller with IEEE 1149.1 Test Function)

  • 김영훈;김기태;박성주
    • 대한전자공학회논문지SD
    • /
    • 제43권10호
    • /
    • pp.54-60
    • /
    • 2006
  • IEEE 1149.1 바운더리 스캔 칩들로 구성된 보드를 테스트하기 위한 패턴은 반드시 비트 스트림으로 구성되어야 한다. 그러나 이러한 비트 스트림을 생성하는 일은 IEEE 1149.1 표준에 대한 완벽한 지식이 필요하므로, 전문지식이 없는 SoC 설계자에게는 상당히 어려운 일이다. 본 논문에서는 Test Ready PCI 와 Test Ready USB로 정의한 PCI와 USB 장치를 통해 편리하게 테스트를 수행할 수 있게 도와주는 테스트 인터페이스 컨트롤러를 제안한다. 이 제어기는 TI사와 Lucent사에서 명령어 단위의 수준에서 테스트 비트 스트림을 생성하기위해 개발한 테스트 버스 컨트롤러를 기반으로 하여 테스트 전문 지식이 없는 설계자도 쉽게 테스트 패턴을 생성하여 테스트를 수행할 수 있는 장점이 있다.

시그니처 시퀀스 기반 건물 내 메시지 전달특성 측정시스템 설계 (Design of Signal Measurement System for In-Building Propagation Characteristics based on Signature Sequence)

  • 김정호
    • 전자공학회논문지
    • /
    • 제52권1호
    • /
    • pp.3-6
    • /
    • 2015
  • 최근 들어 다양한 센서를 장착한 스마트 건물의 등장이 가시화 됨에 따라 센서로부터 데이터의 수집과 분석이 중요하게 되었다. 센서로부터 데이터를 획득하기 위해서는 일정구간의 유선화는 불가피하나 유선화 구간을 최소화하고 건물에 따라서는 센서간의 통신을 무선으로 함을 목표로 하고 있다. 이러한 케이블링에 따른 비용부담과 건물의 손상 등을 방지하기 위해서는 무선화가 가능한 구역의 선정 및 건물 구조에 따른 신호전달 특성을 객관적으로 파악하는 것이 매우 중요하다. 본 논문에서는 건물 내 신호전달 특성을 측정하기 위한 시스템의 설계를 다루고 시뮬레이션을 통해 시스템의 동작을 확인한다.

중세광장의 공간결정요소에 관한 연구 (A Study on the Space Determinants of the Medieval Plaza)

  • 남호현;민상충
    • 건축역사연구
    • /
    • 제17권4호
    • /
    • pp.83-95
    • /
    • 2008
  • This study was firstly to reflect upon the background of the generation and the urban spatial value and significance of the medieval plaza. The main aim of this study was to extract the spatial determinants which give the great influence on the formation of the medieval plaza and in addition the endogenous rules and aesthetical grounds regarding the respective elements. Especially they could be applied to the design guideline. They are dimension(volume and scale), shape, elevation as the morphological elements and enclosure, proportion, grade difference, spatial sequence and plaza group as the spatial determinants and visual sequence, visual or spatial boundary, approaching axis and perspective effect as the aesthetic and visual elements and function(use), human behaviour as the social-behavioral elements and otherwise, for instance, plaza furniture, ground decoration and vegetation. This study was intended to analyze each elements based on the classical historical literatures and to suggest the planning conditions for composing the ideal plaza referring to the cases and literature review on the medieval plaza and finally is expected to contribute to the plaza design methodology.

  • PDF

심볼간 간섭 채널을 위한 고정 지연 신호 검출기 (Fixed Decision Delay Detector for Intersymbol Interference Channel)

  • Taehyun, Jeon
    • 대한전자공학회논문지TC
    • /
    • 제41권9호
    • /
    • pp.39-45
    • /
    • 2004
  • 순차적인 관찰값을 바탕으로 하고 신호검출에 소요되는 시간이 고정된 신호검출기의 제작에 관한 방법을 제안하며 이는 하드웨어의 복잡도를 감소시키는 장점이 있다. 제안된 방법은 Voronoi 다이어그램과 Delaunay 분할을 사용한다. 제안된 신호검출기 제작은 또한 고정 지연 트리 검색 검출 (FDTS) 방법에 기반을 둔다. FDTS 는 효율적인 순차적 신호검출 알고리즘이며 심볼간 간섭이 존재하는 채널에서 결정 궤환 등화기법 (DFE)과 결합하여 최적화에 근접한 성능을 보인다. 이러한 접근방법에서는 Voronoi 다이어그램 혹은 등가적으로 Delaunay 분할에 포함된 정보를 활용하여 다차원 유클리드 공간에서의 상대적인 관찰값의 위치를 계산하며 이러한 방법이 효율적인 계산을 유도하는 신호검출기의 제작에 이용된다.

스위칭 비동기 순차 머신을 위한 모델 정합 교정 제어기 설계 (Design of Corrective Controllers for Model Matching of Switched Asynchronous Sequential Machines)

  • 양정민
    • 한국지능시스템학회논문지
    • /
    • 제25권2호
    • /
    • pp.139-146
    • /
    • 2015
  • 본 논문에서는 교정 제어에 의한 스위칭 비동기 순차 머신의 모델 정합 문제를 다룬다. 스위칭 비동기 순차 머신은 스위칭 신호에 따라서 여러 개의 비동기 순차 머신 특성을 번갈아 가면서 가지는 시스템이라고 정의한다. 이번 연구에서 스위칭 시스템이 가질 수 있는 스위칭 시퀀스(sequence)는 일정하게 고정되어 있다고 가정한다. 제어 목적은 폐루프 시스템의 안정 상태 동작을 주어진 기준 모델과 일치시키는 교정 제어기의 존재조건을 규명하고 제어기를 설계하는 일이다. 이를 위해서 스위칭 비동기 머신이 가지는 도달가능성을 표현하는 새로운 skeleton 행렬을 도입하고 모델 정합 교정 제어기의 존재조건을 기술한다. 또한 사례 연구를 통해 스위칭 신호를 생성하면서 동시에 교정 제어 입력을 변화시키는 새로운 교정 제어 알고리듬을 예시한다.

고압콘덴서용 단자핀의 냉간단조 공정설계에 관한 연구 (A Study on Cold Forging Process Design of a Terminal Pin for High-Voltage Capacitors)

  • 김홍석;윤재웅;손일헌
    • 소성∙가공
    • /
    • 제13권7호
    • /
    • pp.586-593
    • /
    • 2004
  • A terminal pin, which is a part of high-voltage capacitors, has a plate-shaped head section with thickness of 0.8mm. The current manufacturing process, in which the head section is welded on the body part, has given wide deviations of part qualities such as geometrical accuracy, mechanical strength and electrical stability. In this study, a cold forging process sequence was designed in order to produce the terminal pin as one piece. The plate-shaped head section requires an upsetting in the lateral direction of a cylindrical billet, which is followed by a blanking process. The deformed geometry of the lateral upsetting, however, could not be predicted precisely by intuition since metal flows of an axial and a lateral direction of the cylindrical billet would occur simultaneously. Therefore, in this study, three dimensional finite element analyses were applied to the lateral upsetting process in order to determine a proper diameter and height of the cylindrical billet. Once the geometry of the initial billet was determined, intermediate forging processes were designed by applying cold forging guidelines and the designed process sequence was verified by two dimensional finite element analysis. In addition, cold forging tryouts were conducted by using a die set, which was manufactured based on the designed process and finally we found that the part qualities were improved by the proposed cold forging process.