• 제목/요약/키워드: RamB

검색결과 258건 처리시간 0.029초

유한요소법을 이용한 AZ31 마그네슘합금의 직/간접 압출 전산모사 (The simulation of direct/indirect extrusion of AZ3l magnesium alloy by FEM)

  • 이형욱;윤덕재;박성수;유봉선;최시훈
    • 한국소성가공학회:학술대회논문집
    • /
    • 한국소성가공학회 2008년도 추계학술대회 논문집
    • /
    • pp.142-145
    • /
    • 2008
  • A finite element analysis has been conducted to simulate direct/indirect extrusion process for AZ31 Mg alloy at various ram and die speeds. Uniaxial compression test on AZ31 Mg alloy was carried out at various strain rates and temperatures and the result was used as input data fur finite element analysis. It was found that ram speed affects the distribution of dead zone area during direct extrusion. The inhomogeneous temperature and strain distributions through the thickness direction can be simulated under the various extrusion process conditions.

  • PDF

유비쿼터스용 유니버설 메모리 기술(MRAM, FeRAM, PRAM) (Future Memory Technology for Ubiquitous Environment)

  • 유병곤;류상욱;윤성민
    • 전자통신동향분석
    • /
    • 제20권1호통권91호
    • /
    • pp.130-138
    • /
    • 2005
  • 최근, 디지털 기술의 발전과 인터넷 보급이 활성화 되면서 PC 뿐만 아니라 모든 단말기가 네트워크에 상시 접속되어, 누구든지 시간과 장소에 제약이 없이 다양한 서비스를 제공 받을 수 있는 유비쿼터스환경의 사회로의 진입이 가시화되고 있다. 이러한 기술을 가능하게 하는 핵심 코어 기술 중의 하나가 메모리 기술이다. 최근에 유비쿼터스용 유니버설 메모리가 연구 개발되고 있어 이 기술에 대한 원리와 간단한 구조 및 최근의 기술 동향에 대하여 살펴보고, 향후의 유니버설 메모리 기술의 연구개발 방향에 대하여 언급하였다. 여기서는 유니버설 메모리라고 불리는 차세대의 비휘발성 메모리 중에서 현재 가장주목 받고 있는 MRAM, FeRAM, PRAM의 기본적인 구조에 대해서 설명하고 그 최근의 기술 개발 동향에 대하여 분석하여 언급하고자 한다.

AVTMR 시스템의 설계 및 RAM 평가 (Design of AVTMR system and Evaluation of RAM (Reliability, Availability, Maintainability))

  • 김현기;이기서
    • 한국통신학회논문지
    • /
    • 제25권12B호
    • /
    • pp.2016-2024
    • /
    • 2000
  • 본 논문에서는 결함의 영향을 받지 않고 동작할 수 있는 AVTMR(All Voting Triple Modular Redundancy) 시스템을 개발하였으며, MILSPEC-217F에 기반을 둔 고장율을 계산하여 AVTMR과 SS(Single System) 시스템을 비교 및 평가하였다. 설계된 시스템은 MC68000을 기반으로 한 3중화된 다수결 보터(Triplicated Majority Voter)를 이용하여 시스템을 개발하였다. 본 논문에서는 시스템의 신뢰도(Reliability), 가용도(Avaliability), 유지보수도(Maintainability)를 마코브 모델(Markov model)로 평가하였으며, 또한 시스템의 MTTF(Mean Time to Failure)를 계산하여 시스템의 수명을 구하였고, 설계된 AVTMR 시스템이 SS(Single System)보다 전체 시스템 평가에서 우수한 특성을 가진다는 것을 시뮬레이션을 통해 알 수 있었다. 또한, AVTMR 시스템은 결함을 허용(Fault tolerant)하는 시스템 특성을 가지기 때문에, 인간의 생명과 관련된 철도 시스템, 선박 시스템이나 항공기 시스템에 적용될 수 있다.

  • PDF

전달손실 모델의 benchmark에 관한 연구 (A study on benchmark of wave propagation model)

  • 차경희;김재수;성우제
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1999년도 학술발표대회 논문집 제18권 1호
    • /
    • pp.206-209
    • /
    • 1999
  • 본 논문은 실제 해양에서 표적의 탐지거리 계산에 필요한 전달손실을 신속, 정확하게 계산하기 위해 가용한 모델을 확보하고, 확보된 모델의 검증을 통해 사용 가능한 범위에 대한 지침을 마련하고자 한다. 연구를 위해 확보된 모델은 포물선 방정식 모델의 RAM, 정상모드 모델의 KrakenC, 고속음장 모델의 OASES이다. 각 모델을 같은 환경에서 주파수를 변화시켜 가며 비교하였고 완전해를 제공하는 OASES를 기준으로 결과를 비교해 본 결과 KrakenC의 경우, 저주파에서 전달손실은 거의 일치하거나 2-3dB 정도의 차이를 보였고, ram의 경우는 KrakenC에 비하여 일치하는 정도가 훨씬 낮았다.

  • PDF

COMMON FIXED POINTS FOR WEAKENED COMPATIBLE MAPPINGS SATISFYING THE GENERALIZED ϕ-WEAK CONTRACTION CONDITION

  • Jain, Deepak;Kumar, Sanjay;Jung, Chahn Yong
    • 한국수학교육학회지시리즈B:순수및응용수학
    • /
    • 제26권2호
    • /
    • pp.99-110
    • /
    • 2019
  • In this paper, we prove some common fixed point theorems for pairs of weakened compatible mappings (subcompatible and occasionally weakly compatible mappings) satisfying a generalized ${\phi}-weak$ contraction condition involving various combinations of the metric functions. In fact, our results improve the results of Jain et al.. Also we provide an example for validity of our results.

IR 저감 설계가 무인전투기의 RCS에 미치는 영향 (Effects of IR Reduction Design on RCS of UCAV)

  • 송동건;양병주;명노신
    • 한국항공우주학회지
    • /
    • 제46권4호
    • /
    • pp.297-305
    • /
    • 2018
  • UCAV는 적진 중심으로의 침투, 공격 등 적대적 상황에서 임무를 수행하는 것을 목표로 한다. 일차적으로 적의 레이더에 포착되지 않아야 하므로 RF 스텔스 기술의 적용이 필수적이다. 최신 RCS 저감 기술이 적용된 대표적인 비행체로는 Blended Wing Body 형태의 X-47B UCAV이다. 본 연구에서는 X-47B와 유사한 모델 UCAV 형상을 설계한 다음, Ray Launching Geometrical Optics(RL-GO) 기법을 활용하여 모델 UCAV의 고주파수 영역에서의 RCS 특성을 분석하였다. 특히 IR 저감이 고려된 UCAV 형상이 RCS에 미치는 영향성을 조사하였다. 마지막으로 모델 UCAV의 공기 흡입구에 최적화된 RAM을 적용하였을 때의 RCS 변화를 분석하였다.

Reversibility and safety of KISS1 metastasis suppressor gene vaccine in immunocastration of ram lambs

  • Han, Yan-Guo;Liu, Gui-Qiong;Jiang, Xun-Ping;Xiang, Xing-Long;Huang, Yong-Fu;Nie, Bin;Zhao, Jia-Yu;Nabeel, Ijaz;Tesema, Birhanu
    • Asian-Australasian Journal of Animal Sciences
    • /
    • 제31권6호
    • /
    • pp.835-841
    • /
    • 2018
  • Objective: The aim of this study was to investigate the reversibility and safety of KISS1 metastasis suppressor (KISS1) gene vaccine in immunocastration. Methods: Six eight-week old ram lambs were randomly divided into vaccinated and control groups. The vaccine (1 mg/ram lamb) was injected at weeks 0, 3, and 6 of the study. Blood samples were collected from the jugular vein before primary immunization and at weeks 2, 4, 6, 10, 14, 22, and 30 after primary immunization. All ram lambs were slaughtered at 38 weeks of age, and samples were collected. Results: The specific anti-KISS1 antibody titers in vaccinated animals were significantly higher and the serum testosterone level was significantly lower than those in the control groups from week 4 to 14 after primary immunization (p<0.05). No significant difference was observed at weeks 22 and 30 after the primary immunization. Similar results were also found for scrotal circumference, testicular weight, length, breadth, and spermatogenesis in seminiferous tubules in week 30 after primary immunization. KS (KISS1-hepatitis B surface antigen S) fusion fragment of KISS1 gene vaccine was not detected in host cell genomic DNA of 9 tissues of the vaccinated ram lambs by polymerase chain reaction. Conclusion: The effects of KISS1 gene vaccine in immunocastration were reversible and no integration events were recorded.

TCP/IP Hardware Accelerator를 위한 Host Interface의 설계 (Host Interface Design for TCP/IP Hardware Accelerator)

  • 정여진;임혜숙
    • 한국통신학회논문지
    • /
    • 제30권2B호
    • /
    • pp.1-10
    • /
    • 2005
  • 빠른 데이터 처리를 위하여 기존에는 소프트웨어방식으로 구현되었던 TCP/IP를 고속의 하드웨어로 구현함에 있어, TCP/IP 하드웨어와 외부 블록간의 통신을 중계하는 블록인 Host Interface를 구현하였다. Host Interface는 TCP/IP 하드웨어와 외부 블록의 중간에 위치하여 외부 블록과의 통신을 위해 AMBA AHB 규약을 따른다. Host Interface는 내부의 Command/Status Register를 통하여 CPU와 TCP/IP 하드웨어 간의 명령, 상태, 헤더 정보 등을 전달하는데 이 때에는 AMBA AHB의 Slave로서 동작한다. Data Flow를 위해서 Host Interface는 AMBA AHB의 Master로서 동작하는데, 데이터 흐름의 방향에 따라 Data flow는 데이터를 수신하는 Receive flow와 데이터를 패킷으로 만들어 보내는 Transmit Flow로 나된다. Rx Flow의 경우, UDP 블록이나 TCP Buffer로부터 받은 데이터를 내부의 작은 RxFIFO를 통해 외부 RxRAM에 써서 CPU가 읽어갈 수 있도록 하고, Tx Flow의 경우에는 외부 TxRAM에서 전송할 데이터를 읽어 와서 TxFIFO를 거쳐 UDP Buffer나 TCP Buffer에 씀으로써 패킷을 만들어 보내도록 한다. 외부 RAM의 액세스에는 Command/Status Register에 위치한 Buffer Descriptor의 정보를 이용하게 된다. Host Interface는 이러한Data Flow의 원활한 흐름을 위해서 여러 세부 기능들을 수행하게 된다. Host Interface의 기능을 검증하기 위하여 여러 testcase들이 수행되었으며, 0.18 마이크론 기술을 사용하여 synthesis한 결과, 내부의 Command/Status Register와 FIFO를 모두 포함하여 약 173K 게이트가 소요됨을 보았다.

TMS320C5416을 이용한 G.729A 보코더와 계산량 감소된 SOLA-B 알고리즘을 통합한 가변 전송율 보코더의 실시간 구현 (Real-time Implementation of Variable Transmission Bit Rate Vocoder Integrating G.729A Vocoder and Reduction of the Computational Amount SOLA-B Algorithm Using the TMS320C5416)

  • 함명규;배명진
    • 대한전자공학회논문지SP
    • /
    • 제40권6호
    • /
    • pp.84-89
    • /
    • 2003
  • 본 논문에서는 8kbps의 전송율을 가진 ITU-T C.729A 보코더에 Henja가 제안한 SOLA-B (Synchronized Overlap Add) 알고리즘을 적용하여 가변 전송율의 보코더를 TMS320C5416에 실시간 구현하였다. 이 방법은 부호화 시 SOLA-B 알고리즘을 이용하여 음성의 속도를 빠르게 해주고, 복호화 시 다시 SOLA-B 알고리즘을 이용하여 음성의 속도를 느리게 해줌으로써 정상속도의 음성을 재생시켜준다. 이때 SOLA-B 알고리즘의 계산량을 줄이기 위해 상호 상관 함수가 수행되는 샘플의 간격을 3 샘플씩 건너뛰면서 처리하였다. 실시간 구현된 G.729A 와 SOLA-B 알고리즘의 보코더는 8kbps 전송율일 때 인코더는 10.2MIPS이고 디코더에서는 2.8%MIPS의 최대 복잡도를 나타내었다. 그리고 6kbps 전송율일 때 인코더 18.3MIPS이고 디코더는 13.1MIPS의 최대 복잡도를 나타내었으며, 4kbps 전송율일 때 인코더 18.5MIPS이고 디코더에서 13.1MIPS의 최대 복잡도를 나타내었다. 사용된 메모리는 program ROM 9.7kwords, table ROM 4.5kwords, RAM 5.1kwords 정도이다. 출력된 파형은 C simulator와 Bit Exact 한 출력 결과를 보여주었다. 또한, 실시간 구현된 가변 전송율 보코더의 음질 평가를 위해 MOS 테스트를 수행한 결과 4kbp의 전송율에서 MOS값이 3.69정도로 측정되었다.

An IPD Based 2.5 GHz Power Divider for WiMax Applications

  • Maharjan, Ram Krishna;Kim, Nam-Young
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2009년도 하계학술대회 논문집
    • /
    • pp.50-51
    • /
    • 2009
  • This paper presents integrated passive device (IPD) based on Wilkinson power divider. The simulated 2-way power divider has the insertion loss of 3.123 dB, output isolation of -24.576 dB, input return loss of 26.415 dB, and output return loss of 33.478 dB. The power divider is based on IPD process design simulation at 2.5 GHz for WiMAX (Worldwide Interoperability for Microwave Access) applications. The chip size of power divider is $1\;\times\;1.2\;mm^2$, which is under fabrication.

  • PDF