• 제목/요약/키워드: QVGA

검색결과 53건 처리시간 0.025초

HSDPA 기반 실시간 영상 전송 및 위치 인식 시스템 (A Real-time Video Transferring and Localization System in HSDPA Network)

  • 곽성우;최홍;양정민
    • 한국전자통신학회논문지
    • /
    • 제7권1호
    • /
    • pp.21-26
    • /
    • 2012
  • 본 논문에서는 HSDPA 상용 무선 네트워크 환경을 이용하여 실시간으로 영상 데이터를 전송하고 위치를 인식하는 시스템을 제안한다. 이번 연구에서는 MPEG4를 기반으로 하는 새로운 영상 압축 알고리듬을 개발하여 130 kbps 대역폭과 30 fps의 QVGA 영상 전송률을 실현하였다. 이동 차량에 탑재할 목적으로 본 시스템을 소형화하고 전력 효율을 좋게 하였으며 외란에도 견실하게 설계하였다. 시스템을 실제 구동시켜 얻은 동영상 캡쳐 화면과 위치 인식 데이터를 제시하여 개발한 시스템의 성능을 검증한다. 본 시스템은 순찰차 및 대중교통 시스템에 적용하는 것을 목표로 하고 있으며 유선 전송이 어려운 오지 환경에서 실시간으로 영상정보를 획득하고자 할 때도 적용 가능하다.

Flexible electronic-paper active-matrix displays

  • Huitema, H.E.A.;Gelinck, G.H.;Lieshout, P.J.G. Van;Veenendaal, E. Van;Touwslager, F.J.
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2004년도 Asia Display / IMID 04
    • /
    • pp.141-144
    • /
    • 2004
  • A QVGA active-matrix backplane is produced on a 25${\mu}m$ thin plastic substrate. A 4-mask photolithographic process is used. The insulator layer and the semiconductor layer are organic material processed from solution. This backplane is combined with the electrophoretic display effect supplied by SiPix and E ink, resulting in an electronic paper display with a thickness of only 100${\mu}m$. This is world's thinnest active-matrix display ever made.

  • PDF

2.2 “ QVGA LTPS LCD Panel integrated with Ambient light Sensor

  • Weng, Chien-Sen;Chao, Chih-Wei;Tseng, Hung Wei;Peng, Chia-Tien;Lin, Kun-Chih;Gan, Feng-Yuan
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2007년도 7th International Meeting on Information Display 제7권2호
    • /
    • pp.1319-1322
    • /
    • 2007
  • Planar PIN photodiode is compatible with LTPS process, and its fabrication requires no additional manufacturing process. In this study we design the optimum dimension of PIN diodes with two nitride layers to improve the efficiency of PIN diodes. The PIN photo sensor shows very good sensitivity to ambient light illuminance.

  • PDF

A commercial-ready, high resolution AMOLED mobile display with amorphous silicon backplane

  • Church, Corbin;Chaji, Reza;Alexander, Stefan;Nathan, Arokia
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2008년도 International Meeting on Information Display
    • /
    • pp.1001-1004
    • /
    • 2008
  • An advanced backplane circuit technology for AMOLED using amorphous silicon TFTs with commercial level reliability, uniformity and lifetime was recently integrated into a prototype device. Differential aging of T98>100 hrs at 200 cd/m2 brightness and >10,000hrs lifetime is demonstrated. A 2.2" QVGA ($240{\times}320$) prototype has been developed and shown having the above-mentioned high performance.

  • PDF

A reflective color TFT-LCD with high aperture ratio

  • Choi, Su-Seok;Kang, Won-Seok;Jin, Hyun-Suk;Jeong, Woo-Nam
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2003년도 International Meeting on Information Display
    • /
    • pp.215-218
    • /
    • 2003
  • We have developed a reflective 3.5" QVGA color TFT-LCD with high reflection within viewing angle. For this, We have introduced new pixel design and asymmetric reflector. Based on these technical concepts, we get a high aperture ratio of 93.5% and much higher reflection up to 64% with a 3.5" prototype panel.

  • PDF

실시간 얼굴 검출 시스템의 하드웨어 IP 구현 (Implementation for Hardware IP of Real-time Face Detection System)

  • 장준영;육지홍;조호상;강봉순
    • 한국정보통신학회논문지
    • /
    • 제15권11호
    • /
    • pp.2365-2373
    • /
    • 2011
  • 본 논문은 고속화, 소형화 및 저전력을 요구하는 모바일 기기 및 디지털 카메라에 알맞은 실시간 얼굴 검출 하드웨어 IP(Intellectual Property)를 제안한다. 제안한 얼굴 검출 시스템은 검출 성능의 주요 원인인 조명 변화나 얼굴 크기, 다양한 얼굴 각도에 강인한 얼굴 검출을 수행한다. 입력 영상에 대해 조명 변화에 강인한 특성을 가지는 LBP(Local Binary Pattern) 변환을 거치고 Adaboost 알고리즘을 이용하여 다양한 얼굴 각도에 대해 미리 학습시킨 얼굴 특징 정보를 바탕으로 얼굴을 검출한다. 입력 영상 QVGA($320{\times}240$) 크기에서 최대 36개의 얼굴 검출 가능하며 Verilog-HDL을 사용하여 하드웨어로 설계하였다. 또한 FPGA 검증을 위해 Xilinx사의 Virtex5 XC5VLX330 FPGA 보드와 HD급 CMOS 이미지 센서(CIS)를 사용하여 하드웨어 구현을 검증하였다.

효율적인 H.264/AVC 엔트로피 복호기 설계 (An Efficient H.264/AVC Entropy Decoder Design)

  • 문전학;이성수
    • 대한전자공학회논문지SD
    • /
    • 제44권12호
    • /
    • pp.102-107
    • /
    • 2007
  • 본 논문에서는 메모리 공정이 필요 없고 내장 프로세서를 사용하지 않는 H.264/AVC 엔트로피 복호기를 제안한다. 기존에 발표된 H.264/AVC 엔트로피 복호기의 경우 상당수의 연구가 내부의 ROM 또는 RAM이 필요하기 때문에 일반적인 디지털 로직 공정에서 구현이 어렵다. 또한 상당수의 연구가 비트열 처리를 위하여 내장 프로세서를 사용하기 때문에 면적이 크고 전력소모가 많은 단점을 가지고 있다. 본 논문에서는 내장 프로세서를 사용하지 않는 H.264/AVC Hardwired 엔트로피 복호기를 제안함으로써 데이터 처리 속도를 증가시키고 전력 소모를 줄인다. 또한 CAVLC 복호기에서 복호 시에 이용되는 룩업 테이블 및 저장 공간을 최적화하고 내장 메모리를 사용하지 않는 구조를 제안함으로써, 기존 연구에 비해 하드웨어 크기를 줄이고 ROM 또는 RAM이 지원되지 않는 디지털 로직 제조 공정에서도 쉽게 구현이 가능하다. 설계된 엔트로피 복호기는 H.264/AVC 비디오 복호기의 일부로 내장되어 전체 시스템에서 동작하는 것을 검증하였다. TSMC 90nm 공정으로 합성한 결과 최대동작주파수는 125MHz이며, QCIF, CIF, QVGA 영상을 지원할 뿐만 아니라 nC 레지스터 등 약간의 수정을 통해서 VGA 영상도 지원이 가능하다.

H.264 복호기를 위한 스케일러블 인트라 예측기 구조 설계 (Design of Scalable Intra-prediction Architecture for H.264 Decoders)

  • 이찬호
    • 대한전자공학회논문지SD
    • /
    • 제45권11호
    • /
    • pp.77-82
    • /
    • 2008
  • H.264는 ITU-T와 ISO/IEC의 최신 동영상 압축 코덱 규격으로 MPEG-2보다 2배 이상의 압축률과 고화질로 최근 그 적용 영역을 급격히 넓혀 가고 있다. H.264는 QVGA급의 작은 영상부터 HD 크기의 넓은 영상까지 다양하게 적용되므로 응용 분야에 따라 그 구조가 달라진다. 본 논문에서는 H.264 복호기의 인트라 예측기에 대해 응용 분야에 따라 구조를 쉽게 확장할 수 있는 스케일러블(scalable) 구조를 제안하고 이 구조에 따라 인트라 예측기를 설계하여 동작과 성능을 검증하였다. 제안된 구조는 인트라 예측기 내부의 연산기 수를 $1{\sim}4$개까지 변화시키면서 성능을 4배까지 향상시킬 수 있다. 또한 효율적인 버퍼 관리를 통해 메모리 접근을 최소화 하여 전력 소모를 줄였다 제안된 인트라 예측기는 Verilog-HDL을 이용하여 설계하고 FPGA상에서 동작을 검증하였다. 이를 바탕으로 연산기 수에 따른 인트라 예측기의 성능을 분석하였다.

Mixed Driving 방식을 이용한 QVGA급 LDI의 Source Driver 설계 (Design of Source Driver for QVGA-Scale LDI Using Mixed Driving Method)

  • 김학윤;고영근;이성우;최호용
    • 대한전자공학회논문지SD
    • /
    • 제46권11호
    • /
    • pp.40-47
    • /
    • 2009
  • 본 논문에서는 mixed driving 방식을 이용하고 이미지 개선을 위해 $\gamma$-correction을 수행하는 QVGA급 TFT-LCD driver IC의 Source Driver를 설계한다. 240 RGB ${\times}$ 320 dots resolution을 가진 source driver는 720개의 채널을 통해 TFT-LCD 패널을 구동하고 18-bit의 RGB 데이터를 사용하여 26만 color를 수행한다. Mixed driving 방식은 종전의 좋은 구동력을 가진 channel amp. driving 방식에 저면적이 가능한 gray amp. driving 방식을 혼합한 방식으로서, 영상이 동일 색상을 가지는 worst case를 감지하여 구동력을 높여주는 방식을 사용함으로써 적절한 구동력과 저면적을 구현하는 설계방식이다. 본 Source Driver는 $0.35{\mu}m$ Magnachip embedded DRAM 공정을 사용하여 설계하였으며 Hspice를 사용하여 시뮬레이션을 하였다. 실험결과, 기존의 gayscale driving 방식에서는 hsync time을 만족시키지 못하는데 비해 $17{\mu}s$의 channel 구동시간으로 충분한 timing margin을 가지고 액정 channel 을 구동할 수 있으면서, 구동 앰프 78개와 제어회로를 갖는 저면적으로 설계되었다.

10-bit Two-Step Single Slope A/D 변환기를 이용한 고속 CMOS Image Sensor의 설계 (Design of a CMOS Image Sensor Based on a 10-bit Two-Step Single-Slope ADC)

  • 황인경;김대윤;송민규
    • 전자공학회논문지
    • /
    • 제50권11호
    • /
    • pp.64-69
    • /
    • 2013
  • 본 논문에서는 10-bit 해상도의 Two-Step Single-Slope A/D 변환기를 이용한 고속 CMOS Image Sensor(CIS)를 제안하였다. 제안하는 A/D 변환기는 5-bit coarse ADC 와 6-bit fine ADC 로 구성되어 있으며, 기존의 Single-Slope A/D 변환기보다 10배 이상의 변환속도를 나타내었다. 또한 고속 동작에서 적은 노이즈 특성을 갖기 위해 Digital Correlated Double Sampling(D-CDS) 회로를 제안하였다. 설계된 A/D 변환기는 0.13um 1-poly 4-metal CIS 공정으로 제작되었으며 QVGA($320{\times}240$)급 해상도를 갖는다. 제작된 칩의 유효면적은 $5mm{\times}3mm$ 이며 3.3V 전원전압에서 약 35mW의 전력소모를 나타내었다. 변환속도는 10us 이었으며, 프레임율은 220 frames/s으로 측정되었다.