• 제목/요약/키워드: Power frequency voltage

검색결과 2,932건 처리시간 0.035초

Ku-대역 유전체 공진기 발진기의 Sampling Phase Detector를 이용한 위상 고정 루프 필터 설계 및 제작 (Design of Phase Locking Loopfilter Using Sampling Phase Detector for Ku-Band Dielectric Resonator Oscillator)

  • 오 바담가라와;양승식;오현석;이만희;정해창;염경환
    • 한국전자파학회논문지
    • /
    • 제19권10호
    • /
    • pp.1147-1158
    • /
    • 2008
  • 본 논문에서는 SPD(Sampling Phase Detector) 소자를 위상검출기로 사용하여, 기준 신호원 700 MHz SAW(Surface Acoustic Wave) 발진기에 16.8 GHz의 VTDRO(Voltage Tuned Dielectric Resonator Oscillator)를 안정화하는 위상 고정 회로를 설계하였다. 이러한 위상 고정 방법은 루프 필터만으로 직접적으로 위상 고정할 경우 잠금 시간(lock time)의 문제로, 루프 필터뿐만 아니라 구형파의 시변하는 전류원을 사용 위상 고정하게 된다. 이러한 구동 회로와 루프 필터는 서로 상관 관계가 있어, 이의 체계적인 조정을 필요로 한다. 본 논문에서는 이러한 구동 회로와 루프 필터의 체계적인 설계 방법을 제시하였다. 제작된 PLDRO(Phase Leered DRO)는 안정된 16.8 GHz의 중심 주파수에서 약 6.3 dBm의 출력 전력을 갖고, 위상 잡음은 100 kHz offset에서 -101 dBc/Hz 성능을 보인다.

A 0.13-㎛ Zero-IF CMOS RF Receiver for LTE-Advanced Systems

  • Seo, Youngho;Lai, Thanhson;Kim, Changwan
    • Journal of electromagnetic engineering and science
    • /
    • 제14권2호
    • /
    • pp.61-67
    • /
    • 2014
  • This paper presents a zero-IF CMOS RF receiver, which supports three channel bandwidths of 5/10/40MHz for LTE-Advanced systems. The receiver operates at IMT-band of 2,500 to 2,690MHz. The simulated noise figure of the overall receiver is 1.6 dB at 7MHz (7.5 dB at 7.5 kHz). The receiver is composed of two parts: an RF front-end and a baseband circuit. In the RF front-end, a RF input signal is amplified by a low noise amplifier and $G_m$ with configurable gain steps (41/35/29/23 dB) with optimized noise and linearity performances for a wide dynamic range. The proposed baseband circuit provides a -1 dB cutoff frequency of up to 40MHz using a proposed wideband OP-amp, which has a phase margin of $77^{\circ}$ and an unit-gain bandwidth of 2.04 GHz. The proposed zero-IF CMOS RF receiver has been implemented in $0.13-{\mu}m$ CMOS technology and consumes 116 (for high gain mode)/106 (for low gain mode) mA from a 1.2 V supply voltage. The measurement of a fabricated chip for a 10-MHz 3G LTE input signal with 16-QAM shows more than 8.3 dB of minimum signal-to-noise ratio, while receiving the input channel power from -88 to -12 dBm.

해상이동업무용 디지털선택호출 VHF 송수신장치의 EMC 적용에 관한 연구 (A Study on application of EMC to Digital Selective Calling VHF Transceiver for Maritime mobile service)

  • 임종근;이동식;김기문
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2002년도 춘계종합학술대회
    • /
    • pp.529-534
    • /
    • 2002
  • 범세계 해상 조난·안전 시스템(Global Maritime Distress & Safety System: GMDSS)에 따라 DSC(Digital Selective Calling) 전용 수신기, DSC 장치, VHF 송수신기 등이 국제항해에 종사하는 300GT 이상의 모든 선박에 의무적으로 탑재하도록 규정되었다. 또한, 최근에 국제해사기구(International Maritime Organization: IMO)는 GMDSS를 포함한 항해·통신 장비에 EMC 규정을 적용하도록 권고함에 따라 현재 선박에서 사용되는 대부분의 전자가 새로운 규정에 대응해야 하는 문제점에 직면하게 되었다. 본 연구에서는 채널 70 DSC 전용 수신기, DSC 장치, VHF 송수신장치가 집적된 장치에 대하여 예상되는 EMC 규정을 미리 적용 및 분석하여 보고 대처방안을 모색하였다. 시험은 도선 및 방사를 통한 불요파의 측정과 같은 전자파 간섭을 비롯하여 전압, 주파수 변위에 대한 내성과 정전기 방전에 대한 내성을 포함한 다양한 전자파 감응성 시험 등이 적용되었고 이에 따른 국내외 제품의 전원 및 접지에 대한 문제점을 파악할 수 있게 되었다.

  • PDF

Nonlocal strain gradient-based vibration analysis of embedded curved porous piezoelectric nano-beams in thermal environment

  • Ebrahimi, Farzad;Daman, Mohsen;Jafari, Ali
    • Smart Structures and Systems
    • /
    • 제20권6호
    • /
    • pp.709-728
    • /
    • 2017
  • This disquisition proposes a nonlocal strain gradient beam theory for thermo-mechanical dynamic characteristics of embedded smart shear deformable curved piezoelectric nanobeams made of porous electro-elastic functionally graded materials by using an analytical method. Electro-elastic properties of embedded curved porous FG nanobeam are assumed to be temperature-dependent and vary through the thickness direction of beam according to the power-law which is modified to approximate material properties for even distributions of porosities. It is perceived that during manufacturing of functionally graded materials (FGMs) porosities and micro-voids can be occurred inside the material. Since variation of pores along the thickness direction influences the mechanical and physical properties, so in this study thermo-mechanical vibration analysis of curve FG piezoelectric nanobeam by considering the effect of these imperfections is performed. Nonlocal strain gradient elasticity theory is utilized to consider the size effects in which the stress for not only the nonlocal stress field but also the strain gradients stress field. The governing equations and related boundary condition of embedded smart curved porous FG nanobeam subjected to thermal and electric field are derived via the energy method based on Timoshenko beam theory. An analytical Navier solution procedure is utilized to achieve the natural frequencies of porous FG curved piezoelectric nanobeam resting on Winkler and Pasternak foundation. The results for simpler states are confirmed with known data in the literature. The effects of various parameters such as nonlocality parameter, electric voltage, coefficient of porosity, elastic foundation parameters, thermal effect, gradient index, strain gradient, elastic opening angle and slenderness ratio on the natural frequency of embedded curved FG porous piezoelectric nanobeam are successfully discussed. It is concluded that these parameters play important roles on the dynamic behavior of porous FG curved nanobeam. Presented numerical results can serve as benchmarks for future analyses of curve FG nanobeam with porosity phases.

외부 환경조건에 따른 ZnO 피뢰기의 전기적 특성의 변화 (Changes in Electrical Properties of ZnO Surge Arresters According to Surrounding Conditions)

  • 이승주;이수봉;이복희
    • 조명전기설비학회논문지
    • /
    • 제22권9호
    • /
    • pp.62-68
    • /
    • 2008
  • 이 논문은 ZnO 피뢰기의 외부환경 변화에 따른 전기적 특성을 기술하였다. 뇌임펄스전류에 의한 ZnO 피뢰기의 열화특성을 분석하기 위해 8/20[${\mu}s$], 2.5[kA]의 임펄스전류를 시료에 인가하였다. ZnO 피뢰기의 누설전류를 다양한 외부 온도와 주수 상태에서 상용 주파수 교류 전압을 인가하여 측정하였다. 그 결과 임펄스전류의 인가횟수와 외부 온도가 증가함에 따라 누설전류가 증가하였고, 누설전류의 비대칭성도 뚜렷하였다. 또한 주수 시험에서 ZnO 피뢰기의 외피를 통하여 흐르는 전류는 피뢰기 소자의 누설전류보다 크게 나타났다. 본 연구의 결과는 피뢰기의 감시시스템 성능과 신뢰성 향상의 요소로 적용할 수 있다.

전송선로행열에 대한 유사변환을 이용한 PCB기판 임피던스 해석 (PCB Board Impedance Analysis Using Similarity Transform for Transmission Matrix)

  • 서영석
    • 한국정보통신학회논문지
    • /
    • 제13권10호
    • /
    • pp.2052-2058
    • /
    • 2009
  • 디지털 시스템의 동작주파수가 증가하고 전압스윙폭이 감소함에 따라 PCB보드의 정확하고 빠른 해석이 중요하게 되었다. 단위 기둥 행열의 다중곱을 이용하는 전송선로 행열을 이용한 방법은 PCB보드 해석에 있어서 가장 빠른 방법이다. 본 논문에서 PCB보드 임피던스를 계산하는 새로운 방법이 제안되었다. 우선, 이 방법에서 PCB의 단위기둥에 대한 전송선로행열의 고유치와 고유벡터가 계산되고, 단위기둥에 대한 전송선로 행열은 행열요소의 곱셈횟수를 줄이기 위해 행열유사변환을 통해 변환된다. 이러한 유사변환을 방법은 기존방법에 비해 계산시간을 대폭 줄여 줄 수 있다. 제안된 방법은 가로 1.3인치 세로 1.9인치의 PCB기판에 적용되었고, 10배 정도의 계산시간저감 효과를 보였다. 제안된 방법은 보드임피던스의 반복적인 계산을 필요로 하는 PCB설계에 응용될 수 있다.

근로자들의 극저주파 전자파 노출 수준에 따른 인체 영향 평가 (Health Status of Electric Utility Workers Exposed to Extremely Low Frequency Electromagnetic Field (ELF-EMF))

  • 박경호;안용호;김태전
    • 대한임상검사과학회지
    • /
    • 제37권3호
    • /
    • pp.220-227
    • /
    • 2005
  • Recently, the use of an electrical apparatus has brought up concerns of health risks from exposure to electromagnetic fields. EMF is composed of electric fields and magnetic fields. Heavy exposure to EMF can occur only in the vicinity of high-voltage overhead transmission lines, close to transformers and underground cables, and also close to large electrical machinery. In this thesis I have investigated the hypothesis of the correlation between occupational exposure to ELF-EMF and the risks of leukemia, anemia, cancer. Therefore, the aim of this study is to investigate whether or not ELF-EMF emitted from electric power stations and transformer substations affect some hematological parameters and tumor markers of electric utility workers. The hematological test results and tumor markers under investigation were similar in the two groups but some of parameters such as RBC, AFP, LDH showed significant difference between the two groups from two sample t-test (p<0.05). The exposure group showed increased LDH level compared to the control group by two sample t-tests. In addition, the abnormal LDH level in the exposure group was observed to be clinically significant by ${\chi}^2$-test. However, the levels of RBC, AFP observed were not clinically significant by ${\chi}^2$-test (p>0.05). These results suggested that ELF-EMF does not affect most blood test parameters except LDH of electric utility workers.

  • PDF

에너지 효율을 고려한 효과적인 CPU 오버클럭킹 방법 (Effective CPU overclocking scheme considering energy efficiency)

  • 이준희;공준호;서태원;정성우
    • 한국컴퓨터정보학회논문지
    • /
    • 제14권12호
    • /
    • pp.17-24
    • /
    • 2009
  • 최근에, 그린 컴퓨팅은 모든 산업 분야에서 가장 중요한 이슈가 되었다. 이에 따라, 에너지 효율성의 강조는 아무리 강조해도 과하지 않다. 상용 프로세서 제조업체인 인텔의 경우도 성능 뿐 아니라, 에너지 효율성을 매우 강조하고 있다. 그럼에도 불구하고, 컴퓨터를 사용하는 많은 일반 사용자들은 추가비용 임이 컴퓨터의 성능만을 높이기 위해 CPU 오버클럭킹을사용한다. CPU 오버클럭킹을 통한 성능 향상에 따른 파워 소모는 필요악으로 여겨져 왔다. 본 논문에서는 CPU 공급전압은 그대로 유지하고 CPU 클럭 주파수만 증가시키는 에너지 효율을 고려한 효과적인 CPU 오버클럭킹 방법을 제안한다. 이 방법을 통해 에너지 감소와 성능 향상이라는 두가지 목적을 동시에 달성하였다. 실험결과, 실행시간 17% 단축, 전체 컴퓨터 시스템 에너지 소모 5% 감소를 보여주었다. 더불어, 전체 컴퓨터 시스템 Energy Delay Product (EDP)가 22% 감소되는 결과를 보여주었다.

CMOS X-Ray 검출기를 위한 위상 고정 루프의 전하 펌프 회로 (A Charge Pump Circuit in a Phase Locked Loop for a CMOS X-Ray Detector)

  • 황준섭;이용만;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제13권5호
    • /
    • pp.359-369
    • /
    • 2020
  • 본 논문에서는 CMOS X-Ray 검출기의 메인 클럭을 발생시키는 위상 고정 루프(phase locked loop, PLL)을 위한 전류 불일치를 줄이면서도 넓은 동작 범위를 가지는 전하 펌프(charge pump, CP) 회로를 제안하였다. CP 회로의 동작 범위와 전류 불일치는 CP 회로를 구성하는 전류원 회로의 동작 범위와 출력 저항에 의해서 결정된다. 제안된 CP 회로는 넓은 동작 범위를 확보하기 위한 wide operating 전류 복사 바이어스 회로와 전류 불일치를 줄이기 위한 출력 저항이 큰 캐스코드 구조의 전류원으로 구현하였다. 제안된 wide operating range 캐스코드 CP 회로는 350nm CMOS 공정을 이용하여 칩으로 제작되었으며 소스 측정 장치(source measurement unit)을 활용하여 전류 일치 특성을 측정하였다. 이때 전원 전압은 3.3V이고 CP 회로의 전류 ICP=100㎂이었다. 제안된 CP 회로의 동작 범위 △VO_Swing=2.7V이고 이때 최대 전류 불일치는 5.15%이고 최대 전류 편차는 2.64%로 측정되었다. 제안된 CP 회로는 낮은 전류 불일치 특성을 가지면서 광대역 주파수 범위에 대응할 수 있으므로 다양한 클럭 속도가 필요한 시스템에 적용할 수 있다.

IF 대역 신호처리 시스템 응용을 위한 13비트 100MS/s 0.70㎟ 45nm CMOS ADC (A 13b 100MS/s 0.70㎟ 45nm CMOS ADC for IF-Domain Signal Processing Systems)

  • 박준상;안태지;안길초;이문교;고민호;이승훈
    • 전자공학회논문지
    • /
    • 제53권3호
    • /
    • pp.46-55
    • /
    • 2016
  • 본 논문에서는 IF 대역의 고속 신호처리 시스템 응용을 위해 높은 동적성능을 가지는 13비트 100MS/s ADC를 제안한다. 제안하는 ADC는 45nm CMOS 공정에서 동작 사양을 최적화하기 위해 4단 파이프라인 구조를 기반으로 하며, 광대역 고속 샘플링 입력단을 가진 SHA 회로는 샘플링 주파수를 상회하는 높은 주파수의 입력신호를 적절히 처리한다. 입력단 SHA 및 MDAC 증폭기는 요구되는 DC 이득 및 넓은 신호범위를 얻기 위해 이득-부스팅 회로 기반의 2단 증폭기 구조를 가지며, 바이어스 회로 및 증폭기에 사용되는 소자는 부정합을 최소화하기 위해 동일한 크기의 단위 소자를 반복적으로 사용하여 설계하였다. 한편, 온-칩 기준전류 및 전압회로에는 배치설계 상에서 별도의 아날로그 전원전압을 사용하여 고속 동작 시 인접 회로 블록에서 발생하는 잡음 및 간섭에 의한 성능저하를 줄였다. 또한, 미세공정상의 잠재적인 불완전성에 의한 성능저하를 완화하기 위해 다양한 아날로그 배치설계 기법을 적용하였으며, 전체 ADC 칩은 $0.70mm^2$의 면적을 차지한다. 시제품 ADC는 45nm CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 각각 최대 0.77LSB, 1.57LSB의 값을 가지며, 동적성능은 100MS/s 동작 속도에서 각각 최대 64.2dB의 SNDR과 78.4dB의 SFDR을 보여준다. 본 시제품 ADC는 $2.0V_{PP}$의 넓은 입력신호범위를 처리하는 동시에 IF 대역에서 높은 동적성능을 확보하기 위해 사용공정상의 최소 채널 길이가 아닌 긴 채널 기반의 소자를 사용하며, 2.5V의 아날로그 전압, 2.5V 및 1.1V 두 종류의 디지털 전원전압을 사용하는 조건에서 총 425.0mW의 전력을 소모한다.