• 제목/요약/키워드: Power comparator

검색결과 198건 처리시간 0.154초

오류 정정기능이 내장된 6-비트 70MHz 새로운 Interpolation-2 Flash ADC 설계 (A 6-bit, 70MHz Modified Interpolation-2 Flash ADC with an Error Correction Circuit)

  • 박정주;조경록
    • 대한전자공학회논문지SD
    • /
    • 제41권3호
    • /
    • pp.83-92
    • /
    • 2004
  • 본 논문에서는 새로운 interpolation-2 방식의 비교기 구조를 제안하여 칩 면적과 전력 소모를 줄이며 오류정정 회로를 내장하는 6-비트 70㎒ ADC를 설계하였다. Interpolation 비교기를 적용하지 않은 flash ADC의 경우 2n개의 저항과 2n -1개의 비교기가 사용되며 이는 저항의 수와 비교기의 수에 비례하여 많은 전력과 큰 면적을 필요로 하고 있다. 또한, interpolation-4 비교기를 적용한 flash ADC는 면적은 작으나 단조도, SNR, INL, DNL 특성이 떨어진다는 단점이 있었다. 본 논문에서 설계한 interpolation-2 방식의 ADC는 저항, 비교기, 앰프, 래치, 오류정정 회로, 온도계코드 디텍터와 인코더로 구성되며, 32개의 저항과 31개의 비교기를 사용하였다. 제안된 회로는 0.18㎛ CMOS 공정으로 제작되어 3.3V에서 40mW의 전력소모로 interpolation 비교기를 적용하지 않은 flash ADC에 비해 50% 개선되었으며, 칩 면적도 20% 감소되었다. 또한 노이즈에 강한 오류정정 회로가 사용되어 interpolation-4 비교기를 적용한 flash ADC 에 비해 SNR이 75% 개선된 결과를 얻었다.

비교기 기반 입력 전압범위 감지 회로를 이용한 6비트 500MS/s CMOS A/D 변환기 설계 (Design of a 6-bit 500MS/s CMOS A/D Converter with Comparator-Based Input Voltage Range Detection Circuit)

  • 시대;이상민;윤광섭
    • 한국통신학회논문지
    • /
    • 제38A권4호
    • /
    • pp.303-309
    • /
    • 2013
  • 입력 전압 범위 감지 회로를 이용해서 저전력 6비트 플래시 500Ms/s ADC를 설계하였다. 입력 전압 범위 감지 회로는 변환기내 모든 비교기들 중에서 25%만 동작시키고, 나머지 75%는 동작시키지 않는 방법을 채택하므로 저전력 동작을 가능하게 설계 및 제작하였다. 설계된 회로는 0.13um CMOS 공정기술을 이용해서 제작하였고, 1.2V 전원전압에서 68.8mW 전력소모, 4.9 유효 비트수, 4.75pJ/step의 평가지수가 측정되었다.

PFC용 부스트 컨버터의 효율 개선에 관한 연구 (A Study on the Efficiency Improvement of Boost Converter for Power Factor Correction)

  • 전내석;전수균;이성근;길경석;김윤식
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 하계학술대회 논문집 B
    • /
    • pp.1094-1096
    • /
    • 2002
  • A new technique for improving the efficiency of single-phase high-frequency boost converter is proposed. This converter includes an additional low-frequency boost converter which is connected to the main high-frequency switching device in parallel. The additional converter is controlled at lower frequency. Most of the current flows in the low-frequency switch and so, high-frequency switching loss is greatly reduced accordingly. Both switching device are controlled by a simple method; each controller consists of a comparator, a frequency generator and an error amplifier. The converter works cooperatively in high efficiency and acts as if it were a conventional high-frequency boost converter with one switching device, The proposed method is verified by simulation and experiment. This paper describes the converter configuration and design, and discusses the steady-state performance concerning the switching loss reduction and efficiency improvement.

  • PDF

중복 다치논리를 이용한 20 Gb/s CMOS 디멀티플렉서 설계 (Design of a 20 Gb/s CMOS Demultiplexer Using Redundant Multi-Valued Logic)

  • 김정범
    • 정보처리학회논문지A
    • /
    • 제15A권3호
    • /
    • pp.135-140
    • /
    • 2008
  • 본 논문은 중복 다치논리(redundant multi-valued logic)를 이용하여 초고속 디멀티플렉서(demultiplexer)를 CMOS 회로로 설계하였다. 설계한 회로는 중복 다치논리를 이용하여 직렬 이진 데이터를 병렬 다치 데이터로 변환하고 이를 다시 병렬 이진 데이터로 변환한다. 중복 다치논리는 중복된 다치 데이터 변환으로써 기존 방식 보다 더 높은 동작속도를 얻을 수 있다. 구현한 디멀티플렉서는 8개의 적분기로 구성되어 있으며, 각 적분기는 누적기, 비교기, 디코더, D 플립플롭으로 구성된다. 설계한 회로는 0.18um 표준 CMOS 공정으로 구현하였으며 HSPICE 시뮬레이션을 통해 검증하였다. 본 논문의 디멀티플렉서의 최대 데이터 전송률은 20 Gb/s이고 평균 전력소모는 58.5 mW이다.

SAW용 고속 타이머 구현에 대한 연구 (A Study on the Implementation of the High Speed Timer for SAW Device)

  • 김옥수;김영길
    • 한국정보통신학회논문지
    • /
    • 제13권5호
    • /
    • pp.1030-1037
    • /
    • 2009
  • 현재 SAW 센서는 많은 발전을 해왔고 온도나 압력용 SAW 센서를 저전력, 고속 신호 처리로 하기 위해서는 TDS(Time Domain Sampling) 방식을 이용한 리더기 플랫폼이 필요하다. 이러한 리더기를 제작하기 위해서는 SAW 센서의 표준 응답신호와의 변화된 응답시간과의 짧은 시간차를 측정하기 위해 고속의 타이머가 필요하게 된다. 여기서 제안하는 플랫폼은 SAW 센서에 신호를 받아서 비교기로 아날로그 신호를 디지털 신호로 전환하여 그 전환된 신호를 타이머 모듈에서 읽어 들여 신호들의 시간차를 측정하여 표시하여 나노초(Nano Second) 단위의 시간을 측정하는 방법을 제안 하고자 한다.

가시광통신에서 3-레벨 바이트반전 전송을 이용한 플리커 방지 (Flicker Prevention in Visible Light Communication Using Three-Level Byte-Inversion Transmission)

  • 이성호
    • 전기전자학회논문지
    • /
    • 제22권2호
    • /
    • pp.316-323
    • /
    • 2018
  • 본 논문에서는 가시광통신에서 플리커를 방지하기 위한 3-레벨 바이트반전 전송방식을 새로이 소개한다. 가시광 송신부에서는 3-레벨 LED 변조기를 사용하여 원신호와 반전신호를 차례로 전송하며, 데이터 전송과정에서 LED의 평균광출력이 일정하게 유지되어 플리커가 발생하지 않는다. 가시광 수신부에서는 간단한 비교기를 사용하여 원신호가 쉽게 복구된다. 이 방식에서는 플리커 방지를 위하여 별도의 클럭이나 캐리어가 필요하지 않아 구조가 매우 간단하며, 저렴한 비용으로 플리커가 없는 실내의 가시광 시스템을 구축하는 데에 유용할 것으로 판단된다.

DC/DC 컨버터의 효율적인 제어기법 연구 (A Study on Effective Control Methodology for DC/DC Converter)

  • 노영환
    • 제어로봇시스템학회논문지
    • /
    • 제20권7호
    • /
    • pp.756-759
    • /
    • 2014
  • DC/DC converters are commonly used to generate regulated DC output voltages with high-power efficiencies from different DC input sources. The converters can be applied in the regenerative braking of DC motors to return energy back to the supply, resulting in energy savings for the systems at periodic intervals. The fundamental converter studied here consists of an IGBT (Insulated Gate Bipolar mode Transistor), an inductor, a capacitor, a diode, a PWM-IC (Pulse Width Modulation Integrated Circuit) controller with oscillator, amplifier, and comparator. The PWM-IC is a core element and delivers the switching waveform to the gate of the IGBT in a stable manner. Display of the DC/DC converter output depends on the IGBT's changes in the threshold voltage and PWM-IC's pulse width. The simulation was conducted by PSIM software, and the hardware of the DC/DC converter was also implemented. It is necessary to study the fact that the output voltage depends on the duty rate of D, and to compare the output of experimental result with the theory and the simulation.

낮은 LO 전력 구동 특성을 갖는 4-Port 직접 변환 수신기 (4-Port Direct Conversion Receiver for BPSK Demodulation)

  • 조익균;이요셉;나원;유종원;이문규
    • 한국전자파학회논문지
    • /
    • 제19권2호
    • /
    • pp.181-190
    • /
    • 2008
  • 본 논문에서는 BPSK 수신기를 제작함에 있어서 기존에 사용하던 6-port 수신기를 대신하여 4-port 수신기를 이용할 수 있음을 제안한다. 위의 수신기를 제작함에 있어서 1 Mbps의 데이터 율을 가지는 임의의 신호를 입력으로 사용하였고, 중심 주파수는 2.45 GHz에서 동작하는 직접 변환 수신기를 제작하였다. 수신기의 비교기는 OPA-847을 사용하여 제작하였다. 위의 실험을 바탕으로 BPSK 수신기 제작에 있어서 4-port수신기의 동작 특성이 6-port 수신기 만큼의 효과를 나타냄을 보인다.

A Study on Design of the Trip Computer for ECC System Based on Dynamic Safety System

  • Kim, Seog-Nam;Seong, Poong-Hyun
    • Nuclear Engineering and Technology
    • /
    • 제32권4호
    • /
    • pp.316-327
    • /
    • 2000
  • The Emergency Core Cooling System in current nuclear power plants typically has a considerable number of complex functions and largely cumbersome operator interfaces. Functions for initiation, switch-over between various phases of operation, interlocks, monitoring, and alarming are usually performed by relays and analog comparator logic which are difficult to maintain and test. To improve problems of an analog based ECC (Emergency Core Cooling) System, the trip computer for ECCS based on Dynamic Safety System (DSS) is implemented. The DSS is a computer based reactor protection system that has fail-safe nature and performs a dynamic self-testing. The most important feature of the DSS is the introduction of test signal that send the system into a tripped state. The test signals are interleaved with the plant signals to produce an output which switches between a tripped and health state. The dynamic operation is a key feature of the failsafe design of the system. In this work, a possible implementation of the DSS using PLC is presented for a CANDU Reactor. ECC System of the CANDU Reactor is selected as the reference system.

  • PDF

고속, 저해상도, 저비용, 저전력용 Successive Approximation A/D 변환기의 설계 (Design of Advanced Successive Approximation A/D Converter for High-Speed, Low-Resolution, Low-Cost, Low-Power Application)

  • 김성묵;정강민
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2005년도 춘계학술발표대회
    • /
    • pp.1765-1768
    • /
    • 2005
  • Binary-search 알고리즘을 이용한 새로운 6-bit 300MS/s ADC 를 제안 하였다. 본 연구에서 제안된 ADC 는 저전력, 고속동작, 저해상도의 응용분야에 적합하도록 설계 되었다. 11 개의 rail-to-rail 비교기와 기준전압 발생기, 그리고 기준전압 제어회로로 구성 되었으며, 이는 기존의 구조와는 다른 전혀 새로운 형태로 제안된 것이다. 전력소모를 줄이기 위해 비교기 공유기술을 사용하였다. 또한 ADC 의 sub-block 인 rail-to-rail 비교기는 인버터 logic threshold 전압 값을 이용한 새로운 형태의 비교기를 제안하였다. 비교기는 인버터와 n-type preamp, p-type preamp 그리고 각각에 연결되는 latch 로 구성되었다. 기존의 rail-to-rail comparator 에 비해 입력 범위 전체 영역에서 일정한 gm 값을 얻을 수 있다. 실험결과 2.5V 공급전압에서, 17mW 의 전력 소모를 보이며, 최대 304MS/s 의 데이터 변환율을 가진다. INL 과 DNL 은 입력신호가 2.38Mhz 의 주파수를 가지는 삼각파일 때, 각각 ${\pm}0.54LSB$, ${\pm}1LSB$ 보다 작다. TSMC 0.25u 공정을 이용하였다.

  • PDF