• 제목/요약/키워드: Parallel Power Amplifier

검색결과 70건 처리시간 0.023초

광섬유 패브리-페로 파장가변 필터의 공진특성에 기반한 고속 파장가변 모드잠김 레이저의 제작 (Construction of High-Speed Wavelength Swept Mode-Locked Laser Based on Oscillation Characteristics of Fiber Fabry-Perot Tunable Filter)

  • 이응제;김용평
    • 전기학회논문지
    • /
    • 제58권7호
    • /
    • pp.1393-1397
    • /
    • 2009
  • A high-speed wavelength swept laser, which is based on oscillation characteristics of a fiber Fabry-Perot tunable filter, is described. The laser is constructed by using a semiconductor optical amplifier, a fiber Fabry-Perot tunable filter, and 3.348 km fiber ring cavity. The wavelength sweeps are repeatatively generated with the repetition period of 61 kHz which is the first parallel oscillation frequency of the Fabry-Perot tunable filter for the low power consumption. Mode-locking is implemented by 3.348 km fiber ring cavity for matching the fundamental of cavity roundtrip time to the sweep period. The wavelength tuning range of the laser is 87 nm(FWHM) and the average output power is 1.284 mW.

비선형 육상이동위성 채널에서 OFDM M-ary PSK 시스템의 수신성능 개선방안 (Performance Improvement of OOFDM M-ary PSK System In a Nonlinear Land Mobile Satellite Channel)

  • 허정철;한문용;이상진;서종수
    • 한국통신학회논문지
    • /
    • 제26권4B호
    • /
    • pp.520-527
    • /
    • 2001
  • 육상이동위성 채널에서 고속 광대역의 정보를 효율적으로 전송하기 위한 최적 방안으로 OFDM(Orthogonal Frequency Division Multiplexing) M-ary PSK를 들 수 있다. 그러나 가입자 단말기 또는 위성중계기의 송신단 고출력 증폭기(HPA : High Power Amplifier)를 전력효율적인 비선형 mode에서 동작할 때, OFDM M-ary PSK 시스템의 최대 전력 대 평균전력의 비(PAPR : Peak-to-Average Power Ratio)가 부바송파 개수만큼 선형적으로 커져 단일 반송파 변조방식에 비해 비선형 왜곡에 의한 성능 열화가 심각하다. 본 논문에서는 이와 같은 성능 열화를 개선하기 위하여 전송채널에서 대역효율과 BER(Bit Error Rate) 성능이 우수한 PC(Parallel Combinatory) OFDM 방식과 개선된 PAPR을 가지는 PTS(Partial Transmit Sequence) OFDM 방식을 결합한 Combined PC & PTS OFDM 방식을 제안하고 그 성능을 분석하였다.

  • PDF

병렬식 광 인터컨넥트용 멀티채널 수신기 어레이 (Multichannel Photoreceiver Arrays for Parallel Optical Interconnects)

  • 박성민
    • 대한전자공학회논문지SD
    • /
    • 제42권7호
    • /
    • pp.1-4
    • /
    • 2005
  • 본 논문에서는 병렬식 광 인터컨넥트 응용을 위한 멀티채널 광수신기 어레이를 구현한다. 0.8$\mu$m Si/SiGe HBT 공정을 이용하여 설계한 수신기 어레이는 4채널의 전치증폭기 (transimpedance amplifier 혹은 TIA)와 PIN 광다이오드를 포함하는데, TIA는 일반적인 에미터 접지 (common-emitter 혹은 CE) 입력단을 취한다. 측정결과로서, CE TIA 어레이는 3.9GHz 주파수 대역폭과 62dB$\Omega$ 트랜스 임피던스 이득, 7.SpA/sqrt(Hz) 평균 노이즈 전류 스펙트럼 밀도 및 -2SdB 채널 간 crosstalk 성능을 가지며, 4채널 전체 모듈이 40mW 전력소모를 보인다.

실시간 뇌파분석에 관한 연구 (A Study on the Real-time Electroencephalography analysis)

  • 송재성;유선국;김선호;김남현;김기만;이명호
    • 대한의용생체공학회:학술대회논문집
    • /
    • 대한의용생체공학회 1995년도 추계학술대회
    • /
    • pp.278-281
    • /
    • 1995
  • In this paper, we have developed EEG (electroencephalography) analyzer for monitoring the condition of brain in neurological surgery. This system is composed of EEG amplifier. personal-computer and BSP (Digital Signal Processor). By parallel processing of DSP, this system can analysis the power spectral density change of EEG in real-time and display the CSA(Compressed Spectral Array) and CDSA(Color Density Spectral array) of EEG. This system was tested by real EEG and showed the change of EEG.

  • PDF

전압 체배 정류단을 갖는 부스트 입력형 하프브리지 DC/DC 컨버터를 위한 새로운 전류 스트레스 저감 기법 (Novel Current Stress Reduction Technique for Boost Integrated Half-Bridge DC/DC Converter with Voltage Doubler Type Rectifier)

  • 박홍선;김정은;문건우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2006년도 전력전자학술대회 논문집
    • /
    • pp.39-42
    • /
    • 2006
  • a current stress reduction technique for a boost integrated half-bridge (BIHB) DC/DC converter with voltage doubler type rectifier is proposed for digital car audio amplifier application. In the proposed circuit, two external capacitors are added parallel to the rectifier diodes in the secondary side of the transformer to shape the primary and the secondary current like rectangular waveforms in every switching instance. The experimental results of a 200W industrial sample show that the peak primary current decreases about by 10A. Thus, the proposed technique shows improved high efficiency.

  • PDF

광대역 특성을 갖는 집중 소자를 이용한 고출력 증폭기용 마이크로파 바이어스-티의 설계 (Design of a Microwave Bias-Tee Using Lumped Elements with a Wideband Characteristic for a High Power Amplifier)

  • 오현석;정해창;염경환
    • 한국전자파학회논문지
    • /
    • 제22권7호
    • /
    • pp.683-693
    • /
    • 2011
  • 본 논문에서는 고출력 증폭기의 바이어스를 위한 대전류 마이크로파 광대역 바이어스-티의 설계를 보였다. DC 블록용 커패시터는 큰 어드미턴스를 가지도록 커패시터의 병렬합을 이용하고, DC 공급 및 RF 초크용 인덕터는 광대역의 큰 임피던스를 가지는 인덕터의 직렬합을 이용하여 설계하였다. DC 블록이나 RF 초크에 사용되는 인덕터나 커패시터는 자기 공진 주파수(SRF: Self Resonance Frequency)를 가지고 있어 사용 대역이 제약된다. 이를 해결하기 위해 RF 초크에서는 저항을 추가하여 공진 주파수에서 품질 계수를 조정함으로써 해결하였다. 그리고 DC 블록에서는 별도의 품질 계수 조정없이 병렬합만으로 가능하였다. 이 결과를 이용하여 1608 칩 형태의 집중 소자들을 표면 실장 기법(surface mount)으로 PCB 패턴에 조립하여 바이어스-티를 제작하였다. 제작된 바이어스-티는 10 MHz~10 GHz에서 측정된 반사 손실이 10 dB 이하를 가지며, 입력 임피던스는 광대역에서 50 ohm 근처의 값을 만족하는 것을 확인하였다.

병렬 광 신호 전송을 위한 250-Mbps 10-채널 CMOS 광 수신기 어레이의 설계 (Design of 250-Mbps 10-Channel CMOS Optical Receiver Away for Parallel Optical Interconnection)

  • 김광오;최정열;노성원;임진업;최중호
    • 전자공학회논문지SC
    • /
    • 제37권6호
    • /
    • pp.25-34
    • /
    • 2000
  • 본 논문에서 범용의 CMOS 트랜지스터 공정을 사용하여 250-Mbps 10-채널 CMOS 광 수신기 어레이칩을 설계하였다. 이러한 광 수신기 어레이는 병렬 광 신호 전송 시스템의 성능을 결정하는 가장 중요한 블록이며 이를 CMOS 트랜지스터로 설계함으로써 낮은 단가의 시스템의 구현을 가능하게 하였다. 각 데이터 채널은 집적화 된 광 검출 소자 및 여러 단의 증폭기로 구성된 아날로그 프런트-엔드, D-FF (D-flip flop)과 칩 외부 구동기로 구성된 디지털 블록으로 구성되어 있다. 전체 칩은 광 수신기 어레이와 데이터의 동기식 복원을 위해 PLL (Phase-Lock Loop) 회로로 구성 되어있다. 설계한 광 수신기 어레이 칩은 0.65-㎛ 2-poly, 2-metal CMOS 공정을 사용하여 제작하였으며, 각 채널은 ±2.5V의 전원 전압에 대하여 330㎽의 소비 전력을 보였다.

  • PDF

2.4GHz CMOS 저잡음 증폭기 (Design of a 2.4GHz CMOS Low Noise Amplifier)

  • 최혁환;오현숙;김성우;임채성;권태하
    • 한국정보통신학회논문지
    • /
    • 제7권1호
    • /
    • pp.106-113
    • /
    • 2003
  • 본 논문에서는 CMOS 기술을 이용하여 2.4GHz ISM 주파수 대역의 LNA를 설계하였다. 캐스코드 증폭기를 이용하여 잡음을 억제하고 이득을 향상시켰으며 캐스캐이드의 공통 소스 증폭기의 출력을 캐스코드와 병렬로 연결되는 MOS의 입력으로 연결하여 IM3를 감소시키고자 하였다. 제안된 저잡음증폭기는 3.3V의 전원을 공급하는 Hynix 0.35$\mu\textrm{m}$ 2-poly 4-metal CMOS 공정을 이용하여 설계되었다. HSPICE Tool을 이용하여 시뮬레이션 하여 13dB의 이득과 1.7dB의 잡음지수, 약 8dBm의 IIP3, -3ldB와 -28dB의 입ㆍ출력 매칭특성을 확인하였다. 이 때 reverse isolation은 -25dB, 전력사용은 4.7mW이었다. Mentor를 이용한 Layout은 2${\times}$2$\mu\textrm{m}$ 이하의 크기를 갖는다.

PAPR 저감을 위하여 부가 Control 톤을 이용하는 OFDM 통신 시스템 (OFDM Communication System Using the Additive Control Tone for PAPR Reduction)

  • 김진관;이일진;유흥균
    • 한국전자파학회논문지
    • /
    • 제16권12호
    • /
    • pp.1229-1238
    • /
    • 2005
  • OFDM(Orthogonal Frequency Division Multiplexing) 통신 시스템은 고속 무선 데이터 전송에 적합한 방식으로 널리 알려져 있지만, 높은 PAPR(Peak-to-Average Power Ratio)로 인하여 HPA(High Power Amplifier)에서 큰 비선형 왜곡을 겪는 문제점을 갖는다. 본 논문에서는 이러한 높은 PAPR을 저감하는 방법으로 control 톤을 삽입하는 방법을 제안하며, 이를 PCT(PAPR Control Tone) 기법이라 하기로 한다. 제안된 PCT 기법은 몇개의 부반송파에 PAPR 저감용 control 톤을 부가하고 IFFT(Inverse Fast Fourier Transform) 변환하여 가장 낮은 PAPR이 되도록 control 톤의 위상을 조절하는 방식이다. control톤은 송신단에서 PAPR 저감만을 위해 사용될 뿐 수신단에서는 간단히 제거 된다. 그러므로, 기존의 SLM(Selected Mapping) 및 PTS(Partial Transmit Sequence)에서 나타나는 부가 정보 전송과 그로 인한 BER 증가와 같은 단점이 없다. 또한 병렬 처리하면 실시간 데이터 처리가 가능하다. 제안한 기법을 selected mapping(SLM) 기법과 성능 비교를 하여 보았다. 그 결과 control tone을 6개 넣어 줬을 때 SLM 기법과 같은 성능을 갖는다. 그리고 HPA를 포함한 경우 BER 통신 성능도 구하였다.

5.25 GHz에서 넓은 이득 제어 범위를 갖는 저전력 가변 이득 프론트-엔드 설계 (Design of Variable Gain Receiver Front-end with Wide Gain Variable Range and Low Power Consumption for 5.25 GHz)

  • 안영빈;정지채
    • 전기전자학회논문지
    • /
    • 제14권4호
    • /
    • pp.257-262
    • /
    • 2010
  • 본 논문에서는 5.25 GHz에서 넓은 이득 제어범위를 갖는 저전력 가변 이득 프론트-엔드를 설계하였다. 넓은 이득 제어범위를 갖기 위해, 제안된 저잡음 증폭에서는 가변이득 증폭기의 소스에 p-타입 트랜지스터를 연결하였다. 이 방법을 통해 증폭기의 바이어스 전류와 소스 임피던스를 동시에 조절할 수 있었다. 따라서 제안된 저잡음 증폭기는 넓은 이득 제어범위를 갖는다. 믹서에서는 입력 트랜스컨덕턴스단으로 p-타입 트랜지스터를 사용한 폴디드 구조가 제안되었다. 이 구조에서 믹서는 작은 공급 전압에서 각 단에 필요한 만큼의 전류만 흘려주기 때문에 저전력에서도 작동을 할 수 있다. 제안된 프론트-엔드는 최대 33.2 dB의 이득과 17 dB의 넓은 이득 제어범위를 갖는다. 이 때, 잡음지수와 IIP3는 각각 4.8 dB, -8.5 dBm을 갖는다. 이러한 동작을 하는 동안, 제안된 회로는 최대 이득상태에서 7.1 mW, 최소 이득상태에서 2.6 mW의 적은 전력을 소비한다. 시뮬레이션 결과는 TSMC $0.18\;{\mu}m$ CMOS 공정에서 Cadence를 이용하여 얻어졌다.