• 제목/요약/키워드: Open circuit

검색결과 1,167건 처리시간 0.027초

공진 DC 링크 스너버를 이용한 3상 전류형 PWM 컨버터의 해석 (Analysis of three-phase current type PWM converter using resonant DC Link snubber)

  • 김영문;강욱중;문상필
    • 전기학회논문지P
    • /
    • 제52권2호
    • /
    • pp.49-55
    • /
    • 2003
  • This paper presents a novel three-phase current-fed Pulse Width Modulation converter with switched capacitor type resonant DC link commutation circuit operating PWM pattern strategy under a design consideration of low-pass filter, which can operate on the basis of the principle of zero current soft switching commutation. In the first place, the steady state operating principle of this converter with a new resonant DC link snubber circuit is described in connection with the equivalent operation circuit, together with the practical design procedure of the switched-capacitor type resonant DC link circuit is discussed from a theoretical viewpoint on the basis of a design example for high-power applications. The actively delayed time correction method to compensate distorted currents due to a relatively long resonant commutation time is newly implemented in the open loop control scheme so as to acquire the new optimum PWM pattern. Finally, the experiment of set-up in laboratory system of this converter is concretely demonstrated herein to confirm a zero current soft-switching commutation of this converter. The comparative evaluations between current-fed hard switching PWM and soft-switching PWM converters are carried out from a viewpoint of their PWM converter characteristics.

광통신 모듈용 155.52 MHz 클럭복원 리시버의 구현 (Implementation of the 155.52 MHz Clock Recovery Receiver for the Fiber Optic Modules)

  • 이길재;채상훈
    • 한국통신학회논문지
    • /
    • 제26권12C호
    • /
    • pp.249-254
    • /
    • 2001
  • STM-1 체계의 광통신 수신부 광모듈에 내장하기 위한 리시버 ASIC을 0.65 $\mu\textrm{m}$ 실리콘 CMOS 기술을 이용하여 설계 제작하였다. 제작된 ASIC은 155.52 Mbps 데이터신호 재정형을 위한 제한 증폭기와 155.52 MHz 시스템 클럭을 추출하기 위한 클럭 복원 회로를 주축으로 구성되어 있다. 또한 이 리시버는 전원이 켜지는 초기 동작 상태에서나 동작 도중 데이터신호가 입력되지 않더라도 155.52 MHz 부근의 클럭 주파수를 유지하여 항상 안정된 동작을 할 수 있게 하기 위한 수렴 보조 회로 및 LOS 감지 회로도 내장하고 있다. 측정 결과 설계된 리시버는 5 mV-1 V의 넓은 입력 전압에 걸쳐 데이터 재정형이 이루어지며, 항상 안정된 클럭을 복원하고 있음을 알 수 있었다.

  • PDF

휴대용 이차전지 보호 시스템용 전류 감지 동작형 보호소자의 퓨즈 가용체 설계 (Design of Fuse Elements of Current Sensing Type Protection Device for Portable Secondary Battery Protection System)

  • 강창룡;김은민
    • 전기학회논문지
    • /
    • 제67권12호
    • /
    • pp.1619-1625
    • /
    • 2018
  • Portable electronic devices secondary batteries can cause fire and explosion due to micro-current change in addition to the situation of short-circuit inrush current, safety can not be secured with a general operation limited current fuse. Therefore, in secondary battery, it is necessary for the protector to satisfy both the limit current type operation in the open-short-circuit inrush current and the current detection operation characteristic in the micro current change situation and for this operation, a fuse for the current detection type secondary battery protection circuit can be applied. The purpose of this study is to design a protection device that operates stably in the hazardous situation of small capacity secondary battery for portable electronic devices through the design of low melting fuse elements alloy of sensing type fuse and secures stability in abnormal current state. As a result of the experiment, I-T and V-T operation characteristics are satisfied in a the design of the alloy of the current sensing type self-contained low melting point fuse and the resistance of the heating resistor. It is confirmed that it can prevent accidents of short circuit over-current and micro current change of secondary battery.

DRAM에서 open bit line의 데이터 패턴에 따른 노이즈(noise) 영향 및 개선기법 (The noise impacts of the open bit line and noise improvement technique for DRAM)

  • 이중호
    • 전기전자학회논문지
    • /
    • 제17권3호
    • /
    • pp.260-266
    • /
    • 2013
  • DRAM 에서 folded bit line 대비 open bit line은 데이터 read나 write 동작시 노이즈(noise)에 취약하다. 6F2(F: Feature Size) 구조의 open bit line에서 DRAM 집적도 증가에 따라 코어(core) 회로부 동작 조건은 노이즈로부터 더욱 악화된다. 본 논문에서는 비트라인(bit line) 간 데이터 패턴의 상호 간섭 영향을 분석하여, 기존의 연구에서는 다루지 않았던 open bit line 방식에서 데이터 패턴 상호 간섭의 취약성을 실험적 방법으로 확인하였으며, 68nm Tech. 1Gb DDR2에서 Advan Test장비를 사용하여 실험하였다. 또한 open bit line 설계 방식에서 노이즈 영향이 DRAM 동작 파라미터(parameter) 특성 열화로 나타나는데, 이를 개선 할 수 있는 방법을 센스앰프 전원분리 실험으로 고찰하였다. 센스앰프 전원분리시 0.2ns(1.3%)~1.9ns(12.7%) 이상 개선될 수 있음을 68nm Tech. 1Gb DDR2 modeling으로 시뮬레이션 하였다.

SRR-DGS 공진기를 이용한 저역통과 필터 설계 (Low Pass Filter Design using the SRR-DGS Resonator)

  • 김종화;김기래;김성훈
    • 한국정보전자통신기술학회논문지
    • /
    • 제8권4호
    • /
    • pp.257-262
    • /
    • 2015
  • 본 논문에서는 SRR-DGS 공진기를 제안하고 그것의 등가회로를 해석하여 저역통과 필터 설계에 적용하였다. 기존의 덤벨형 DGS 구조로 된 것과 비교하였을 때 제안된 구조는 차단주파수 근처에서 스커트 특성과 저주파 대역의 평탄도 특성이 우수하였다. 기본적인 SRR-DGS 셀에서 등가회로의 병렬 커패시턴스를 증가하기 위해 전송선로에 개방 스터브를 추가함으로써 대역외 고주파 억압 특성을 개선하였다. 이와 같은 등가회로의 해석적인 방법으로 개선된 SRR-DGS 셀의 특성이 연구되어 차단 특성이 우수하고 고주파 억압 특성이 35dB이상인 저역통과 필터의 설계에 적용되었다. 그리고 공진기의 측면 길이와 링 간격 등과 같은 물리적 크기와 전송특성과의 관계를 해석하여 나타내었다. 개방 스터브의 면적을 증가하면 차단 주파수 이상의 대역에서 억압 특성이 개선되었다. SRR-DGS에 대해 유도해낸 등가 파라미터와 회로의 정확성을 검증하기 위해 SRR-DGS셀을 이용한 저역통과 필터를 설계하고 제작하였다.

고유전율의 BMT 기판을 이용한 소형 헤어핀 구조의 듀플렉서 설계 (The Compact Hairpin-Shaped Duplexer using a BMT Substrate with a High Dielectric Constant)

  • 권구형;한상민;남산;김영식
    • 한국전자파학회논문지
    • /
    • 제14권10호
    • /
    • pp.1044-1051
    • /
    • 2003
  • 본 논문에서는 고유전율의 BMT 물질을 기판에 적용하여 기판 위에 소형화된 평면형 구조의 마이크로웨이브 듀플렉서를 설계, 제작하였다. Ba(Mg$_{1}$3/Ta$_{2}$3/)O$_3$(BMT)는 품질계수, 온도계수 측면에서 뛰어난 유전 특성을 보이며 유전상수가 23인 고유전 물질로서 회로의 크기를 줄이기 위한 기판에 적용하기가 적합하다. BMT 기판은 tape casting 공정에 의해 제작되었으며, 회로 패턴은 실크스크린을 이용하여 전극 패턴을 입혔다. Open-loop ring type의 듀플렉서를 BMT 기판 위에 설계, 제작하였으며 유전상수가 6.15인 상용 기판에 동일한 규격의 듀플렉서를 제작하여 비교한 결과, 특성의 저하 없이 약 80 % 정도 크기를 줄일 수 있었다. 따라서 제안된 BMT 기판은 예시된 듀플렉서 소형화를 구현하였으며, 마이크로웨이브 수동 소자의 소형화에 기여할 수 있을 것으로 기대된다.

미생물 농도에 따르는 Air-Cathode MFC의 전력발생과 유기물질제거 특성 (Characteristics of Power Generation and Organic Matter Removal in Air-Cathode MFC with respect to Microbial Concentration)

  • 김도영;임봉수;최찬수;김대현
    • 한국물환경학회지
    • /
    • 제28권6호
    • /
    • pp.917-922
    • /
    • 2012
  • In order to improve applicability of a microbial fuel cell the laboratory-scaled study has been performed by adopting an air-cathode MFC system with high concentrated anaerobic slugies in this study. The concentrations of microbes are grouped into three types, Type A (TS 1.7%), Type B (TS 1.1%) and Type C (TS 0.51%). The open circuit voltage $(V_{oc})$ characteristics showed that the medium microbes concentration of 1.10% (Type B) kept a constant voltage of 1.0 V for 150 hours, which showed the longest time among three types (Type A and Type C). The discharge charge curves for a closed circuit with $500 \Omega$ also showed that Type B generated a stable discharge voltage of 0.8 V for a longer time as in the open circuit voltage case. This could be explained by the relatively large amount of the attached microbes. Under the $V_{oc}$condition the COD removal efficiency of Type B was found to be low for a long time, but those of Type A and C were found to be high for a short period of time. Therefore, the suspended microbes could decrease the coulombic efficiency. It was concluded that the high $V_{oc}$ was caused by low COD and the $V_{oc}$ became low after the COD removal. The COD reduction resulted in an unstable and low working voltage. From the polarization characteristics Type A was found to show the highest power density of $193\;mW/m^2$ with a fill factor of 0.127 due to the relatively high remaining COD even after the MFC reaction.

다중모델추정기법을 이용한 HEV/EV용 리튬이온전지의 잔존충전용량 추정 (Multiple Model Adaptive Estimation of the SOC of Li-ion battery for HEV/EV)

  • 정해봉;김영철
    • 전기학회논문지
    • /
    • 제60권1호
    • /
    • pp.142-149
    • /
    • 2011
  • This paper presents a new state of charge(SOC) estimation of large capacity of Li-ion battery (LIB) based on the multiple model adaptive estimation(MMAE) method. We first introduce an equivalent circuit model of LIB. The relationship between the terminal voltage and the open circuit voltage(OCV) is nonlinear and may vary depending on the changes of temperature and C-rate. In this paper, such behaviors are described as a set of multiple linear time invariant impedance models. Each model is identified at a temperature and a C-rate. These model set must be obtained a priori for a given LIB. It is shown that most of impedances can be modeled by first-order and second-order transfer functions. For the real time estimation, we transform the continuous time models into difference equations. Subsequently, we construct the model banks in the manner that each bank consists of four adjacent models. When an operating point of cell temperature and current is given, the corresponding model bank is directly determined so that it is included in the interval generated by four operating points of the model bank. The MMAE of SOC at an arbitrary operating point (T $^{\circ}C$, $I_{bat}$[A]) is performed by calculating a linear combination of voltage drops, which are obtained by four models of the selected model bank. The demonstration of the proposed method is shown through simulations using DUALFOIL.

Sensor Utility Network를 위한 저전력 Burst 클록-데이터 복원 회로를 포함한 클록 시스템 (A Clock System including Low-power Burst Clock-data Recovery Circuit for Sensor Utility Network)

  • 송창민;서재훈;장영찬
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.858-864
    • /
    • 2019
  • 본 논문에서는 센서 유틸리티 네트워크에서 센서 노드들 사이의 주파수 차이로 인한 데이터 손실을 제거하기 위한 클록 시스템이 제안된다. 각 센서 노드를 위한 제안된 클록 시스템은 버스트 클록-데이터 복원 회로, 32-위상 클록을 출력하는 디지털 위상 고정 루프, 그리고 프로그래밍 가능한 개방형 루프 분수 분할기를 사용하는 디지털 주파수 합성기로 구성된다. 첫번째 센서 노드에는 버스트 클록-데이터 복원 회로 대신 능동 인덕터를 사용하는 CMOS 발진기가 사용된다. 제안된 클록 시스템은 1.2 V 공급 전압을 이용하는 65nm CMOS 공정에서 설계된다. 센서 노드들 사이의 주파수 오류가 1%일 때, 제안하는 버스트 클록-데이터 복원 회로는 기준 클록으로 5Mbps 데이터 속도에 대해 64배 체배된 주파수를 가짐으로 4.95 ns의 시간지터를 가진다. 설계된 디지털 주파수 합성기의 주파수 변경은 100 kHz에서 320 MHz의 주파수 범위에서 출력 클록의 한 주기 내에 수행된다.

재폐로 동작에 따른 초전도 한류기의 회복성능 분석 (Analysis of the Recovery Behavior of SFCL According to Reclosing Operation)

  • 하경훈;조용선;김덕구;최효상
    • 전기학회논문지
    • /
    • 제60권5호
    • /
    • pp.1073-1077
    • /
    • 2011
  • The breaking capacity of circuit breakers could be no more increased in the electric power system. This is because the fault current increases due to continuous increases in electric power demand and facilities. To solve the problem, it is necessary to come up with an alternative. The superconducting fault current limiter (SFCL) has received an attention among various alternatives. The SFCL effectively reduce a fault current in cooperation with a power circuit breaker. A various types of the SFCL are suggested and a study on them have been progressed. As a result of it, the SFCL can be applyed to the electric power system in the near future. But, a study on recovery behaviors of the SFCL is not enough for applying to the electric power system. If the superconducting elements do not completely recover to the superconducting state after fault operation, it might be a breakdown of the superconducting elements due to heavy power burden and it gives an bad influence on the working of other electric devices. Additionally, the distribution power system has reclosing operation such as open-0.3sec-closed/open-3min-closed/open procedure. So we need to study more about improvement of the recovery behaviors of the SFCL. In this paper, we analyzed the recovery behaviors of a flux-coupling type SFCL according to reclosing operation when a single line-to-ground fault occurred and we compared recovery behaviors of the SFCL with and without a neutral line between secondary reactors and superconducting elements. Also, the flux-coupling type SFCL has advantageous for increases of capacity by controlling the variation in turn ratios between two reactors. Consequently, when the number of turns of the secondary reactors increased, the power burden of the superconducting elements was bigger due to the increase of impedances of the secondary reactors. To distribute the power burden, two superconducting elements connected in series and the balanced quenching of the superconducting elements was induced by connecting a neutral line.