• 제목/요약/키워드: OPTO processor

검색결과 5건 처리시간 0.024초

IIPS를위한 광선 제어용n-위상 OPTO-ULSI 프로세서의 디자인 (A Design of Beam Steeringn-phase OPTO-ULSI Processor for IIPS)

  • Lee, Chang-Ki;Im, Hyung-Kyu
    • 한국컴퓨터산업학회논문지
    • /
    • 제5권2호
    • /
    • pp.261-268
    • /
    • 2004
  • 본 연구는 다기능의 광 네트워크에 있어서 256 위상 Opto-ULSI 프로세서를 구현하는 최적위상 디자인을 제안한다. 이미 구성된 8 위상 프로세서에 대한 디자인의 실험 특성을 바탕으로 하여 본 연구에서 액정의 비선형성을 보정하며 최적의 위상을 찾아 대용량의 Opto-ULSI 프로세서를 구현할 수 있다. 이 연구는 최적의 위상 특성을 조사하고 액정의 비선형성 보정방법에 대한 개발을 통해 초기의 8 위상 Opto-ULSI 프로세서 개발을 중심으로 통합된 지능형 포토닉스 시스템 (IIPS)을 위한 광선제어 Opto-ULSI (BS) 프로세서 (OUP) 구현을 목표로 한다.

  • PDF

IIPS를 위한 빔 조향 n위상 광 ULSI 프로세서 디자인 (Design of Beam Steering n-phase OPTO-ULSI Processor for IIPS)

  • 이창기;임형규
    • 한국전자통신학회논문지
    • /
    • 제3권3호
    • /
    • pp.158-164
    • /
    • 2008
  • 본 논문은 다중기능 광 네트워크에 있어서 256위상 광 ULSI 프로세서를 구현하기 위한 최적위상 도출에 관해 연구한다. 이미 구성된 8위상 프로세서를 실험 및 평가를 위한 기반으로 사용한다. 이 연구에서는 액정의 비선형성을 상쇄시킬 수 있는 최적의 위상을 찾아내어 보다 큰 규모의 광 ULSI 프로세서 구현이 가능하게 한다. 이는 집적화된 지능형 광자유도 시스템(IIPS)에 사용되는 빔 조종 8위상 광 ULSI 프로세서에 기초하여 구현 된다.

  • PDF

전력기기용 고안정성 광섬유 CT 센서의 광 신호처리기 설계 및 구현 (Design and Implementation of Optical Signal Processor in Fiber-Optic Current Transducer for Electric Equipments)

  • 장남영;최평석;은재정;정현성
    • 융합신호처리학회논문지
    • /
    • 제8권3호
    • /
    • pp.171-177
    • /
    • 2007
  • 본 논문에서는 PFOCS 형태의 전력기기용 고안정성 광섬유 CT 센서에 활용할 수 있는 광 신호처리기를 설계/구현하고 그 특성에 대하여 논의하였다. 본 논문에서 제작한 광 신호처리기는 PFOCS를 구성하는 광 부품에서 발생되는 광 손실이나 편광변화로 인한 출력 광의 강도 변화로 발생하는 측정 전류 오차를 줄이기 위해 사용된다. 또한, 광 신호처리기는 광전 변환부, 아날로그 신호처리부, 레벨 시프트 및 마이크로프로세서로 구성된 실시간 계측제어부를 일원화하여 소형/경량으로 제작되었다. 제작된 광 신호처리기의 특성 실험은, 전광섬유 소자로 구성된 PFOCS를 이용하여, 632.8nm 파장의 광원과 권선수가 약 1500인 솔레노이드에 전류를 인가해 $0{\sim}7,500A$의 범위에 대하여 수행하였다. 그 결과, 측정 전류의 선형성 오차는 1,000A에서 7,000A 범위에서 최대 1.7%미만, 평균 오차는 약 0.3% 미만으로 양호한 선형성을 보였다.

  • PDF

슈퍼 칩 구현을 위한 헤테로집적화 기술 (Ultimate Heterogeneous Integration Technology for Super-Chip)

  • 이강욱
    • 마이크로전자및패키징학회지
    • /
    • 제17권4호
    • /
    • pp.1-9
    • /
    • 2010
  • 삼차원 집적화기술의 현황과 과제 및 향후에 요구되어질 새로운 삼차원 집적화기술의 필요성에 대해 논의를 하였다. Super-chip 기술이라 불리우는 자기조직화 웨이퍼집적화 기술 및 삼차원 헤테로집적화 기술에 대해 소개를 하였다. 액체의 표면장력을 이용하여지지 기반위에 다수의 KGD를 일괄 실장하는 새로운 집적화 기술을 적용하여, KGD만으로 구성된 자기조직화 웨이퍼를 다층으로 적층함으로써 크기가 다른 칩들을 적층하는 것에 성공을 하였다. 또한 삼차원 헤테로집적화 기술을 이용하여 CMOS LSI, MEMS 센서들의 전기소자들과 PD, VC-SEL등의 광학소자 및 micro-fluidic 등의 이종소자들을 삼차원으로 집적하여 시스템화하는데 성공하였다. 이러한 기술은 향후 TSV의 실용화 및 궁극의 3-D IC인 super-chip을 구현하는데 필요한 핵심기술이다.

3-D Hetero-Integration Technologies for Multifunctional Convergence Systems

  • 이강욱
    • 마이크로전자및패키징학회지
    • /
    • 제22권2호
    • /
    • pp.11-19
    • /
    • 2015
  • Since CMOS device scaling has stalled, three-dimensional (3-D) integration allows extending Moore's law to ever high density, higher functionality, higher performance, and more diversed materials and devices to be integrated with lower cost. 3-D integration has many benefits such as increased multi-functionality, increased performance, increased data bandwidth, reduced power, small form factor, reduced packaging volume, because it vertically stacks multiple materials, technologies, and functional components such as processor, memory, sensors, logic, analog, and power ICs into one stacked chip. Anticipated applications start with memory, handheld devices, and high-performance computers and especially extend to multifunctional convengence systems such as cloud networking for internet of things, exascale computing for big data server, electrical vehicle system for future automotive, radioactivity safety system, energy harvesting system and, wireless implantable medical system by flexible heterogeneous integrations involving CMOS, MEMS, sensors and photonic circuits. However, heterogeneous integration of different functional devices has many technical challenges owing to various types of size, thickness, and substrate of different functional devices, because they were fabricated by different technologies. This paper describes new 3-D heterogeneous integration technologies of chip self-assembling stacking and 3-D heterogeneous opto-electronics integration, backside TSV fabrication developed by Tohoku University for multifunctional convergence systems. The paper introduce a high speed sensing, highly parallel processing image sensor system comprising a 3-D stacked image sensor with extremely fast signal sensing and processing speed and a 3-D stacked microprocessor with a self-test and self-repair function for autonomous driving assist fabricated by 3-D heterogeneous integration technologies.