• Title/Summary/Keyword: NPN

Search Result 111, Processing Time 0.018 seconds

A Study on the Method of the Analysis of the Base Gummel Number of the BJT for Integrated Circuits (직접회로용 BJT의 베이스 Gummel Number 해석 방법에 관한 연구)

  • 이은구;김철성
    • The Transactions of the Korean Institute of Electrical Engineers C
    • /
    • v.52 no.2
    • /
    • pp.74-79
    • /
    • 2003
  • The method of the analysis of the base Gummel number of the BJT(Bipolar Junction Transistor) for integrated circuits based upon the semiconductor physics is proposed and the method of calculating the doping profile of the base region using process conditions is presented. The transistor saturation current obtained from the proposed method of NPN BJT using 20V and 30V process shows an averaged relative error of 6.7% compared with the measured data and the transistor saturation current of PNP BJT shows an averaged relative error of 9.2% compared with the measured data

Design and Characteristic Analysis of Snubber Circuits for IGBT devices (IGBT 소자를 위한 스너버회로 특성해석 및 설계)

  • Kim, Yoon-Ho;Lee, Jang-Sun;Kim, Yun-Bok;Ryu, Hong-Woo;Kim, Chan-Ki
    • Proceedings of the KIEE Conference
    • /
    • 1997.07f
    • /
    • pp.2227-2229
    • /
    • 1997
  • IGBT는 턴-오프 동안 높은 dv/dt를 재인가하면 기생적 NPN 트랜지스터를 강제로 도전시킬 수 있는 변위전류를 유기하는데 이것은 제어의 손실과 잠재적인 디바이스의 손상을 가져오므로 적절한 스너버회로의 설계가 필요하다. 본 논문에서는 IGBT의 SPICE 모델을 이용하여 스위칭 특성을 해석하고, 적절한 스너버 회로의 설계 방식을 제시하였다.

  • PDF

Application of Experimental Design Technics to Optimization Using Simulators : A case study (반도체 공정 및 소자 시뮬레이터에 대한 실험계획법 활용 사례)

  • Tong, Seung-Hoon;Rhee, Dae-Young
    • IE interfaces
    • /
    • v.10 no.1
    • /
    • pp.95-107
    • /
    • 1997
  • 본 논문은 실험계획법을 반도체 공정 및 소자 시뮬레이터에 적용하여, 시뮬레이션 회수를 최소화하고, 동시에 현장과 유사하게 시뮬레이터 내부 파라미터가 튜닝 될 수 있도록 하는 교정 문제에도 활용된 반도체 공정 최적화 사례를 소개한다. 또한, 일반적 시뮬레이터가 실제 현장과의 차이점으로 갖는 문제인 동일한 입력 값에 대해 항상 같은 출력 값이 산출되는 점을 공정의 규격을 고려해 시뮬레이션 함으로써 현장에서의 재현성을 높이고자 하였다. 이는 $0.8{\mu}m$급 BIMOS 공정의 기본 소자 중 하나의 NPN 트랜지스터의 전류이득(Current Gain : hFE) 특성을 최적화하기 위한 주요 공정조건 결정과 연관된 것이며, 기존 방법에 비해 시뮬레이션 횟수를 줄이는 동시에 현장에 직접 투입되는 검증 로트를 최소화시켜 비용과 시간을 절감할 수 있었다. 또한, 얻어진 추전 조건에서 실제 생산된 검증 로트를 통해 시뮬레이션으로부터 얻어진 결과들이 재현됨으로써 제시된 방법의 유용성을 확인하였다.

  • PDF

Fabrication of Vertical Organic Junction Transistor by Direct Printing Method

  • Shin, Gunchul;Kim, Gyu-Tae;Ha, Jeong Sook
    • Bulletin of the Korean Chemical Society
    • /
    • v.35 no.3
    • /
    • pp.731-736
    • /
    • 2014
  • An organic junction transistor with a vertical structure based on an active layer of poly(3-hexylthiophene) was fabricated by facile micro-contact printing combined with the Langmuir-Schaefer technique, without conventional e-beam or photo-lithography. Direct printing and subsequent annealing of Au-nanoparticles provided control over the thickness of the Au electrode and hence control of the electrical contact between the Au electrode and the active layer, ohmic or Schottky. The junction showed similar current-voltage characteristics to an NPN-type transistor. Current through the emitter was simply controllable by the base voltage and a high transconductance of ~0.2 mS was obtained. This novel fabrication method can be applied to amplifying or fast switching organic devices.

초 저 소비전력 및 저 전압 동작용 FULL CMOS SRAM CELL에 관한 연구

  • 이태정
    • The Magazine of the IEIE
    • /
    • v.24 no.6
    • /
    • pp.38-49
    • /
    • 1997
  • 0.4mm Resign Rule의 Super Low Power Dissipation, Low Voltage. Operation-5- Full CMOS SRAM Cell을 개발하였다. Retrograde Well과 PSL(Poly Spacer LOCOS) Isolation 공정을 사용하여 1.76mm의 n+/p+ Isolation을 구현하였으며 Ti/TiN Local Interconnection을 사용하여 Polycide수준의 Rs와 작은 Contact저항을 확보하였다. p-well내의 Boron이 Field oxide에 침적되어 n+/n-well Isolation이 취약해짐을 Simulation을 통해 확인할 수 있었으며, 기생 Lateral NPN Bipolar Transistor의 Latch Up 특성이 취약해 지는 n+/n-wellslze는 0.57mm이고, 기생 Vertical PNP Bipolar Transistor는 p+/p-well size 0.52mm까지 안정적인 Current Gain을 유지함을 알 수 있었다. Ti/TiN Local Interconnection의 Rs를 Polycide 수준으로 낮추는 것은 TiN deco시 Power를 증가시키고 Pressure를 감소시킴으로써 실현할 수 있었다. Static Noise Margin분석을 통해 Vcc 0.6V에서도 Cell의 동작 Margin이 있음을 확인할 수 있었으며, Load Device의 큰 전류로 Soft Error를 개선할수 있었다. 본 공정으로 제조한 1M Full CMOS SRAM에서 Low Vcc margin 1.0V, Stand-by current 1mA이하(Vcc=3.7V, 85℃기준) 를 얻을 수 있었다.

  • PDF

A Study on The Design of High Speed-Low Voltage LVDS Driver Circuit with Novel ESD Protection Device (새로운 구조의 ESD 보호소자를 내장한 고속-저 전압 LVDS 드라이버 설계에 관한 연구)

  • Kim, Kui-Dong;Kwon, Jong-Ki;Lee, KJae-Hyun;Koo, Yong-Seo
    • Journal of IKEEE
    • /
    • v.10 no.2 s.19
    • /
    • pp.141-148
    • /
    • 2006
  • In this study, the design of advanced LVDS(Low Voltage Differential Signaling) I/O interface circuit with new structural low triggering ESD (Electro-Static Discharge) protection circuit was investigated. Due to the differential transmission technique and low signal swing range, maximum transmission data ratio of designed LVDS transmitter was simulated to 5Gbps. And Zener Triggered SCR devices to protect the ESD Phenomenon were designed. This structure reduces the trigger voltage by making the zener junction between the lateral PNP and base of lateral NPN in SCR structure. The triggering voltage was simulated to 5.8V. Finally, The high speed I/O interface circuit with the low triggered ESD protection device in one-chip was designed.

  • PDF

The Design of low voltage step-down DC-DC Converter with ESD protection device of low voltage triggering characteristics (저 전압 트리거형 ESD 보호회로를 탑재한 저 전압 Step-down DC-DC Converter 설계)

  • Yuk, Seung-Bum;Lee, KJae-Hyun;Koo, Yong-Seo
    • Journal of IKEEE
    • /
    • v.10 no.2 s.19
    • /
    • pp.149-155
    • /
    • 2006
  • In this study, the design of low voltage DC-DC converter with low triggering ESD (Electro-Static Discharge) protection circuit was investigated. The purpose of this paper is design optimization for low voltage(2.5V to 5.5V input range) DC-DC converter using CMOS switch. In CMOS switch environment, a dominant loss component is not switching loss but conduction loss at 1.2MHz switching frequency. In this study a constant frequency PWM converter with synchronous rectifier is used. And zener Triggered SCR device to protect the ESD phenomenon was designed. This structure reduces the trigger voltage by making the zener junction between the lateral PNP and base of lateral NPN in SCR structure. The triggering voltage was simulated to 8V.

  • PDF

Changes in Allergenicity and Digestibility of Egg and Milk by Heat Treatment (가열처리에 따른 우유와 달걀의 Allegenicity의 변화와 소화율에 관한 연구)

    • Journal of the East Asian Society of Dietary Life
    • /
    • v.11 no.2
    • /
    • pp.104-111
    • /
    • 2001
  • The first purpose of this study was to determine the changes in the allergenicity of milk and egg with heat treatment. The allergenicity of milk and egg is known to have a strong antigen. The second purpose of this study was to observe changes of disestibility of milk and egg after heat treatment. For this study, passive cutaneous anaphylaxis(PCA) inhibition experiment by using guinea pig and nonprotein nitrogen(NPN)experiment were attempted. The result were following: 1. The allergenicity of both milk and egg was reduced by heat treatment. 2. The degree of hydrolysis and PCA inhibition increased with longer heating time. 3. The increse in both the degree of hydrolysis and PCA inhibition of milk was higher than that of egg. 4. Egg contained a greater amount of allergen than milk after heat treatment. 5. The digestibility of both milk and egg was reduced by heat treatment. 6. The digestibility was reduced further by increasing heating time. 7. The digestibility of egg was lower than that of milk after the treatment.

  • PDF

뽕잎을 첨가한 Appenzeller Cheese 의 품질 특성

  • Bae, In-Hyu;O, Dong-Hwan;Jo, Seong-Gyun;Yang, Cheol-Ju;Gong, Il-Geun;Min, Won-Gi;Choe, Gap-Seong;Choe, Hui-Yeong;Choe, Hyo-Ju;Jeong, Yeong-Hak;Lee, Jae-Seong;Lee, Seon-Ju;Kim, Gyeong-Hui;Han, Gyeong-A
    • Proceedings of the Korean Society for Food Science of Animal Resources Conference
    • /
    • 2004.10a
    • /
    • pp.337-339
    • /
    • 2004
  • 본 연구에서는 생리 활성 효과가 기대되며, 기능적으로 활성도가 높은 뽕잎을 실용적으로 활용하는 방안으로 뽕잎의 치즈 원유 첨가비를 달리한 (0.3%, 0.6%, 0.9%) 아펜젤러 치즈를 제조하였다. 각 처리구별 치즈를 4개월간 숙성하면서 숙성중 치즈의 생균수.pH NPN(non protein nitrogen), NCN(non casein nitrogen), WSN (water soluble nitrogen)의 함량변화를 조사하였다. 치즈 첨가함량별 치즈제조 및 숙성 결과 높은 숙성도와 관능검사에서의 높은 기호도를 보인 0.6%구가 이상적인 뽕잎치즈 개발이 가능할 것으로 기대 되었다.

  • PDF

ABTS 법을 이용한 유단백질 가수분해물의 항산화 활성 측정

  • U, Seong-Ho;Kim, Geo-Yu
    • Proceedings of the Korean Society for Food Science of Animal Resources Conference
    • /
    • 2006.05a
    • /
    • pp.269-271
    • /
    • 2006
  • Casein과 whey의 가수분해 물에 대한 항산화 능을 측정하기 위해 연구를 수행하였다. pH에 따른 Total antioxidant capacity(TAC)는 casein 및 whey 모두 pH 6.0 에서 보다 pH 7.4에서 더 높은 TAC 결과를 나타내었다. Casein이 whey보다 농도가 증가함에 따라 TAC 값이 증가하였으며 이는 배양시간이나 pH에 따른 TAC 측정에서와 같이 casein이 whey보다 더 높은 TAC 값을 나타내고 있으나, $2,000{\mu}g/mL$에서는 TAC 값이 감소하여 casein, whey 모두 유사한 TAC 값을 나타내었다. Trypsin에 의한 casein 및 whey의 가수분해는 반응 10분 이후부터는 NPN 량이 더 이상 증가하지 않았으며 casein보다 whey가 분해율이 낮았다. Trypsin처리한 casein과 whey의 TAC를 측정한 결과로서 trypsin 처리구가 무처리구에 비해 높은 TAC 결과를 나타내었다.

  • PDF