• Title/Summary/Keyword: NPC 멀티레벨 인버터

Search Result 31, Processing Time 0.019 seconds

Developing Of Cascaded NPC Multilevel Inverter (Cascaded NPC 고압인버터 개발)

  • Park, Jong-Je;Yun, Hong-Min;Yoo, An-No;Jang, Dong-Je
    • Proceedings of the KIPE Conference
    • /
    • 2013.07a
    • /
    • pp.45-46
    • /
    • 2013
  • 멀티레벨 고압인버터 토폴로지 중 저압 Power Cell를 이용하여 고압을 출력하는 Cascaded 방식이 산업계에서는 널리 사용되고 이다. 최근 제품화된 Cascaded 방식은 크게 두 가지 형태로 구분할 수 있다. 저압 Power Cell에 단상 H-Bridge를 이용한 Cascaded H-Bridge 멀티레벨 인버터와 단상 NPC(Neutral Point Clamped) 토폴로지를 적용한 Cascaded NPC 멀티레벨 인버터이다. 이 중 Cascaded NPC 멀티레벨 인버터의 경우 적은 수의 셀을 사용하여 CHB와 동일한 출력 레벨을 생성할 수 있으며, NPC 방식의 고압 인버터 고유의 장점을 모두 구현할 수 있다. 반대로 CHB Type과 NPC type의 단점인 복잡한 구조의 Phase Shift Transformer와 DC_Link 중성점 전압이 변동하는 단점 또한 나타나게 된다. 본 논문에서는 Cascaded NPC 멀티레벨 인버터의 이러한 단점을 극복하기 위한 새로운 방식의 Phase Shift Transformer와 NPC Power Cell의 중성점 전압 변동을 줄일 수 있는 기법에 대해 설명하고 이 기법에 대한 타당성을 모의시험을 통해 검증하였다.

  • PDF

Comparative Study on the Characteristics of Multilevel Inverter Topology (멀티레벨 인버터 토폴로지의 비교 연구)

  • Park, Jong-Je;Yun, Hong-Min;Na, Seung-Ho
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.510-511
    • /
    • 2012
  • 최근 전력변환 분야에서 고압 인버터의 요구가 증가함에 따라 국내외 Drive 업체에서 멀티레벨 인버터에 대한 관심이 커지고 있다. 특히, 현재 LS산전에서 양산되고 있는 Cascaded H-Bridge(이하 CHB) Type의 멀티레벨 인버터와 더불어 1981년 Nabae 교수에 의해 처음 제안된 3-Level Neutral Point Clamped(이하 NPC) Type의 멀티레벨 인버터는 최근 그 성능 및 신뢰성에 대한 검증이 많이 이루어 졌으며 경쟁사인 ABB/YASKAWA/TMEIC사(社) 등에서 실제 제품화가 되고 있다. 본 논문에서는 현재 LS산전에서 개발중인 3-Level NPC 인버터 기반의 5-Level NPC 인버터의 System 최적화를 위해 양산중인 CHB Type의 멀티레벨 인버터와 그 특성을 비교하여 해당 인버터 개발에 대한 타당성을 검증하였다.

  • PDF

Comparison for efficient selection of Three-phase Three Level NPC and T-type Inverter (삼상 3레벨 NPC 인버터와 T-type 인버터의 효율적 선택을 위한 비교 분석)

  • Park, Juyoung;Park, Jonghoon;Choi, Jaeho
    • Proceedings of the KIPE Conference
    • /
    • 2015.11a
    • /
    • pp.135-136
    • /
    • 2015
  • 대용량 분산 발전원이 증가하면서 이러한 대용량 분산 발전을 효율적으로 운전하기 위한 많은 연구가 진행되고 있다. 본 논문에서는 멀티레벨 인버터 토폴로지 중 NPC와 T-type 인버터의 중성점 전압제어를 통해 두 개의 멀티레벨 인버터에서 발생하는 효율과 제어방식의 차이를 시뮬레이션하고 비교 분석하였다.

  • PDF

IPMSM Drives Using NPC 3-Level Inverters for the Next Generation High Speed Railway System (NPC 3-레벨 인버터를 적용한 차세대 고속전철 IPMSM의 구동)

  • Kwon, Soon-Hwan;Jin, Kang-Hwan;Kim, Sung-Je;Lee, Tae-Houng;Kim, Yoon-Ho
    • Journal of the Korean Society for Railway
    • /
    • v.15 no.2
    • /
    • pp.129-134
    • /
    • 2012
  • In this paper, speed control of IPMSM drives for the next generation domestic high speed railway system using NPC 3-level inverters is presented. The NPC multilevel inverter is suitable for the high-voltage and high-power motor drive system because it has advantages in that the voltage rating of the power semiconductor devices and output current harmonics are reduced. For the speed control of IPMSM using NPC 3-level inverters, maximum torque control is applied in the constant torque region, and filed weakening control is applied in the constant power region. Simulation programs based on MATLAB/Simulink are developed. Finally the designed system is verified and their characteristics are analyzed by the simulation results.

Analysis of Cascade and NPC Multilevel Inverter Output Characteristics (캐스케이드 및 NPC 방식 멀티 레벨 인버터의 출력 특성 분석)

  • Kim Y.H;Moon H.W;Kim S.H.;Kwak H.C.
    • Proceedings of the KIPE Conference
    • /
    • 2003.07b
    • /
    • pp.625-629
    • /
    • 2003
  • 멀티 레벨 인버터는 고 전력 시스템에서 많이 사용되고 있다. 일반적으로 멀티 레벨 인버터는 캐스케이드와 NPC(Nuetral Point clamped) 두 가지 회로 방식이 있다. 동일한 시스템 조건에서 두 인버터를 비교하여 어느 한 인버터의 특성이 좋은가를 분석하기 위해 동일 조건하에 인버터 구조에 따라서 회로방식이 THD에 어떠한 영향을 주는지에 대해서 시뮬레이션을 통하여 살펴보고, FMI(Fundamental Modulation Index, 기본파 변조 지수)에 따라 두 회로 방식에 대한 THD 변화를 레벨 수에 따라 분석하고자 한다. 인버터에 사용되는 PWM 방식으로는 멀티 캐리어 PWM을 사용하였다.

  • PDF

LC Trap Filter Design of Single Phase NPC Multi-Level PWM Inverters for Harmonic Reduction (고조파 저감을 위한 단상 NPC 멀티레벨 PWM 인버터의 LC트랩 필터 설계)

  • Kim, Yoon-Ho;Lee, Jae-Hak;Kim, Soo-Hong
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.11 no.4
    • /
    • pp.313-320
    • /
    • 2006
  • In this paper, a design approach of LC trap filter for output side harmonic reduction of single phase NPC multilevel inverter is proposed, and THD of the output voltage and harmonic FFT of the output current are analyzed. The proposed filter consists of a conventional LCR filter cascaded with an LC trap filter and it is tuned to inverter switching frequency. A NPC multilevel inverter inverter is used an inverter system for high power application and DSP(TMS320C31) is used for the controller. The effectiveness of the proposed system confirmed through simulation and experimental results.

DSVPWM Method for Improving the Efficiency of Three-phase Three Level NPC & T-type Inverter (삼상 3레벨 NPC 인버터와 T-type 인버터의 효율개선을 위한 DSVPWMx 적용 및 해석)

  • Shin, Hyunjin;Park, Juyoung;Choi, Jaeho
    • Proceedings of the KIPE Conference
    • /
    • 2014.11a
    • /
    • pp.113-114
    • /
    • 2014
  • 대용량 분산 발전원이 증가하면서 이러한 대용량 분산 발전을 효율적으로 운전하기 위한 많은 연구가 진행되고 있다. 본 논문에서는 멀티레벨 인버터 토폴로지 중 3L-NPC와 3L-T-type 인버터에 DSVPWMx(DSVPWMP, DSVPWMN, DSVPWMPN0, DSVPWMPN1, DSVPWMPN2, DSVPWMPN3)를 적용하였을 때 두 개의 멀티레벨 인버터에서 발생하는 효율의 차이를 비교하였다. 이를 검증하기 위한 방법으로 Psim Thermal Module을 활용하여 회로를 구성하고 각 PWM방식에서 전압변조비에 따른 효율을 비교 분석하였다.

  • PDF

DSVPWM Method for Efficiency Improving and Neutral Point Voltage Control of Three-phase Three Level NPC and T-type Inverter (삼상 3레벨 NPC 인버터와 T-type 인버터의 효율개선 및 중성점 제어를 위한 DSVPWMx 적용 및 해석)

  • Park, Juyoung;Park, Jonghoon;Choi, Jaeho
    • Proceedings of the KIPE Conference
    • /
    • 2015.07a
    • /
    • pp.57-58
    • /
    • 2015
  • 대용량 분산 발전원이 증가하면서 이러한 대용량 분산 발전을 효율적으로 운전하기 위한 많은 연구가 진행되고 있다. 본 논문에서는 멀티레벨 인버터 토폴로지 중 NPC와 T-type 인버터의 중성점 전압제어와, DSVPWMx(Discontinuous Space Vector Pulse Width Modulation) 방식을 적용하여 두 개의 멀티레벨 인버터에서 발생하는 효율과 제어방식의 차이를 시뮬레이션 하였다.

  • PDF

Harmonic Analysis and Output Filter Design of NPC Multi-Level Inverters (NPC 멀티레벨 인버터의 고조파 분석 및 출력 필터 설계)

  • Kim, Yoon-Ho;Bang, Sang-Seok;Kim, Kwang-Seob;Kim, Soo-Hong
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.11 no.2
    • /
    • pp.135-141
    • /
    • 2006
  • In this paper, LC output filters are designed to reduce output harmonics and harmonic analysis are peformed. Generally, multilevel inverters are used in high power application and operates with low switching frequency, which, in turn, generates large output harmonics. Output filters we used to reduce output harmonics. The design approach to reduce output harmonics of the 31eve1 multilevel inverter is discussed and DSP(TMS320C31) is used for the digital control of the system. The design example is given. The designed system is verified by simulation and experiment.

A Study on the Output Noise Reduction of 3-Phase 3-Level Inverter (3상 NPC 3레벨 인버터 출력노이즈 저감에 관한 연구)

  • Kim, Soo-Hong;Jin, Kang-Hwan;Kim, Yoon-Ho
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.13 no.1
    • /
    • pp.9-14
    • /
    • 2008
  • Since they use the low switching frequency in multilevel inverter systems, they generate the high low frequency harmonic components. Generally, LC filter is used at the output terminal of inverter systems to solve this problem. But it causes a voltage drop at the output terminal by use of damping resistors, and causes the problem in which system efficiency decreases due to power loss of the damping resistor. In this paper, we proposed an output filter design method for NPC three-level inverter systems with low switching frequency. And we analyzed the efficiency of the proposed filter system, and the effectiveness of the proposed system is verified by simulation and experimental results.