• Title/Summary/Keyword: MIPs

Search Result 147, Processing Time 0.026 seconds

Optimization of HE-AAC for Korean S-DMB Using TMS320C55x DSP Core

  • Kim, Hyung-Jung;Jee, Deock-Gu
    • The Journal of the Acoustical Society of Korea
    • /
    • v.25 no.4E
    • /
    • pp.137-141
    • /
    • 2006
  • This paper presents HE-AAC decoder optimization on TMS320C55x fixed-point DSP core using a DSP-C like FFR code, which provides fast and flexible porting to a DSP core. Our optimization efforts are focused on methodologies that include general optimization methods of FFR code suitable for general DSP or RISC platform in high-level language and software optimization methods in assembly language level. The implementation result requires 48 MIPS and 135 Kbytes memory space to decode 48 Kbps stereo using real Korean S-DMB data.

Development of a 1-Chip Application-Specific DSP for the Next Generation FAX Image Processing (차세대 팩스 영상처리를 위한 1-Chip Application-Specific DSP 기법)

  • 김재호;강구수;김서규;이진우;이방원;김윤수;조석팔;하성한
    • Journal of the Korean Institute of Telematics and Electronics B
    • /
    • v.31B no.4
    • /
    • pp.30-39
    • /
    • 1994
  • A 1-chip high quality binarizing VLSI image processor (which has 8 bit ADC. 6 bit flash ADC, 15K standard cell, and 1K word ROM) based on 10 MIPS 16 bit DSP is implemented for FAX. This image processor(IP) performs image pre-processing. image quality improvement in copying and sending mode, and mixed image processing based on the fuzzy theory. And smoothing in sub-scan direction is applied for normal receiving mode data so the received data is enhanced like fine mode data. Each algorithm is processed with the same type of image processing window and 2-D image processing is implemented with a 1-D line buffer. The fabricated chip is applied to a FAX machine and image quality improvement is verified.

  • PDF

Spitzer (IRAC & MIPS)+AKARI (FIS) data를 이용한 원시항성의 물리적 성질 연구

  • Ha, Ji-Seong;Lee, Jeong-Eun;Jeong, Ung-Seop
    • The Bulletin of The Korean Astronomical Society
    • /
    • v.35 no.2
    • /
    • pp.66.2-66.2
    • /
    • 2010
  • 별 탄생 초기 진화 단계에 있는 원시항성들은 별 주변 물질들에 의해 둘러싸여 있고, 낮은 온도로 인해 대부분의 에너지를 원적외선 영역에서 방출한다. 그러므로, 원시항성 진화 연구에서 진화단계와 물리적 특성을 바르게 유도하기 위해서는 원적외선 관측이 필수적이다. 본 연구는 원적외선 자료의 중요성을 정량적으로 보이기 위하여 이미 c2d 스피처 레거시 팀에서 동정한 원시성 중, IRAS Point Source Catalog에는 존재하지 않지만, AKARI FIS Catalog에는 존재하는 원시성들을 뽑아내어 AKARI 원적외선 플럭스의 유무에 따른 Bolometric Luminosity와 Bolometric Temperature의 차이를 비교하였다. 뿐만 아니라 AKARI 원적외선 플럭스의 유무에 따라 연속복사전달 모델로부터 얻어지는 물리량, 특히 성간복사장의 세기가 어떻게 달라지는지 연구하였다.

  • PDF

Design of Hardware Accelerator for Portable Real-time MP3 Audio Encoder (휴대용 실시간 MP 오디오 부호화기를 위한 하드웨어 가속기 설계)

  • 여창훈;방경호;이근섭;박영철;윤대희
    • Proceedings of the IEEK Conference
    • /
    • 2003.07e
    • /
    • pp.2132-2135
    • /
    • 2003
  • 본 논문에서는 고정소수점 DSP로 구현한 실시간 MP3 오디오 부호화기에 사용되는 초월함수용 하드웨어 가속기 구조를 제안한다. 구현된 하드웨어 가속기는 MP3 부호화 성능을 저하시키는 초월함수 연산오차에 강인하도록 설계되었다. 제안된 가속기의 연산오차는 Q1.23 고정소수점 출력에서 2비트, 즉 2/sup -21/ 까지의 연산오차를 가진다. LAME 부호화기[5]심리음향 모델의 SMR 오차는 테이블 보간법[4]을 사용할 경우에 비해 4dB이상 향상되었으며, 연산량은 총 4 MIPS 감소하였다. 제안한 하드웨어 가속기는 Verilog HDL로 기술되었으며, SYNOPSYS에서 0.18㎛ CMOS 표준 셀 라이브러리 공정으로 합성되었다. 합성 면적은 7514 게이트이며 초월함수 연산에 대한 동작속도는 3 사이클이다.

  • PDF

Design of Ultra Low Power Processor for Ubiquitous Sensor Node (유비쿼터스 센서 노드를 위한 저전력 프로세서의 개발)

  • Shin, Chi-Hoon;Oh, Myeong-Hoon;Park, Kyoung;Kim, Sung-Woon
    • Proceedings of the KIEE Conference
    • /
    • 2006.04a
    • /
    • pp.165-167
    • /
    • 2006
  • In this paper we present a new-generation sensor network processor which is not optimized in circuit level, but in system architecture level. The new design build on a conventional processor architecture, improving the design by focusing on application oriented specification, ISA, and micro-architectural optimization that reduce overall design size and advance energy-per-instruction. The design employs harvard architecture, 8-bit data paths, and an compact 19 bit wide RISC ISA. The design also features a unique interrupt handler which offloads periodical monitoring jobs from the main part of CPU. Our most efficient design is capable of running at 300 KHz (0.3 MIPS) while consuming only about few pJ/instruction.

  • PDF

Real-time implementation of the EVRC coder using TMS320C54x (TMS320C54x를 이용한 EVRC 음성코덱의 실시간 구현)

  • Cho Jang-Hyung;Kim Ji-Saeng;Kim Yang-Su;Seo Yoo-Duck;Kang Sang-Won
    • Proceedings of the Acoustical Society of Korea Conference
    • /
    • autumn
    • /
    • pp.129-132
    • /
    • 2001
  • 본 논문에서는 EVRC 음성 부호화 시스템을 7MS320C54x를 이용하여 전 과정을 어셈블리어로 실시간 구현하였다. 구현된 EVRC 음성 부호화기는 최대의 계산량을 요구하는 8kbps 일때 잡음제거 알고리즘을 제치한 인코더부분이 평균 26.3MIPS 이며 디코더부분은 3.6MIPS의 복잡도를 나타낸다. 사용된 메모리양은 프로그램 ROM 16.9K words, 데이터 ROM(table) 7.9K words 및 RAM 5.8K words 이다. 구현된 EVRC 음성 부호화기는 북미 표준화 기구인 TIA(Telecommunications Industry Association)에서 제공하는 19 개의 테스트 백터들을 모두 통과하였다.

  • PDF

Binding Characteristics of Molecularly Imprinted Polymers for Ibuprofen Enantiomers (아이뷰프로펜 이성질체에 대한 molecularly imprinted polymers의 binding 특성)

  • 신명근;조규헌
    • KSBB Journal
    • /
    • v.14 no.3
    • /
    • pp.273-278
    • /
    • 1999
  • The molecularly imprinted polymers(MIPs) synthesized at various polymerization conditions were examined as ibuprofen receptors in terms of binding characteristics. The 4-vinylpyridine polymers had 1.2 times higher adsorption capability for (S)-(+)-ibuprofen than the methacrylic acid polymers. The methacrylic acid polymers synthesized by UV radiation had 1.9 times higher selectivity for (S)-(+)-ibuprofen compared to those by thermal initiation. Effects of various solvents for binding were also examined in this research. According to the Scatchard analysis, the (S)-(+)-ibuprofen artificial receptors had two different kinds of binding sites for (S)-(+)-ibuprofen while having only single kind of binding site for ketoprofen. The binding sites of (S)-(+)-ibuprofen, n were calculated as 4.3~4.9 $\mu$mol/g and the dissociation constants, $K_D$ were 0.68 mM for the specific binding.

  • PDF

A Study on the Development of the Real-Time G.723.1 Speech Codec Using a Fixed-Point DSP(ADSP-2181) (고정소수점 DSP(ADSP-2181)을 이용한 실시간 G.723.1 음성부호화기 개발에 관한 연구)

  • Park, Jung-Jae;Chung, Ik-Joo
    • Speech Sciences
    • /
    • v.3
    • /
    • pp.177-186
    • /
    • 1998
  • This paper describes the procedure of implementing a real-time speech codec, G.723.1 which was developed by DSP Group and standardized by ITU-T, using fixed-point DSP, ADSP-2181. This codec has two bit rates associated with it, 5.3 and 6.3 kbit/s. We implemented only one bit rate, 6.3 kbit/s, of the two with fixed-point 32-bit precision. According to the result of the experiment, the amount of computational burden is about 55 MIPS and its quality is similar to the result of the PC simulation with floating-point arithmetic. In this paper, we proposed a method to use a fixed-point DSP and a procedure for developing a real-time speech codec using DSPs and finally developed a G.723.l speech codec for ADSP-2181.

  • PDF

통계계산분야의 현재와 미래

  • 김병천
    • Journal of the Korean Statistical Society
    • /
    • v.20
    • /
    • pp.105-110
    • /
    • 1991
  • 통계계산, Statistical Computing, 또는 Numerical Computation for Statistics라고 불리우는 통계의 한 분야는 컴퓨터 산업에 의한 제3의 산업혁명이 일고 있는 현대에서 매우 중요한 위치를 차지하고 있음은 두말 할 것도 없다. 특히 통계학이 컴퓨터가 발전하면서 더욱 더 학문적 발전에 박차를 가하고 있다는 것도 의심할 여지가 없다. 통계가 다루는 데이터는 적은 양으로부터 방대한 양을 다루고 있기 때문에 컴퓨터는 필수불가결한 파트너가 되었다. 1980년 초반에 16비트 컴퓨터가 개발되면서, 통계를 처리하는 장소가 전자계산소로부터 사무실로 옮겨 오기 시작했고, 최근에는 70MIPS이상의 속도를 갖고 있는 탁상용 Workstation이 개발되어 통계학자들의 마음을 설레게 하고 있다. 또한 대량의 데이터를 저장할 수 있는 Laser Compact Disk들이 개발되어 통계분야 및 통계계산분야의 발전에 기대가 더 모아지게 되었다. 그러면 컴퓨터가 발전되고 있는데 왜 통계계산분야의 발전이 필요하며, 현재까지 통계계산분야는 어느 단계까지 와 있으며, 미래를 위한 통계계산분야는 어떻게 변화할 것인지를 한국의 실정에 기초를 두고 논해 보고자 한다.

  • PDF

Design and implementation of a speech coder for CDMA cellular system (CDMA 이동통신 시스템용 음성부호화기 설계 및 구현)

  • 장석진;윤병식;김재원;이원명;윤병우;이인성;최송인;임명섭;한기철
    • Journal of the Korean Institute of Telematics and Electronics B
    • /
    • v.33B no.10
    • /
    • pp.72-79
    • /
    • 1996
  • We developed a speech coder that can transfer data as well as speech for CDMA digital cellular system. We describe the design method of the speech coder that uses QCELP algorithm for speech coding. The speech coder is implemented on a single fixed-point DSP chip (TMS320C50). the coder has the complexity such as 4K words in RAM, 10K words in ROM, and 33 MIPS in execution time. The developed speech coder is fully tested and successfully working on the CDMA base station system.

  • PDF